CN101142715B - 半导体器件以及具有该半导体器件的电子器件 - Google Patents

半导体器件以及具有该半导体器件的电子器件 Download PDF

Info

Publication number
CN101142715B
CN101142715B CN2006800084867A CN200680008486A CN101142715B CN 101142715 B CN101142715 B CN 101142715B CN 2006800084867 A CN2006800084867 A CN 2006800084867A CN 200680008486 A CN200680008486 A CN 200680008486A CN 101142715 B CN101142715 B CN 101142715B
Authority
CN
China
Prior art keywords
layer
film transistor
thin
conductive layer
antenna
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN2006800084867A
Other languages
English (en)
Other versions
CN101142715A (zh
Inventor
铃木幸惠
荒井康行
山崎舜平
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Publication of CN101142715A publication Critical patent/CN101142715A/zh
Application granted granted Critical
Publication of CN101142715B publication Critical patent/CN101142715B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/84Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being other than a semiconductor body, e.g. being an insulating body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • H01L23/64Impedance arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • H01L23/64Impedance arrangements
    • H01L23/66High-frequency adaptations
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0657Stacked arrangements of devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/16Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body
    • H01L27/06Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
    • H01L27/0688Integrated circuits having a three-dimensional layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body
    • H01L27/10Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration
    • H01L27/105Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration including field-effect components
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1259Multistep manufacturing methods
    • H01L27/1262Multistep manufacturing methods with a particular formation, treatment or coating of the substrate
    • H01L27/1266Multistep manufacturing methods with a particular formation, treatment or coating of the substrate the substrate on which the devices are formed not being the final device substrate, e.g. using a temporary substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01QANTENNAS, i.e. RADIO AERIALS
    • H01Q23/00Antennas with active circuits or circuit elements integrated within them or attached to them
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B99/00Subject matter not provided for in other groups of this subclass
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L21/6836Wafer tapes, e.g. grinding or dicing support tapes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68327Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used during dicing or grinding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/6835Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used as a support during build up manufacturing of active devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68377Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support with parts of the auxiliary support remaining in the finished device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68381Details of chemical or physical process used for separating the auxiliary support from a device or wafer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/58Structural electrical arrangements for semiconductor devices not otherwise provided for
    • H01L2223/64Impedance arrangements
    • H01L2223/66High-frequency adaptations
    • H01L2223/6661High-frequency adaptations for passive devices
    • H01L2223/6677High-frequency adaptations for passive devices for antenna, e.g. antenna included within housing of semiconductor device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/03Manufacturing methods
    • H01L2224/03001Involving a temporary auxiliary member not forming part of the manufacturing apparatus, e.g. removable or sacrificial coating, film or substrate
    • H01L2224/03002Involving a temporary auxiliary member not forming part of the manufacturing apparatus, e.g. removable or sacrificial coating, film or substrate for supporting the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/03Manufacturing methods
    • H01L2224/03001Involving a temporary auxiliary member not forming part of the manufacturing apparatus, e.g. removable or sacrificial coating, film or substrate
    • H01L2224/03009Involving a temporary auxiliary member not forming part of the manufacturing apparatus, e.g. removable or sacrificial coating, film or substrate for protecting parts during manufacture
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • H01L2224/061Disposition
    • H01L2224/0618Disposition being disposed on at least two different sides of the body, e.g. dual array
    • H01L2224/06181On opposite sides of the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/291Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29101Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
    • H01L2224/29109Indium [In] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/291Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29101Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
    • H01L2224/29111Tin [Sn] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/291Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29101Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
    • H01L2224/29113Bismuth [Bi] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/291Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29117Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/29118Zinc [Zn] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/291Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29117Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/2912Antimony [Sb] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/291Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/29139Silver [Ag] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/291Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/29147Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/291Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/29155Nickel [Ni] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29199Material of the matrix
    • H01L2224/2929Material of the matrix with a principal constituent of the material being a polymer, e.g. polyester, phenolic based polymer, epoxy
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29298Fillers
    • H01L2224/29299Base material
    • H01L2224/293Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29338Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/29339Silver [Ag] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29298Fillers
    • H01L2224/29299Base material
    • H01L2224/293Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29338Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/29344Gold [Au] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29298Fillers
    • H01L2224/29299Base material
    • H01L2224/293Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29338Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/29347Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29298Fillers
    • H01L2224/29299Base material
    • H01L2224/293Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29363Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than 1550°C
    • H01L2224/29364Palladium [Pd] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29298Fillers
    • H01L2224/29299Base material
    • H01L2224/2939Base material with a principal constituent of the material being a polymer, e.g. polyester, phenolic based polymer, epoxy
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29298Fillers
    • H01L2224/29399Coating material
    • H01L2224/294Coating material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29438Coating material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/29439Silver [Ag] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29298Fillers
    • H01L2224/29399Coating material
    • H01L2224/294Coating material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29438Coating material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/29444Gold [Au] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29298Fillers
    • H01L2224/29399Coating material
    • H01L2224/294Coating material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29438Coating material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/29447Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29298Fillers
    • H01L2224/29399Coating material
    • H01L2224/294Coating material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/29463Coating material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than 1550°C
    • H01L2224/29464Palladium [Pd] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32135Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/32145Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32265Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being a discrete passive component
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/325Material
    • H01L2224/32501Material at the bonding interface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/33Structure, shape, material or disposition of the layer connectors after the connecting process of a plurality of layer connectors
    • H01L2224/331Disposition
    • H01L2224/3318Disposition being disposed on at least two different sides of the body, e.g. dual array
    • H01L2224/33181On opposite sides of the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/83001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector involving a temporary auxiliary member not forming part of the bonding apparatus
    • H01L2224/83005Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector involving a temporary auxiliary member not forming part of the bonding apparatus being a temporary or sacrificial substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/83007Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector involving a permanent auxiliary member being left in the finished device, e.g. aids for holding or protecting the layer connector during or after the bonding process
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/838Bonding techniques
    • H01L2224/8385Bonding techniques using a polymer adhesive, e.g. an adhesive based on silicone, epoxy, polyimide, polyester
    • H01L2224/83851Bonding techniques using a polymer adhesive, e.g. an adhesive based on silicone, epoxy, polyimide, polyester being an anisotropic conductive adhesive
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/94Batch processes at wafer-level, i.e. with connecting carried out on a wafer comprising a plurality of undiced individual devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L2224/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06513Bump or bump-like direct electrical connections between devices, e.g. flip-chip connection, solder bumps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06555Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking
    • H01L2225/06565Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking the devices having the same size and there being no auxiliary carrier between the devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L24/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L24/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/06Polymers
    • H01L2924/078Adhesive characteristics other than chemical
    • H01L2924/0781Adhesive characteristics other than chemical being an ohmic electrical conductor
    • H01L2924/07811Extrinsic, i.e. with electrical conductive fillers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12042LASER
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12044OLED
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • H01L2924/141Analog devices
    • H01L2924/142HF devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/156Material
    • H01L2924/15786Material with a principal constituent of the material being a non metallic, non metalloid inorganic material
    • H01L2924/15788Glasses, e.g. amorphous oxides, nitrides or fluorides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1904Component type
    • H01L2924/19041Component type being a capacitor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1904Component type
    • H01L2924/19042Component type being an inductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1904Component type
    • H01L2924/19043Component type being a resistor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/191Disposition
    • H01L2924/19101Disposition of discrete passive components
    • H01L2924/19102Disposition of discrete passive components in a stacked assembly with the semiconductor or solid state device
    • H01L2924/19104Disposition of discrete passive components in a stacked assembly with the semiconductor or solid state device on the semiconductor or solid-state device, i.e. passive-on-chip

Abstract

本发明的一个目标是提供提高机械强度的无线芯片。此外,本发明的一个目标是提供可以防治电波被阻断的无线芯片。本发明为无线芯片,其中具有薄膜晶体管的层通过各向异性导电粘合剂或导电层固定在天线上,并且薄膜晶体管连接到天线。天线具有介质层、第一导电层和第二导电层。介质层夹在第一导电层和第二导电层之间。第一导电层作为发射电极并且第二导电层作为接地体。

Description

半导体器件以及具有该半导体器件的电子器件
技术领域
本发明涉及一种通过无线通信发送和接收数据的无线芯片,以及具有该无线芯片的电子器件。
背景技术
近年来,已经开发了具有多个电路和天线的无线芯片。这种无线芯片被称为ID标签、IC标签、集成电路、RF(无线电频率)标签、无线标签、电子标签、RFID(无线电频率识别)标签等,并且已经进入销售。
当前实际应用中的许多这种无线芯片具有使用硅等半导体衬底的电路(这些电路还称为集成电路)和天线。天线可通过印刷方法、蚀刻导电薄膜的方法、电镀法等方法形成(例如专利文献1:日本专利申请未审公开号H9-1970)。
通过上述方法形成的天线为薄膜或厚膜。由于天线对弯曲和折叠敏感,连接到例如纸或塑料的柔性材料上的天线存在问题,使得天线的一部分易于断裂。
此外,在使用半导体衬底形成无线芯片的情况下,半导体衬底起导体和电波屏障的作用;因此根据发出的信号方向,存在信号易于减弱的问题。
发明公开
考虑到上述问题,本发明的一个目的是提供机械强度可以提高的无线芯片。本发明另一目的是提供防止电波被屏蔽的无线芯片。此外,本发明另一目的是提供具有该无线芯片的产品。
本发明特征在于半导体器件例如无线芯片等,其中具有薄膜晶体管的层通过各向异性导电粘合剂或导电层固定到天线上,并且该薄膜晶体管连接到天线上。此外,具有薄膜晶体管的层、无源元件和天线通过各向异性导电粘合剂或导电层彼此固定,并且薄膜晶体管或无源元件连接到天线。
具有薄膜晶体管的层可通过层叠多个具有薄膜晶体管的层形成。或者,多个具有薄膜晶体管的层可通过各向异性导电粘合剂彼此连接。此外,无源元件可构成多种无源元件,例如感应器、电容器和电阻器。
该天线具有介质层、第一导电层和第二导电层。介质层夹在第一导电层和第二导电层之间。第一导电层起发射电极的作用,并且第二导电层起接地体的作用。此外,天线具有能量输入层或能量输入点。
并且,本发明包括以下结构。
本发明模式为包括以下的无线芯片:具有薄膜晶体管的层;形成在具有薄膜晶体管的层表面并且连接到薄膜晶体管的接线端子;具有作为发射电极的第一导电层、作为接地体的第二导电层和夹在第一导电层和第二导电层之间的介质层;含有连接天线和接线端子的导电颗粒的有机树脂层。
本发明另一模式为包括以下的无线芯片:具有薄膜晶体管的层;形成在具有薄膜晶体管的层表面并且连接到薄膜晶体管的第一接线端子;具有感应器、电容器或电阻器中至少一个的无源元件的层;形成在含有无源元件的层的第一表面上的第二接线端子;形成在所述第一表面反面的第二表面上的第三接线端子;含有连接第一接线端子和第二接线端子的导电颗粒的第一有机树脂层;具有作为发射电极的第一导电层、作为接地连接体的第二导电层和夹在第一导电层和第二导电层之间的介质层的天线;含有连接第三接线端子和天线的导电颗粒的第二有机树脂层。
本发明另一模式为包括以下的无线芯片:具有薄膜晶体管的层;形成在具有薄膜晶体管的层表面并且连接到薄膜晶体管的第一接线端子;具有感应器、电容器或电阻器中至少一个的无源元件的层;形成在含有无源元件的层的第一表面上的第二接线端子;形成在所述第一表面反面的第二表面上的第三接线端子;含有连接第一接线端子和第二接线端子的导电颗粒的有机树脂层;具有作为发射电极的第一导电层、作为接地连接体的第二导电层和夹在第一导电层和第二导电层之间的介质层的天线;连接第三接线端子和天线的第三导电层。
具有薄膜晶体管的层、第一层或第二层具有1微米以上和10微米以下,优选1微米以上和5微米以下的厚度。具有薄膜晶体管的层可为多个具有薄膜晶体管的层的层叠。并且,具有薄膜晶体管的层形成在柔性绝缘衬底上,并且薄膜晶体管可具有有机导电层。更进一步而言,具有薄膜晶体管的层可通过有机树脂固定在柔性绝缘衬底上。
本发明另一模式为包括以下的无线芯片:具有第一薄膜晶体管的第一层;形成在第一层表面并且连接到第一薄膜晶体管的第一接线端子;含有第二薄膜晶体管的第二层;形成在第二层第一表面上的第二接线端子;形成在所述第一表面反面的第二表面上的第三接线端子;含有连接第一接线端子和第二接线端子的导电颗粒的第一有机树脂层;具有作为发射电极的第一导电层、作为接地连接体的第二导电层和夹在第一导电层和第二导电层之间的介质层的天线;含有连接第三接线端子和天线的导电颗粒的第二有机树脂层。第二接线端子或第三接线端子连接到第二薄膜晶体管。
本发明另一模式为包括以下的无线芯片:具有第一薄膜晶体管的第一层;形成在第一层表面并且连接到第一薄膜晶体管的第一接线端子;含有第二薄膜晶体管的第二层;形成在第二层第一表面上的第二接线端子;形成在所述第一表面反面的第二表面上的第三接线端子;含有连接第一接线端子和第二接线端子的导电颗粒的第一有机树脂层;具有感应器、电容器或电阻器中至少一个的无源元件的层;形成在含有无源元件的层的第一表面上的第四接线端子;形成在所述第一表面反面的第二表面上的第五接线端子;含有连接第三接线端子和第四接线端子的导电颗粒的第二有机树脂层;具有作为发射电极的第一导电层、作为接地连接体的第二导电层和夹在第一导电层和第二导电层之间的介质层的天线;含有连接第五接线端子和天线的导电颗粒的第三有机树脂层。第二接线端子或第三接线端子连接到第二薄膜晶体管。
本发明另一模式为包括以下的无线芯片:具有第一薄膜晶体管的第一层;形成在第一层表面并且连接到第一薄膜晶体管的第一接线端子;含有第二薄膜晶体管的第二层;形成在含有第二薄膜晶体管的第二层的第一表面上的第二接线端子;形成在所述第一表面反面的第二表面上的第三接线端子;含有连接第一接线端子和第二接线端子的导电颗粒的第一有机树脂层;具有感应器、电容器或电阻器中至少一个的无源元件的层;形成在含有无源元件的层的第一表面上的第四接线端子;无源元件;形成在所述第一表面反面的第二表面上的第五接线端子;含有连接第三接线端子和第四接线端子的导电颗粒的第二有机树脂层;具有第一导电层、作为接地连接体的第二导电层和夹在第一导电层和第二导电层之间的介质层的天线;连接第五接线端子和天线的第三导电层。第二接线端子或第三接线端子连接到第二薄膜晶体管。
第一层或第二层具有1微米以上和10微米以下,优选1微米以上和5微米以下的厚度。第一层可为多个具有薄膜晶体管的层的层叠。并且,第一层形成在柔性绝缘衬底上,并且薄膜晶体管可具有有机导电层。更进一步而言,第一层可通过有机树脂固定在柔性绝缘衬底上。
本发明另一模式为包括以下的无线芯片:具有第一薄膜晶体管、第二薄膜晶体管和连接到第一薄膜晶体管的第一天线的层;形成在具有第一薄膜晶体管、第二薄膜晶体管和连接到第一薄膜晶体管的第一天线的层上并且连接到第二薄膜晶体管的接线端子;具有作为发射电极的第一导电层、作为接地连接体的第二导电层和夹在第一导电层和第二导电层之间的介质层的第二天线;含有连接接线端子和第二天线的导电颗粒的有机树脂层。
具有第一薄膜晶体管、第二薄膜晶体管和连接到第一薄膜晶体管的第一天线的层形成在柔性绝缘衬底上,并且第一薄膜晶体管和第二薄膜晶体管分别具有有机导电层。并且,具有第一薄膜晶体管、第二薄膜晶体管和连接到第一薄膜晶体管的第一天线的层可通过有机树脂固定在柔性绝缘衬底上。
本发明另一模式为包括以下的无线芯片:具有第一薄膜晶体管和第二薄膜晶体管的第一层;形成在具有第一薄膜晶体管和第二薄膜晶体管的层的第一表面上并且连接到第一薄膜晶体管的第一接线端子;形成在所述第一表面反面的第二表面上并且连接到第二薄膜晶体管的第三接线端子;具有作为发射电极的第一导电层、作为接地体的第二导电层和夹在第一导电层和第二导电层之间的第一介质层的第一天线;具有作为发射电极的第三导电层、作为接地体的第四导电层和夹在第三导电层和第四导电层之间的第二介质层的第二天线;含有连接第一天线和第一接线端子的导电颗粒的第一有机树脂层;和含有连接第二天线和第二接线端子的导电颗粒的第二有机树脂层。
应当指出的是具有第一层和第二层的层的膜厚度为1微米以上和10微米以下,优选1微米以上和5微米以下。
除了高频电路外,无线芯片具有中央处理器和检测部分。
具有薄膜晶体管的层、具有第一薄膜晶体管的第一层、具有第二薄膜晶体管的第二层、第一薄膜晶体管、第二薄膜晶体管、具有连接到第一薄膜晶体管的第一天线的层、具有第一薄膜晶体管和第二薄膜晶体管的层中的至少一个部分构成电源电路、时钟生成电路、数据调制/解调电路。
介质层由陶瓷、有机树脂,或陶瓷和有机树脂的混合物形成。给出的典型例子为陶瓷、氧化铝、玻璃、镁橄榄石、钛酸钡、钛酸铅、钛酸锶、锆酸铅、铌酸锂和钛酸锆铅。作为介质层的典型例子,给出的是环氧树脂、酚醛树脂、聚丁二烯树脂、双马来酰胺三嗪树脂、乙烯基苄基和聚富马酸酯。
本发明提供了具有上述无线芯片的电子器件。作为电子器件的典型实例,给出的是液晶显示器、EL发光器件、电视机、移动电话、印刷机、照相机、个人电脑、扬声器、头戴耳机、导航器件、车载ETC器件、电子密钥等等。
可以形成具有薄膜晶体管的层以具有与天线几乎相同的区域。天线作为具有薄膜晶体管的层的保护器件。因此提高了无线芯片的机械强度。
由于插入的天线具有高机械强度,插入的天线可以重复使用。因此,无线芯片可以提供在可循环容器,例如多次使用容器中。
此外,由于本发明无线芯片使用电学分离的薄膜集成电路形成,与具有使用半导体衬底形成的集成电路的无线芯片相比,电波更加难以屏蔽,由此由于电波的屏蔽抑制了信号的衰减。由此可以高效率发送和接收数据。
由于无线芯片中含有使用薄膜晶体管形成的集成电路和以厚膜形式形成的无源元件,每个电路可使用具有合适功能的元件形成。通过将本发明无线芯片连接到布线衬底上,可以降低连接部分的数量;由此可以降低布线衬底的面积并且由此可以使得具有布线衬底的电子器件小型化。
附图简介
在附图中:
图1A和1B每个表示本发明无线芯片的横剖面图。
图2为表示本发明无线芯片的剖视图。
图3A和3B每个表示本发明无线芯片的横剖面图。
图4为表示本发明无线芯片的剖视图。
图5为表示本发明无线芯片的剖视图。
图6A和6B每个表示本发明无线芯片的开发视图和剖视图。
图7A至7D每个表示适用于本发明的板式天线的透视图。
图8A至8C每个表示适用于本发明的天线的俯视图。
图9A至9C每个表示本发明无线芯片。
图10表示适用于本发明的中央处理器。
图11A至11F每个表示本发明无线芯片的应用实施例。
图12A至12D每个表示本发明无线芯片的应用实施例。
图13为本发明无线芯片应用实施例的开发视图。
图14表示适用于本发明的高频电路。
图15A至15C每个表示本发明无线芯片的应用实施例。
图16A和16B为表示适用于本发明的薄膜晶体管的横剖面图。
图17A和17B为表示适用于本发明的薄膜晶体管的横剖面图。
图18A和18B为表示根据本发明无线芯片的横剖面图。
图19A至19E为表示本发明无线芯片制造步骤的横剖面图。
图20A至20C为表示本发明无线芯片制造步骤的横剖面图。
图21A至21C为表示本发明无线芯片制造步骤的横剖面图。
图22A至22C为表示本发明无线芯片制造步骤的横剖面图。
图23A至23C为表示本发明无线芯片制造步骤的横剖面图。
附图标记
11:能源电路;12:时钟生成电路;13:数椐调制/解调电路;14:控制电路;15:接口电路;16:存储电路;17:总线;18:天线;19:读数器/记录器;20:无线芯片;21:中央处理器;30:检测元件;31:检测元件;32:控制电路;100:衬底;101:有机树脂层;102:层;103:天线;104:各向异性导电粘合剂;105:绝缘层;106:薄膜晶体管;107:接线端子;108:绝缘层;109:导电层;110:介质层;111:导电层;112:导电层;113:能量提供层;120:层;121:层;122:层;123:层;124:绝缘层;125:绝缘层;126:接线端子;127:绝缘层;131:层;132:层;133:各向异性导电粘合剂;134:各向异性导电粘合剂;135:各向异性导电粘合剂;141:层;142:薄膜晶体管;150:无源元件;151:无源元件;152:无源元件;154:绝缘层;157:绝缘层;160:接线端子;162:导电层;165:导电层;168:接线端子;169:接线端子;171:导电层;180:层;181:天线;182:中间绝缘层;183:绝缘层;184:接线端子;185:薄膜晶体管;186:薄膜晶体管;187:各向异性导电粘合剂;189:薄膜晶体管;190:薄膜晶体管;191:接线端子;192:绝缘层;193:接线端子;194:层;195:薄膜晶体管;196:导电层;197:天线;198:绝缘层;199:接线端子;201:介质层;202:导电层;203:导电层;204:能量提供层;205:降解分子元件;211:介质层;212:导电层;213:导电层;214:能量提供层;215:降解分子元件;221:介质层;222:导电层;223:导电层;224:能量提供层;225:降解分子元件;241:介质层;242:导电层;243:导电层;244:能量提供层;301:天线;302:天线共用器;303:低噪音放大器(LNA);304:带通滤波器(BPF);305:混合器;306:混合电路;307:带通滤波器(BPF);308:SAW滤波器;309:放大器;310:混合器;311:局部振荡电路;312:放大器;313:基带单元;321:混合器;322:压控振荡电路(VCO);323:带通滤波器(BPF);324:功率放大器(PA);325:耦合器;326:衰减器(APC);327:隔离器;328:低通量滤波器;331:天线前端模块;332:隔离功率放大器模块;400:衬底;401:衬底;402:绝缘层;403:释放层;404:绝缘层;405:薄膜晶体管;406:绝缘层;407:接线端子;408:层;411:开口;413:释放层;414:粘合剂;415:基底;418:层;421:衬底;422:板式天线;423:各向异性导电粘合剂;424:导电颗粒;426:导电层;427:导电层;428:介质层;429:能量提供层;431:无线芯片;450:绝缘层;452:接触孔;453:接触孔;454:释放层;455:薄膜晶体管;456:薄膜晶体管;460:层;461:导电层;464:接线端子;465:布线;466:布线;469:绝缘层;470:接线端子;471:开口;474:释放层;491:无线芯片;600:自动售货机;601:显示区域;602:投币口;603:钞票口;604:选择按钮;605:盘子提供器;606:货币返回口;607:盘子存储器;610:盘子;611:无线芯片;621:自动茶点提供器件;622:运输机械;623:读数器/记录器;624:盘子提供器;625:茶点提供器;631:盘子;633:茶点;641:桌子;660:自动售货机;1003:分析电路;1004:控制信号生成电路;1005:RCON,1006:RCON;1007:TCON;1008:ICON;1009:ALU;1010:抗蚀剂;1011:地址控制器;103a:天线;103b:天线;113a:能量提供层;113b:能量提供层;1302:半导体层;1303:绝缘层;1304:门电极;1305:绝缘层;1306:绝缘层;1307:布线;1308侧壁(侧壁间隔);1309:通道保护层;1310:低浪度杂质带;1401:衬底;1402:门电极;1403:绝缘层;1404:半导体层;1405:布线;181a:矩形线圈形状;181b:矩形回路形状;181c:直线双极形状;2700:底盘;2701:面板;2702:框架;2703:印刷布线衬底;2704:操作按钮;2705:电池;2708:连接薄膜;2709:像素区域;2710:无线芯片;3900:包;3901:自行车;3902:移动电话;3903:具有耳机的护目镜;3904:扬声器;3905:头戴耳机;3950:检测器件;3951:无线芯片;3952:容器;3953:填料;3955:检测元件;3956:电极;3960:床;3961:读数器/记录器;3962:受试者;3963:体内内腔;3964:读数器/记录器;408a:层;421a:衬底;422a:板式天线;422b:板式天线;423a:各向异性导电粘合剂;423b:各向异性导电粘合剂;424a:导电颗粒;424b:导电颗粒;425a:环氧树脂;426a:导电层;426b:导电层;427a:导电层;427b:导电层;428a:介质层;428b:介质层;429a:能量提供层;429b:能量提供层;460a:层。
进行本发明的最佳模式
本发明实施方式和实施方案将参考附图说明。应当指出的是本发明可通过多种不同方式完成,并且本领域技术人员容易理解的是,可以在不离开本发明精神和范围的前提下对实施方式和细节作出不同改变。因此,本发明并不视为限制于实施方式和实施方案的说明。在说明实施方式和实施方案的全部附图中,同一引用编号表示具有相似或相同功能的部分,并且说明没有重复。
实施方式1
本发明无线芯片的一个实施方式如图1A和1B所示。图1A和1B每个表示无线芯片的横剖面图。
在此实施方式的无线芯片中,层102具有使用各向异性导电粘合剂104固定到天线103上的薄膜晶体管。此外,具有薄膜晶体管的层102的接线端子107与天线的能量提供层113通过分散在各向异性导电粘合剂104中的导电颗粒109连接。此外虽然没有显示,具有薄膜晶体管的层的接地线通过分散在各向异性导电粘合剂104中的导电颗粒109电气连接到作为天线接地体的导电层。
具有薄膜晶体管的层102具有形成在绝缘层105上的薄膜晶体管106、形成在薄膜晶体管106上的夹层绝缘层108、裸露在夹层绝缘层108表面并且连接到薄膜晶体管106上的接线端子107。除了薄膜晶体管106外,具有薄膜晶体管的层102可具有电阻元件、电容器等。
具有薄膜晶体管的层优选与天线103一样大小,其为几毫米×几毫米至几十毫米×几十毫米。此外,具有薄膜晶体管的层的厚度通常为几微米至几十微米,通常为1微米至10微米,并且优选从2微米至5微米。
绝缘层105作为具有薄膜晶体管的层102的保护层。绝缘层105通过例如溅射法或等离子CVD法的已知方法由二氧化硅、氮氧化硅、硅氮氧化物、氮化硅等形成。
薄膜晶体管106的模式如图16A和16B所示。图16A表示顶门薄膜晶体管的实例。薄膜晶体管106提供在绝缘层105上。在薄膜晶体管106中,作为门绝缘层的半导体层1302和绝缘材1303提供在绝缘层105上。在绝缘层1303上,形成与半导体层1302相应的门电极1304。作为保护层的绝缘层1305和作为夹层绝缘层的绝缘层1306形成在门电极1304上。作为保护层的绝缘层可另外形成在绝缘层1306上。
半导体层1302为使用具有晶体结构的半导体形成的层。可以使用非单晶半导体和单晶半导体。特别地,优选使用通过激光辐射结晶无定形或微晶半导体得到的结晶半导体、通过热处理结晶无定形或微晶半导体得到的结晶半导体,或通过热处理和激光辐射的组合结晶无定形或微晶半导体得到的结晶半导体。在热处理中,可以使用利用例如镍的金属元素(其可促进硅半导体的结晶)结晶方法。
在通过激光辐射的结晶的情况下,可能通过以下方式进行结晶,使得结晶半导体熔融的熔化带使用激光辐射并以激光传递的方向移动,其中激光为具有10MH或以上高重复频率并且1纳秒或更低,优选1-100皮秒的脉冲宽度的连续波激光或超短波激光。通过使用这种结晶方法,可以得到在一个方向具有晶粒边界延长的粗粒直径的结晶半导体。通过使得载体的偏移方向与晶粒边界延长的方向一致,可以提高晶体管中的电场所致流动性。例如可以实现400cm2/V或更高。
在将上述结晶过程使用到温度不超过玻璃衬底的耐热温度的结晶过程时(约600℃),可使用更大的玻璃衬底。因此可使用一个衬底制造大量的无线芯片,并且可以降低成本。
可以通过将温度加热至高于玻璃衬底耐热温度的温度进行的结晶过程形成半导体层1302。通常石英衬底用作绝缘衬底,并且无定形或微晶半导体在700℃或更高的温度加热以形成半导体层1302。因此可以形成具有高结晶度的半导体。因此,可以提供在响应速度、流动性等方面具有优越性并且能够高速运转的薄膜晶体管。
此外,单晶半导体可用于形成半导体层1302。
由于这种晶体管中的半导体层由具有高应速度、流动性等的单晶半导体形成,可以提供能够高速运转的晶体管。并且由于晶体管具有较低特性差异,可以提供已经实现高可靠性的无线芯片。
门电极1304可由金属形成,或由使用具有一种导电物质的杂质掺杂的多晶半导体形成。在使用金属的情况下,可以使用钨(W)、钼(Mo)、钛(Ti)、钽(Ta)、铝(Al)等。此外,还可使用通过氮化上述金属得到的金属氮化物。或者,可以使用其中第一层含有金属氮化物并且第二层含有金属的层叠结构。在层状结构的情况下,第一层的末端可从第二层的末端伸出。通过使用金属氮化物形成第一层,该第一层可用作金属屏障。换句话说,第一层可以防止第二层的金属扩散进入绝缘层1303和绝缘层1303下的半导体层1302。
侧壁(侧壁间隔物)1308形成在门电极1304的侧面。侧壁可以通过CVD在衬底形成含有二氧化硅的绝缘层,并且通过RIE(活性离子蚀刻)法各向异性蚀刻绝缘层形成。
通过合并半导体层1302、绝缘层1303、门电极1304等形成的晶体管可具有任意结构,例如单流出结构、LDD(轻微掺杂流出)结构或门重叠流出结构。此处显示了具有LDD结构的薄膜晶体管,其中显示了形成在部分半导体层(其覆盖侧壁)中的低浓度杂质区域。此外,同样使用的单门结构、多门结构(其中晶体管的门电压具有相同的电势)串联连接,或者双门结构(其中半导体层夹在上下门电极之间)。
绝缘层1306由例如二氧化硅或氮氧化硅的无机绝缘材料或例如丙烯酸树脂或聚酰亚胺树脂的有机绝缘材料形成。在例如旋涂或使用辊式涂布机的涂布方法形成绝缘层的情况下,在施加溶于有机溶剂中的绝缘膜材料之后,进行热处理以形成用于形成绝缘层的二氧化硅。例如通过涂布法形成具有硅氧烷键的薄膜后在200-400℃进行热处理,由此使用二氧化硅形成绝缘层。通过使用涂布法形成的绝缘层或已经通过反流压平的绝缘层作为绝缘层1306,可以防止在层上形成布线而防止断裂。并且,该绝缘层还可有效用于形成多层布线。
还可提供在绝缘层1306上形成的布线以与在作为门电极1304的相同层中形成的布线相交,并且具有多层布线结构。可以在与绝缘层1306具有类似功能的多个层叠绝缘层上形成布线得到多层布线结构。布线1307优选具有低耐蚀材料(例如铝)和使用难熔金属(例如钛(Ti)或钼(Mo))的金属屏障的组合。例如给出的是含有钛(Ti)和铝(Al)的多层结构、含有钼(Mo)和铝(Al)的层状结构。
图18B表示底部门薄膜晶体管的实例。绝缘层105形成在绝缘衬底上,并且薄膜晶体管106提供在绝缘层105上。在薄膜晶体管106中,提供了门电极1304、作为门绝缘层的绝缘层1304、半导体层1302、通道保护层1309、作为保护层的绝缘层1305和作为夹层绝缘层的绝缘层1306。并且,还可在其上形成作为保护层的绝缘层。布线1307可以形成在绝缘层1305或绝缘层1306上。在形成底部门薄膜晶体管的情况下,不需要形成绝缘层1305。
如图1所示的绝缘层108通过与绝缘层1306类似的方法形成。接线端子107通过与布线1307类似的方法形成。在布线的最上一层表面,可使用选自金、银、铜、钯和/或铂的一种或多种金属通过印刷、绘制、溅射等方法形成层。
各向异性导电粘合剂104为其中分散导电颗粒(其具有约几纳米至几微米的粒径)的粘合有机树脂。环氧树脂、酚醛树脂等可用作有机树脂。导电颗粒由选自金、银、铜、钯和/或铂的一种或多种元素形成,或可为具有这些元素多层结构的颗粒。或者,可以使用表面涂布有由选自金、银、铜、钯和/或铂的一种或多种元素形成的薄膜的树脂形成的导电颗粒。
对于具有薄膜晶体管的层102,释放层提供在衬底上,具有薄膜晶体管的层102形成在释放层上;并且具有薄膜晶体管的层102随后与释放层分离并使用各向异性导电粘合剂104连接到天线103上。应当指出的是,可以使用以下方法作为分离丰富:方法(1),其中金属氧化物层提供在高耐热衬底和具有薄膜晶体管的层之间,并且金属氧化物层通过结晶弱化;由此,具有薄膜晶体管的层分离;方法(2),其中含有硅的非晶硅薄膜提供在高耐热衬底和具有薄膜晶体管的层之间,并且通过激光辐射或腐蚀除去非晶硅薄膜;由此,具有薄膜晶体管的层分离;方法(3),其中装有薄膜晶体管的高耐热衬底(例如玻璃衬底,硅衬底等)机械消除,或者使用溶液或例如NF3、BrF3、ClF3的卤素氟化物气体腐蚀除去;方法(4),其中释放层和金属氧化物层提供在高耐热衬底和具有薄膜晶体管的层之间,金属氧化物层通过结晶弱化,部分释放层使用溶液或例如NF3、BrF3、ClF3的卤素氟化物气体腐蚀除去,然后在弱化的金属氧化物层进行分离;和方法(5),其中高耐热衬底用作衬底,释放层和金属氧化物层提供在衬底和绝缘层之间,具有第二薄膜晶体管的层131形成在绝缘层上,同时金属氧化物层弱化,部分具有第二薄膜晶体管的层131的绝缘层使用激光辐射以形成开口(其中部分释放层裸露),衬底薄膜然后连接到具有第二薄膜晶体管的层131,然后使用弱化的金属氧化物层将具有第二薄膜晶体管的层131与衬底物理分离。
各向异性导电粘合剂104为分散有导电颗粒(其具有约几纳米至几微米的粒径)的粘性有机树脂。环氧树脂、酚醛树脂等可用作有机树脂。导电颗粒由选自金、银、铜、钯和/或铂的一种或多种元素形成,或可为具有这些元素多层结构的颗粒。此外,可以使用表面涂布有由选自金、银、铜、钯和/或铂的一种或多种元素形成的薄膜的树脂形成的导电颗粒。
天线103具有介质层110、介质层表面上的第一导电层111、形成在介质层另一表面并且与第一导电层111和介质层110相反的表面上的第二导电层112,以及能量提供层113。具有这种结构的天线以下简称板式天线。第一导电层111作为发射电极。第二导电层112作为接地体。提供能量提供层113并使其不与第一导电层111和第二导电层112接触。能量通过能量提供层113由天线进入含有薄膜晶体管的电路,或者由含有薄膜晶体管的电路进入天线。顺便提一句,可以使用能量提供点代替能量提供能以提供能量。
在这个实施方式中,接线端子107通过包含在各向异性导电粘合剂104中的导电颗粒109电气连接到能量提供层113。虽然没有显示,含有薄膜晶体管的电路的接地电极同样通过导电颗粒109电气连接到天线103的第二导电层112。
此处将描述用作天线103的板式天线的结构。
板式天线的介质层110可由陶瓷、有机树脂、陶瓷和有机树脂的混合物等形成。作为典型实例可以给出的是陶瓷、氧化铝、玻璃、镁橄榄石等等。此外,多种陶瓷可以混合。为了得到高介电常数,优选使用铁电材料形成介质层110。作为铁电材料的典型实例,可以给出的是钛酸钡(BaTiO3)、钛酸铅(PbTiO3)、钛酸锶(SiTiO3)、锆酸铅(PbZrO3)、铌酸锂(LiNbO3)、钛锆酸铅(PZT)等等。此外还可使用多种铁电材料的混合物。
作为有机树脂,合适的使用热固性树脂或热塑性树脂。作为有机树脂的典型实例,可以使用例如环氧树脂、酚醛树脂、聚丁二烯树脂、双马来酰亚胺三嗪树脂、乙烯基苄基、聚富马酸酯等等的树脂材料。此外,还可使用多种有机树脂材料的混合物。
在使用陶瓷和有机树脂的混合物形成介质层110时。优选形成介质层110以使得陶瓷颗粒分散在有机树脂中。此处,介质层中陶瓷颗粒的含量优选为20体积%或更多并且60体积%或更低。此外,陶瓷颗粒的直径优选为1-50微米。
介质层110的介电常数合适的为2.6-150,更优选为2.6-40。通过使用具有较高介电常数的铁电材料,可以降低板式天线的电容。板式天线的第一导电层111、第二导电层112和能量提供层113可由选自金、银、铜、钯、铂或铝的金属或含有所述金属的合金等等形成。板式天线的第一导电层111、第二导电层112和能量提供层113可可通过印刷或绘制形成。这些导电层的每一个可通过蒸发、溅射等等在介质层上形成导电薄膜然后部分蚀刻导电薄膜形成。
板式天线优选具有几毫米×几毫米至几十毫米×几十毫米的尺寸。该尺寸通常为7毫米×7毫米至12毫米×12毫米。此外,板式天线的厚度为1-15毫米,通常为1.5-5毫米。板式天线优选为矩形平板,然而不限制其形状。还可使用圆形平板。
板式天线将参考图7A至7D描述。
图7A表示具有作为发射电极的第一导电层202、介质层201、作为接地体的第二导电层203、能量提供点204、在第一导电层、介质层和第二导电层的通孔中形成并且连接到能量提供点的能量提供源的板式天线。能量提供源在能量提供点连接到第一导电层;然而,其没有连接到第二导电层。如果作为发射电极的第一导电层202为圆形,则板式天线为圆偏振波天线,并且退化分离元件205存在于关于一点对称的两个区的每一个。同时,如果第一导电层202为圆形,板式天线为直线偏振波天线。
图7B表示具有作为发射电极的第一导电层212、介质层211、作为接地体的第二导电层213、能量提供点214、在第一导电层、介质层和第二导电层的通孔中形成并且连接到能量提供点的能量提供源的板式天线。能量提供源在能量提供点连接到第一导电层;然而,其没有连接到第二导电层。如果作为发射电极的第一导电层212为矩形,则板式天线为圆偏振波天线,并且退化分离元件215存在于关于一点对称的两个区的每一个。同时,如果第一导电层212为矩形,板式天线为直线偏振波天线。
图7C表示具有作为发射电极的第一导电层222、介质层221、作为接地体的第二导电层223、能量提供层224的板式天线。如果作为发射电极的第一导电层222为矩形,则板式天线为圆偏振波天线,并且退化分离元件225存在于关于一点对称的两个区的每一个。同时,如果第一导电层222为矩形,板式天线为直线偏振波天线。作为发射电极的第一导电层222和能量提供层224通过一个缝隙电容耦合。此外由于能量提供层224形成在介质层的侧面,可以表面安装。
由于如图7A至7C的板式天线在介质层201、211和221的一个表面上具有作为接地体的第二导电层203、213和223,板式天线在第一导电层202、212和222侧具有方向性。
图7D表示具有作为发射电极的第一导电层242、介质层241、作为接地体的第二导电层243和能量提供点244的板式天线。如图7D所示,在第一导电层242上以对角线形成交叉裂缝。换句话说,十字形切口提供在作为发射电极的第一导电层242上。因此,介质层241在十字形部分裸露。作为发射电极的第一导电层242和能量提供层244通过一个缝隙电容耦合。作为具有这种矩形的板式天线的实例,可以提供的是CABPB1240、CABPB 0730和CABPB 0715(TDK公司制备)。因此,由于由于能量提供层244形成在介质层的侧面,可以表面安装。由于发射电极的交叉裂缝而使得具有这种结构的板式天线具有非方向性,无须选择安装位置和安装角度。因此,可以放宽设计电子器件的自由度。
除了如图7A至7D所示的板式天线外,还可使用已知的板式天线。
通过使用这种圆偏振波的板式天线,可以进行传递和接收,例如三代数据通信、包通信,以及GPS(全球定位系统(1.5GHz))、卫星数字广播(2.6GHz)、PAN(个人局域网)例如无线LAN(局域网)的传递和接收,用于连接信息设备(蓝牙(注册商标)(2.4GHz))或UWB(超宽带)(3-10GHz)的无线通信工艺等。
如图1B所示,每个具有多个薄膜晶体管的层121-123可以层叠在具有薄膜晶体管的层120中。具体而言,具有薄膜晶体管的第二层122形成在具有薄膜晶体管的第一层121上。具有薄膜晶体管的第三层123形成在具有薄膜晶体管的第二层122上。在具有薄膜晶体管的第三层123上,绝缘层127形成在薄膜晶体管上。此外在绝缘层127的表面上,形成将具有薄膜晶体管的第一层中任何一个薄膜晶体管连接到具有薄膜晶体管的第三层的接线端子126。
在具有薄膜晶体管的第一层121中,第一绝缘层124形成在薄膜晶体管上。借助于第一绝缘层124,具有薄膜晶体管的第一层121中的薄膜晶体管与具有薄膜晶体管的第二层122中的薄膜晶体管电学分离。此外在具有薄膜晶体管的第二层122中,第二绝缘层125形成在薄膜晶体管上。借助于第二绝缘层125,具有薄膜晶体管的第二层122中的薄膜晶体管与具有薄膜晶体管的第三层123中的薄膜晶体管电学分离。借助于具有薄膜晶体管的第三层123,第三绝缘层127形成在薄膜晶体管上。在第三绝缘层127中,具有薄膜晶体管的第三层123中的薄膜晶体管与接线端子电学分离。
具有薄膜晶体管的第一层到具有薄膜晶体管的第三层123如图1中具有薄膜晶体管的层120所示;然而本发明并不限于此。具有薄膜晶体管的层120可包括两个具有薄膜晶体管的层。此外,具有薄膜晶体管的层120可包括四个或更多具有薄膜晶体管的层。
如图3A所示,具有薄膜晶体管的层102可使用其中的有机树脂层101固定到柔性衬底100。作为柔性衬底100的典型例子,优选使用薄或轻质塑料衬底。通常可以使用PET(聚对苯二甲酸乙二醇酯)、PEN(聚萘二甲酸乙二醇酯)、聚丙烯酯、聚碳酸酯、聚醚酰胺、聚苯硫、聚苯醚、聚砜、聚酞酸酯等等。此外,例如脱膜纸的薄膜涂布纸可用作柔性衬底100。
此外作为有机树脂层101的典型实例,优选使用的有机树脂为热固粘合剂、聚合粘合剂、压力粘合剂、热熔粘合剂等等的固化反应性粘合剂。
应当注意的是,在粘合树脂层提供在柔性衬底100上的情形,柔性衬底可以固定到具有薄膜晶体管的层102。
此处注意的是,柔性衬底提供在具有薄膜晶体管的层102上的无线芯片如具有有机树脂的图1A所示;然而并不限于该结构。如图1B所示,柔性衬底可以使用其中的有机树脂提供在多个具有薄膜晶体管的层。
此外,如图3B所示,具有薄膜晶体管并且形成在柔性衬底100上的层141可使用各向异性导电粘合剂104与天线103固定。
形成在层141表面的接线端子107与能量提供层113通过各向异性导电粘合剂中的导电颗粒109电气连接。虽然没有显示,具有薄膜晶体管的电路的接地电极和天线的导电层112以类似方式通过导电颗粒电气连接。
与例如玻璃衬底的非柔性衬底相比,柔性衬底100具有更低的耐热性。因此,薄膜晶体管优选使用有机半导体形成。对于由有机半导体形成的具有薄膜晶体管的层,薄膜晶体管142形成在柔性衬底100上,并且形成覆盖薄膜晶体管142的绝缘层108。此外,连接到薄膜晶体管142布线的接线端子107形成在具有薄膜晶体管的层141的表面。
此处,使用有机半导体的薄膜晶体管的结构将参考附图17A和17B所示。图17A表示使用交错排列薄膜晶体管的实例。薄膜晶体管142提供在柔性衬底1401上。在薄膜晶体管142中,形成了门电极1402、作为门绝缘膜的绝缘层1403、与门电极和作为门绝缘膜的绝缘层1403重叠的半导体层1404、连接到半导体层1404的布线1405和1406。应当注意的是,半导体层与作为门绝缘膜的绝缘层1403以及布线1405和1406接触。
门电极1402可使用与门电极1304相同的材料和相同的方法形成。并且,门电极142可通过以下方法形成,其中具有预定形状的模版通过从微小开口流出含有复合颗粒的液滴(以下简称液滴流出法)并且随后通过干燥和焙烧形成。并且,通过印刷方法使用含有颗粒的糊剂在柔性衬底上进行印刷,并且进行干燥和焙烧形成门电极1402。颗粒通常为主要含有金、铜、金银合金、金铜合金、银铜合金、金银铜合金中任意一种的颗粒。此外,可以使用主要含有例如铟锡氧化物(ITO)的导电氧化物的颗粒。
作为门绝缘膜的绝缘层1403可使用与绝缘层1303相同的材料和相同的方法形成。应当注意的是,在绝缘层通过施加溶于有机溶剂的绝缘材料后热处理形成的情况下,热处理在与柔性衬底耐热温度相比较低的温度下进行。
半导体层1404可为多环芳香烃化合物、共轭双键化合物、酞菁、电荷转移络合物等等。例如可以使用蒽、并四苯、并五苯、6T(六硫代苯)、TCNQ(四氰基苯醌二甲烷)、PTCDA(苝四甲酸二酐)、萘四甲酸二酐(NTCDA)等等。特别地,π-共轭聚合物材料、碳纳米管、聚乙烯吡啶、酞菁金属配合物等等可用作有机聚合物化合物材料。特别地,优选使用聚乙炔、聚苯胺、聚吡咯、polythienylene、聚噻吩衍生物、聚(3烷基噻吩)、聚对苯撑衍生物或聚对苯撑乙烯衍生物,其为骨架由共轭双键形成的π-共轭聚合物材料。
并且,有机半导体薄膜可通过具有均匀膜厚的方式形成。膜厚为1纳米或更多和1000纳米或更低,并且优选10纳米或更多和100纳米或更低。作为特定方法,可以使用气相沉积、涂布、旋涂、绘制法、溶液浇铸、浸涂、丝网印刷、辊式涂布或液滴流出法。
布线1405和140可使用与门电极1402相同的材料和方法形成。
图17B表示共面薄膜晶体管的使用实例。薄膜晶体管142提供在柔性衬底1401上。在薄膜晶体管142中,形成门电极1402、作为门绝缘膜的绝缘层1403、布线1405和1406、与门电极和作为门绝缘膜的绝缘层1403重叠的半导体层1404。此外,布线1405和1406接触与门电极和与作为门绝缘膜的绝缘层1403以及半导体层1404接触。
此处,本发明无线芯片的结构参考附图9A至9C和图10说明。如图9A所示,本发明无线芯片20具有无须接触而传送和接收数据的功能,并且包括能量源电路11、时钟生成电路12、数据调制/解调电路13、控制其它电流的控制电路14、接口电路15、存储电路16、总线17和天线18。
此外如图9B所示,本发明无线芯片20具有无须接触而传送和接收数据的功能,并且除了能量源电路11、时钟生成电路12、数据调制/解调电路13、控制其它电流的控制电路14、接口电路15、存储电路16、总线17和天线18之外还可具有中央处理器21。
并且如图9C所示,本发明无线芯片20具有无须接触而传送和接收数据的功能,并且除了能量源电路11、时钟生成电路12、数据调制/解调电路13、控制其它电流的控制电路14、接口电路15、存储电路16、总线17、天线18和中央处理器21之外,还可具有包括检测元件31和检测控制电路32的检测部分30。
对于此实施方式的无线芯片,除了能量源电路11、时钟生成电路12、数据调制/解调电路13、控制其它电流的控制电路14、接口电路15、存储电路16、总线17、天线18和中央处理器21之外,使用具有薄膜晶体管的层102、120和141形成包括检测元件31和检测控制电路32等的检测部分30。由此可形成紧凑多功能无线芯片。
能量源电路11是根据由天线18输入的振荡信号产生为无线芯片20中各个电路提供各种能源的电路。时钟生成电路12是根据由天线18输入的振荡信号产生为无线芯片20中各个电路提供各种时钟信号的电路。数据调制/解调电路13具有调制/解调送入或来源于读出器/写入器19的数据的功能。控制电路14具有控制存储电路16的功能。天线18具有传送和接收往返于读出器/写入器19的电场或电波的功能。读出器/写入器19具有与无线芯片交换数据、控制无线芯片和控制想无线芯片传送数据和从无线芯片接收数据的过程的功能。无线芯片并不限于上述结构,并且例如可以加入例如电压限制电路或密码处理的硬件的其它元件。
存储电路16具有一个或多个选自DRAM、SRAM、FeRAM、掩模ROM、PROM、EPROM、EEPROM、闪速存储器或有机存储器的元件。
有机存储器具有一对电极之间的含有有机化合物的层。此外,在一对电极之间,有机存储器具有混合有有机化合物和无机化合物的层。作为有机化合物的典型实例,使用通过电作用或光辐射而形状、导电率或结晶改变的物质。通常可以使用在吸收光线时产生酸的化合物(光酸化合物)、具有高空穴传输特性的有机化合物或具有高电子传输特性的有机化合物掺杂的聚合物。
在一对电极之间提供有机化合物和无机化合物的混合层的情况下,优选将具有高空穴传输特性的有机化合与易于接受电子的无机化合物混合。此外,优选将具有高电子传输特性的有机化合物与易于给出电子的无机化合物混合。
使用这种结构,可以在有机化合物中独特地产生内部几乎没有载体的多个空穴载体或电子载体,使得有机化合物表现出非常高的空穴-注入/传输特性或电子-注入/传输特性。
由于有机存储器可以降低尺寸和膜厚并且同时增加电容,通过使用有机存储器形成存储电路16,无线芯片可以更加紧凑和轻便。
掩模ROM可以在薄膜晶体管形成的同时形成。掩模ROM使用多个晶体管形成。此时,根据布线连接到例如晶体管漏极区的接触孔的打开与否,数据可以被写入。例如,在接触孔打开的情况下数据(信息)1或(开)并且在接触孔没有打开的情况下数据(信息)0或(关)可以写入存储元件。
例如,在将光刻胶使用例如步进器的曝光器件通过十字形(光掩模)暴露于光线之前或之后,形成在如图1A所示的薄膜晶体管106上的夹层绝缘层108上的部分光刻胶使用电子束或激光照射。然后跟往常一样进行显影、蚀刻、剥落光刻胶等步骤以形成布线。这样,仅仅通过使用电子束或激光照射选定区域而没有改变十字形(光掩模),就可能独立地形成提供接触孔的布图和没有提供接触孔的布图。换句话说,通过选择使用电子束或激光照射的区域,可以制备不同数据分别写入每个半导体器件的掩模ROM。
使用这种掩模ROM,可以为每个半导体器件等等制备独特标志符(UID)等等。
此处,中央处理器21的结构将参考附图10的方块图说明。
首先将信号输入总线17,然后将信号在解析电路1003(还称为指令解码器)中解码,并将编译的信号输入控制信号生成电路1004(CPU定时控制器)。根据输入的信号,由控制信号生成电路1004将控制信号输出到运算电路(以下简称ALU 1009)和存储电路(以下简称存储器1010)。
控制信号生成电路1004包括用于控制ALU 1009的ALU控制器(以下简称ACON 1005)、用于控制存储器1010的电路(以下简称RCON 1006)、用于控制时间的时间控制器(以下简称TCON 1007)和用于控制中断的中断控制器(以下简称ICON 1008)。
期间,在过程信号输入到总线17后,信号输入到ALU 1009和存储器1010中。然后进行基于由控制信号生成电路1004(例如存储器读出周期、存储器写入周期、I/O读出周期、I/O写入周期等等)输入的控制信号的处理。
存储器1010包括通用存储器、堆栈指示器(SP)、程序计数器(PC)等等。
地址控制器1011向总线17输出16位地址。
该实施方案中所示的CPU的结构没有限制本发明的结构。还可使用上述结构之外的已知CPU的结构。
检测部分30可通过物理或化学方法测定温度、压力、流速、光、磁、声波、加速度、湿度、气体组成、液体组成,以及其它特性。此外,检测部分30具有用于检测物理量或化学量的检测元件31和用于将通过检测元件31检测的物理量或化学量转化为例如电信号的合适的信号的检测控制电路32。作为检测元件31,可以使用电阻元件、电阻耦合元件、电感耦合元件、光电动元件、光电转换元件、热电动元件、晶体管、热敏电阻、二极管、静电电容元件、压电元件等。检测部分30的数量可为一个以上,并且在这种情况下,可以同时检测多个物理量或化学量。
此处的物理量指的是温度、压力、流速、光、磁、声波、加速度、湿度等等,同时化学良指的是化学物质,例如气体组成或液体组成,例如离子等。此外还包括有机化合物,例如包括血液、汗、尿等等的特定生物质(例如血液中的血糖水平)。特别地,在检测化学量的情况下,由于需要选择性检测特定物质,在检测元件31中需要提供与待检测的物质选择性反应的物质。例如在测定生物质的情况下,优选向聚合物等固定酶、抗体物质、微生物细胞等,其与通过检测元件31测定的生物质选择性反应。
在读出器/写入器与无线芯片的通讯中,有可能使用检测部分30测定温度、压力、流速、光、磁、声波、加速度、湿度、气体组成、液体组成,以及其它特性。薄膜型二次电池可用于无线芯片。作为薄膜型二次电池的典型实例,可以使用电解质已经穿过的具有凝胶的薄二次电池。在这种情况下,即便是没有使用读出器/写入器通讯,上述特性也可使用检测部分30测定。
在当前实施方式的无线芯片中,天线和具有薄膜晶体管的层可形成以具有几乎相同的面积。板式天线作为具有薄膜晶体管的层的保护器件。因此增加了无线芯片的机械强度。
实施方式2
本发明无线芯片的实施方式如图2所示。图2为无线芯片的剖视图。在此实施方式中,将描述具有板式天线和多个具有薄膜晶体管的层的无线芯片的结构,其中各层使用各向异性导电粘合剂彼此固定。
在此实施方式的无线芯片中,具有薄膜晶体管的第一层102和具有薄膜晶体管的第二层131使用各向异性导电粘合剂133彼此固定。
形成在具有薄膜晶体管的第一层102表面上的第一接线端子通过分散在各向异性导电粘合剂133中的导电颗粒电气连接到形成在具有薄膜晶体管的第二层131表面上的第二接线端子。
与具有薄膜晶体管的第一层102和具有薄膜晶体管的第二层131类似,具有薄膜晶体管的第二层131和具有薄膜晶体管的第三层132使用各向异性导电粘合剂134彼此固定。
形成在具有薄膜晶体管的第二层131表面上的第三接线端子通过分散在各向异性导电粘合剂134中的导电颗粒电气连接到形成在具有薄膜晶体管的第三层132表面上的第四接线端子。
通过使用具有薄膜晶体管的第一层102至薄膜晶体管的第三层132形成处理器、能源电路、时钟生成电路、数据调制/解调电路、控制电路、接口电路、存储电路、检测电路等中的任何一个,可以形成紧凑和多功能无线芯片。
形成在具有薄膜晶体管的第三层132表面上的第五接线端子通过分散在各向异性导电粘合剂中的导电颗粒电气连接到天线103上。此处虽然没有显示,使用薄膜晶体管形成的接地电极电路通过导电颗粒类似地电气连接到天线的第二导电层112。
虽然显示了其中具有薄膜晶体管的第一层与具有薄膜晶体管的第三层使用各向异性导电粘合剂彼此固定的无线芯片,本发明并不限于此,并且可以使用具有薄膜晶体管的两个层。或者,可以使用具有薄膜晶体管的四个或四个以上的层。
此外,还可如实施方式1中所述将具有薄膜晶体管的层102固定到柔性衬底上。
并且,该实施方式可以适当地与实施方式1组合。
在此实施方式的无线芯片中,天线和具有形成在绝缘衬底上的薄膜晶体管的层可形成以具有几乎相同的面积。板式天线作为具有薄膜晶体管的层的保护器件。因此增加了无线芯片的机械强度。
此外,由于多个具有薄膜晶体管的层固定到这个实施方式中无线芯片中的板式天线,该无线芯片高度集成。
实施方式3
本发明无线芯片的实施方式如图4所示。图4为无线芯片的剖视图。在此实施方式中将描述其中具有薄膜晶体管的层、无源元件和板式天线彼此之间使用各向异性导电粘合剂(导电层等)固定的无线芯片的结构。
如实施方式1所示,形成具有薄膜晶体管的层102。具有薄膜晶体管的层102和无源元件150使用各向异性导电粘合剂104彼此固定。此处,无源元件150表示为第一无源元件151和第二无源元件152。此外,暴露于具有薄膜晶体管的层102表面的接线端子107通过各向异性导电粘合剂104中的导电颗粒电气连接到无源元件150上的第一接线端子。
无源元件150和天线103通过导电层171和172彼此固定。天线103的能量提供层113、无源元件150的第二接线端子168、作为板式天线接地体的第二导电层112和无源元件的第三接线端子169分别通过导电层171和172电气连接。导电层171和172通过固化导电糊膏形成。作为通过固化导电糊膏形成的导电层的典型实例,可以使用含有选自锡(Sn)、银(Ag)、铋(Bi)、铜(Cu)、铟(In)、镍(Ni)、锑(Sb)或锌(Zn)的多种元素的合金。各向异性导电粘合剂可用于代替导电层171和172。
第一无源元件151包括使用绝缘层154-157和提供于其上的导电层162-164的电容器、电感器或电阻器中的一种或多种。同样地,第二无源元件151包括使用绝缘层157-160和提供于其上的导电层165-167的电容器、电感器或电阻器中的一种或多种。
第一无源元件151或第二无源元件152中绝缘层154-160的介电常数优选为2.6-40。导电层162-167由具有高电导率的金属形成,例如金、银、铜或铝,或含有选自这些金属的多种元素的合金。
形成第一无源元件151或第二无源元件152的方法如下所述。具有高电导率的金属形成,例如金、银、铜或铝,或含有选自这些金属的多种元素的合金,通过印刷方法印刷在含有氧化铝和二氧化硅的版型陶瓷(其为所谓的绿板,其已经成型为10-150微米的厚度)上,由此形成导电层。如果必要的话,可以在绿板上形成通孔,并且该通孔可以用导电糊膏填充以形成用于连接形成在另一层上的导电层的插销。绿板可通过适当地混合陶瓷、有机树脂等形成,其形成实施方式1所示天线103的介质层110。多个已经印刷导电层的绿板可以层叠并热压缩,然后处理成预定尺寸。然后绝缘层和导电层可以在800-1300℃焙烧,由此形成第一无源元件151或第二无源元件152。此外,导电层可以形成在绝缘层的侧面以连接层叠的每个导电层。
通过将例如电容器、电感器、电阻器和布线的多个无源元件组合,可以形成包括电容器、天线共用器和低通量滤波器的天线前端模块,其形成高频电路;包括隔离器、耦合器、衰减器和能量放大器的隔离功率放大器;VCO(压控振荡器);带通滤波器(BPF);多层滤光片;平衡-不平衡变压器;介质膜滤光片;耦合器;共振器等。
使用具有薄膜晶体管的层和无源元件,可以形成高频电路,例如能源电路、时钟生成电路、数据调制/解调电路、控制其它电路的控制电路、接口电路或存储电路;总线;天线;中央处理器;包括检测元件和检测控制电路的检测部分等。
并且,具有薄膜晶体管的层可如实施方式1所示使用有机树脂层固定在柔性衬底上。
该实施方式可以合适的与实施方式1-3中的任何一个组合。
该实施方式中的无线芯片包括使用薄膜晶体管形成的集成电路和使用厚膜布图形成的无源元件。因此,每个电路使用具有适当功能的元件高度集成。通过将本发明无线芯片安装在布线衬底上,安装部分的数量可以降低。因此,布线衬底的面积以及具有布线衬底的电子器件的尺寸都可降低。
实施方式4
本发明无线芯片的实施方式如图5所示。图5为无线芯片的剖视图。该实施方式将描述无线芯片的结构,其中多个具有薄膜晶体管并且彼此使用各向异性导电粘合剂固定的多个层、无源元件和板式天线使用各向异性向导电粘合剂彼此固定。
如实施方式2所示,具有薄膜晶体管的第一层102和具有薄膜晶体管的第二层131使用各向异性向导电粘合剂133彼此固定。
形成在具有薄膜晶体管的第一层102表面上的第一接线端子使用分散在各向异性向导电粘合剂133中的导电颗粒电气连接到形成在具有薄膜晶体管的第二层表面上的第二接线端子。
类似于具有薄膜晶体管的第一层102和具有薄膜晶体管的第二层131,具有薄膜晶体管的第二层131和具有薄膜晶体管的第三层132使用各向异性向导电粘合剂134彼此固定。
形成在具有薄膜晶体管的第二层131表面上的第三接线端子使用分散在各向异性向导电粘合剂134中的导电颗粒电气连接到形成在具有薄膜晶体管的第三层132表面上的第四接线端子。
无源元件150和具有薄膜晶体管的第三层132使用各向异性向导电粘合剂135彼此固定。此处,类似于实施方式4,无源元件150表示为第一无源元件151和第二无源元件152。此外,暴露于具有薄膜晶体管的第三层132表面的接线端子使用各向异性向导电粘合剂中的导电颗粒电气连接到无源元件150上的第一接线端子。
如实施方式4所示,无源元件150和天线103通过导电层171和172彼此固定。天线103的能量提供层、无源元件150的第二接线端子168、作为板式天线接地体的第二导电层112和无源元件的第三接线端子分别通过导电层171和172电气连接。导电层171和172通过固化导电糊膏形成。各向异性导电粘合剂可用于代替导电层171和172。
并且,具有薄膜晶体管的层可如实施方式1所示使用有机树脂层固定在柔性衬底上。
该实施方式可以合适的与实施方式1-4中的任何一个组合。
该实施方式中的无线芯片包括使用薄膜晶体管形成的集成电路和使用厚膜布图形成的无源元件。因此,由于每个电路使用具有适当功能的元件形成,无线芯片高度集成。通过将本发明无线芯片安装在布线衬底上,安装部分的数量可以降低。因此,布线衬底的面积以及具有布线衬底的电子器件的尺寸都可降低。
实施方式5
本发明无线芯片的实施方式如图6A和6B所示。在此实施方式中,显示了具有多个天线的无线芯片的实例。图6A为无线芯片的开发视图,并且图6B为沿着图6A中的A-B得到剖视图。该实施方式描述具有多个天线的无线芯片,特别是具有板式天线和具有第一薄膜晶体管、第二薄膜晶体管和连接到薄膜晶体管的第一天线的层的无线芯片。
对于具有第一薄膜晶体管、第二薄膜晶体管和连接到薄膜晶体管的第一天线的层,夹层绝缘层182形成在具有薄膜晶体管的层102上;第一天线181形成在夹层绝缘层182上;绝缘层183形成在第一天线182上;并且接线端子184形成在绝缘层183表面。
暴露接线端子184的绝缘层183和作为第二天线的天线103使用各向异性导电粘合剂104彼此固定。此外,接线端子184和板式天线的能量提供层113通过分散在各向异性导电粘合剂中的导电颗粒电气连接。接线端子184电气连接到形成的第一薄膜晶体管185上。此外,第二薄膜晶体管186连接到第一天线181。
第一天线181由含有铝、铜或银的金属材料制成。例如,铜或银的糊状组合物可以通过丝网印刷、胶版印刷或喷墨印刷的方式形成。铝膜可通过溅射形成并通过蚀刻加工。此外,还可使用电镀法或化学镀法。
此处,第一天线181具有如图8A中所示的矩形线圈。
第一天线181的形状如图8A至8C所示。图8A至8C为表示夹层绝缘层182和在夹层绝缘层182上形成的天线的俯视图。虽然在此实施方式中的第一天线具有如图6A和图8A和8B中所示的矩形线圈181a,形状并不限于此。天线可具有圆形形状。并且如图8B所示,天线可具有矩形环路形状181b。天线还可为圆形环状。或者如图8C所示,天线可具有直线双极形状181c。天线可为曲线双极形状。
并且如图18A和18B所示,薄膜晶体管可夹在无线芯片中的多个天线中。
通常如图18A所示,第一接线端子191形成在具有薄膜晶体管的102的第一表面上。此外,第二接线端子192形成在具有薄膜晶体管的102上与第一表面相对的第二表面上。此处,在具有薄膜晶体管的层中,第一薄膜晶体管189和第二薄膜晶体管190形成在绝缘层105上,并且绝缘层192形成在薄膜晶体管上。第一接线端子101连接到薄膜晶体管189的半导体层,并且在绝缘层105的表面裸露。第二接线端子193连接到薄膜晶体管190,并且在绝缘层192的表面裸露。
第一接线端子191裸露的绝缘层105和作为第一天线103a的板式天线使用各向异性导电粘合剂187彼此固定。此外,第一接线端子191和作为第一天线的板式天线的能量输送层113a通过分散于各向异性导电粘合剂中的导电颗粒电气连接。
接线端子193裸露的绝缘层192和作为第二天线103b的板式天线使用各向异性导电粘合剂104彼此固定。此外,第二接线端子193和作为第二天线的板式天线的能量输送层113b通过分散于各向异性导电粘合剂中的导电颗粒电气连接。
如果第一天线103a和第二天线103b具有不同频率,得到适用于多谱段的无线芯片。并且,如果第一天线103a和第二天线103b中的一个为全向天线并且另一个为定向天线,传送和接收可通过合适地使用具有不同频率的几种方向的电波进行。
并且如图18B所示,无线芯片可具有层194,其中具有第一至第三薄膜晶体管和连接到第一薄膜晶体管上的第三天线,其夹在作为第一天线103a的板式天线和作为第二天线103b的板式天线之间。
在具有第一至第三薄膜晶体管和连接到第一薄膜晶体管上的第三天线的层194中,绝缘层192形成在第一至第三薄膜晶体管上,第三天线197形成在绝缘层192上,绝缘层198形成在第三天线197上,并且接线端子199形成在绝缘层198的表面上。第三天线197通过导电层196连接到第三晶体管195上。第三天线197b可类似于如图6A和图8A和8B所示的第一天线181形成。
第一接线端子191裸露的绝缘层105和作为第一天线103a的板式天线使用各向异性导电粘合剂187彼此固定。此外,第一接线端子191和作为第一天线的板式天线的能量输送层113a通过分散于各向异性导电粘合剂187中的导电颗粒电气连接。
第二接线端子199裸露的绝缘层198和作为第二天线103b的板式天线使用各向异性导电粘合剂104彼此固定。此外,第二接线端子199和作为第一天线的板式天线的能量输送层113b通过分散于各向异性导电粘合剂104中的导电颗粒电气连接。
如果第一天线103a、第二天线103b和第三天线197具有不同频率,得到适用于多谱段的无线芯片。并且,如果第一天线103a和第二天线103b中的一个为全向天线并且另一个为定向天线,传送和接收可通过合适地使用具有不同频率的几种方向的电波进行。
该实施方式中的无线芯片包括使用薄膜晶体管形成的集成电路和使用厚膜布图形成的无源元件。因此,每个使用具有适当功能的元件形成的电路高度集成。通过将本发明无线芯片安装在布线衬底上,安装部分的数量可以降低。因此,布线衬底的面积以及具有布线衬底的电子器件的尺寸都可降低。
实施方案1
在此实施方案中,制造无线芯片的方法将参考附图19A至19E和图20A至20C。
如图19A所示,绝缘层402和分离层403形成在衬底401的表面。
衬底401可为玻璃衬底、石英衬底、金属衬底或表面上已经形成绝缘层的防锈衬底。绝缘层可使用氮化硅、氮氧化硅、氮化硅氧化物等通过已知方法(例如溅射法或等离子CVD法)形成。
使用选自钨(W)、钼(Mo)、钛(Ti)、钽(Ta)、铌(Nb)、镍(N i)、钴(Co)、锆(Zr)、锌(Zn)、钌(Ru)、铑(Rh)、铅(Pd)、锇(Os)、铱(Ir)和硅(Si)的元素、主要含有这些元素的合金,和/或主要含有这些元素的化合物材料通过已知方法形成分离层403,以具有单层或多层。含有硅的层可具有无定形结构、微晶结构和多晶结构中的任意一种。
如果分离层403具有层状结构,优选形成钨层、钼层,或含有钨和钼的混合物的层作为第一层,以及含有钨、钼或钨和钼的混合物的氧化物、氮化物、氮氧化物或氮化氧化物的层作为第二层。
如果分离层403具有包括含有钨的层和含有钨的氧化物的层的层状结构,则含有硅氧化物的层可形成在含钨层上,由此含钨氧化物的层形成在含钨层和哈去年硅氧化物层中间。此外,含钨层表面可进行热氧化处理、氧等离子处理,或使用例如臭氧水的强氧化溶液处理,以形成含钨氧化物的层。对含钨氮化物、氮氧化物或氮化物氧化物的层的情形也是一样。在含钨层形成之后,可以在其上形成氮化硅层、氮氧化硅层或氮化硅氧化物层。
在以上步骤中,绝缘层402形成在衬底401和分离层403之间;然而本发明并不限于这种结构。分离层可以形成与衬底401接触。
此处,氮氧化硅层用作衬底401,厚度为100纳米的氮氧化硅层通过CVD形成作为绝缘层402,并且厚度为30纳米的用过溅射形成的钨层作为分离层403。
随后如图19B所示,绝缘层404作为基膜形成以覆盖分离层403。为了得到绝缘层404,使用二氧化硅、氮氧化硅、氮化硅和/或氮化硅氧化物通过已知方法(例如溅射法或等离子CVD)形成单层或叠加层。该绝缘层可为作为阻断膜的基膜,以防止杂质从外部进入具有薄膜晶体管的层。
在此实施方案中,如用作基膜的绝缘层404中一样,厚度为50纳米的氮化硅氧化物层和厚度为100纳米的氮氧化硅层通过CVD形成,
然后,薄膜晶体管405形成在绝缘层404上。实施方式1所示的薄膜晶体管可以合适地用作不能交通过405。此处如图16A所示,形成含有半导体层、作为门绝缘层的绝缘层404之上的绝缘层、与半导体层相应的在绝缘层1303在上的门电极、在其上作为保护层的绝缘层和通过保护层连接到半导体的布线的顶部门薄膜晶体管。
随后,由单层或叠加层形成绝缘层406以覆盖该薄膜晶体管405。此处作为绝缘层,硅氧烷聚合物以1.5微米的厚度施加,然后后干燥并焙烧以形成绝缘层406。然后,例如含有DLC(菱形碳)碳等的层、含氮化硅的层或含氮氧化硅的层保护层可形成在绝缘层406上。
然后,接触孔形成在覆盖薄膜晶体管的绝缘层406中,并且形成接线端子407。
应当注意的是,具有薄膜晶体管的层408包括绝缘层404、薄膜晶体管405、绝缘层406和接线端子407。
然后如图19C所示,将形成开口411和412以裸露分离层403。开口411和412将通过激光烧蚀或光刻法形成以穿透绝缘层406到绝缘层404。
此处,开口411和412使用紫外激光器发出的激光束辐射产生。此外,对于每个芯片,开口优选连续形成,以使得每个无线芯片的具有薄膜晶体管的层通过开口411和412分开。
随后将蚀刻剂引入到开口411和412,由此除去图19D中所示的部分分离层403。部分蚀刻的分离层由分离层413表示。在湿蚀刻的情况下,通过稀氢氟酸与水或氟化铵得到的混合溶液、氢氟酸和硝酸的混合溶液、氢氟酸的混合溶液、硝酸和乙酸的混合溶液、过氧化氢和硫酸的混合溶液、过氧化氢和氨水的混合溶液、过氧化氢和盐酸的混合溶液等等用作蚀刻剂。或者在干蚀刻的情况下,使用含有卤素(例如氟)基原子或分子的气体或含氧气体。含有卤素氟化物或卤素化合物的气体或溶液优选用作蚀刻剂。
在此实施方案中,部分分离层使用三氟化氯(ClF3)蚀刻。
然后如图19D所示,在具有薄膜晶体管的层408中,基底415使用粘合剂414连接到绝缘层406的表面和接线端子407。
然后如图19E所示,衬底401、绝缘层402和隔离层413与具有薄膜晶体管的层408分离。
比衬底401更硬的衬底优选用作基底415。此处,石英衬底用作基底415。通常为可通过紫外线辐射除去的紫外线可剥离粘合剂、可通过加热除去的热可剥离粘合剂、双面胶带等的可剥离粘合剂可用作粘合剂414。
此处,基地415和具有薄膜晶体管的层408之间的胶粘强度要比衬底401和绝缘层404之间的胶粘强度高。然后,仅仅具有薄膜晶体管的层408(其提供在绝缘层404上)从衬底上分离。
然后如图20A所示,具有薄膜晶体管的层408的绝缘层404使用粘合剂固定在柔性衬底421。应当注意的是,在粘合层提供在柔性衬底421上的情形,柔性衬底421可以不使用粘合剂固定到具有薄膜晶体管的层408的绝缘层404。此处,其中含有有机硅树脂的PET薄膜的板材和二氧化硅涂层层叠的板材可用作柔性衬底421。
然后,基底415和粘合剂414可从绝缘层406和具有薄膜晶体管的层408的接线端子407的表面除去。
此处,粘合剂414使用紫外线辐射照射以除去粘合剂414。
然后如图20B所示,板式天线422使用各向异性导电粘合剂423连接到具有薄膜晶体管的层408表面,特别地绝缘层406和接线端子407的表面。此处板式天线422包括作为发射电极的第一导电层426、作为接地体的第二导电层427、夹在第一导电层426和第二导电层427之间的介质层428,和能量提供层429。此外,各向异性导电粘合剂423由粘合环氧树脂形成,其中银颗粒作为导电颗粒424分散。
此外,使用各向异性导电粘合剂423中的导电颗粒424,接线端子407和板式天线422的能量提供层429连接到作为接线端子和接地体的第二导电层427,其没有显示。
然后,柔性衬底421和具有薄膜晶体管的层408切割,以具有各自天线的相同形状。在图20B中,切开部分通过虚线箭头表示。此处,无线芯片通过激光划线器切开。
通过如图20C所示的上述步骤,可能形成包括具有薄膜晶体管的固定在柔性衬底421a的层408a、板式天线422、将具有薄膜晶体管的层408a固定到板式天线422的各向异性导电粘合剂423。应当指出的是,在图20B中,具有切割薄膜晶体管的层408表示为具有薄膜晶体管的层408a,并且切割柔性衬底421表示为柔性衬底421a。
该实施方案可以与任意上述实施方式自由组合。
实施方案2
在此实施方案中,将参考图21A至21D和图22A至22C描述制备无线芯片的方法,其中具有薄膜晶体管的层夹在多个板式天线之间。
如实施方案1中的方式,如图21A所示,绝缘层402、分离层454和455形成在衬底401的表面。此处,此处,通过在衬底401的表面形成薄膜,然后使用通过光刻法形成的抗蚀剂掩模选择性蚀刻该薄膜形成分离层454和455。
此处,在通过溅射法形成钨膜后,分离层在除了第一接线端子暴露于绝缘层404的区域外形成。
然后,作为基底的绝缘层404形成在绝缘层402和分离层454和455上。
然后,如实施方案1所示将薄膜晶体管形成在绝缘层404上。此处,半导体层和作为门绝缘层的绝缘层形成在绝缘层404上,与半导体层相应的门电极形成在绝缘层上,并且绝缘层450形成在其上的层。然后,例如含有DLC(菱形碳)碳等的层、含碳化硅层或含氮氧化硅的层可以形成在绝缘层450上。
然后如图21B所示,第一接触孔452形成在绝缘层450上。在第一接触孔452中,暴露出半导体层的源区和漏极区。然后形成第二接触孔453。第二接触孔通过蚀刻绝缘层450至绝缘层404的绝缘层形成,由此暴露绝缘层402。应当注意的是,第二接触孔453优选提供在没有形成分离层454和455的区域。
然后如图21C所示,作为布线的导电层461至466形成在第一接触孔和第二接触孔。应当注意的是,作为布线的导电层还可作为接线端子。
然后,绝缘层469形成在绝缘层450和作为布线的导电层461至466上,接触孔形成在绝缘层469上,并且形成接线端子470。
此处,第一薄膜晶体管455包括半导体层、门绝缘层、门电极、连接到半导体层源区和漏极区的导电层461和462。同时,第一薄膜晶体管456包括半导体层、门绝缘层、门电极、连接到半导体层源区和漏极区的导电层465和466。此外,第二薄膜晶体管456的布线466连接到接线端子470。
此处,具有薄膜晶体管的层460包括绝缘层404、第一薄膜晶体管455、连接到第一薄膜晶体管455的导电层461、第二薄膜晶体管456、绝缘层469和接线端子470。
然后如图21D所示,如实施方案1所示形成开口471和472以暴露分离层454和455。开口471和472通过激光烧蚀或光刻法形成以穿透绝缘层469至绝缘层404。此外对于每个芯片,开口(凹槽)优选连续形成,以使得每个无线芯片的薄膜晶体管使用开口471和472形成。
随后如实施方案1所示,将蚀刻剂引入到开口471和472,由此如图22A所示除去部分分离层454和455。部分蚀刻的分离层表示为分离层454和455。
然后如图22B所示,在具有薄膜晶体管的层460中,基底415使用粘合剂414连接到绝缘层469和接线端子470的表面。
然后如图19E所示,衬底401、绝缘层402和分离层474和475从具有薄膜晶体管的层460分离。
然后如图22C所示,第一板式天线422a使用第一各向异性导电粘合剂423a连接到具有薄膜晶体管的层460的第一表面,具体而言,绝缘层404和导电层461的表面。如实施方案1中天线422所示,第一板式天线422a包括作为发射电极的第一导电层426a、作为接地体的第二导电层427a、夹在第一导电层426a和第二导电层427a之间的介质层428a,以及能量提供层429a。此外,各向异性导电粘合剂423a由粘合剂环氧树脂425a形成,其中分散的银颗粒作为导电颗粒424a。
此外,没有显示,第一接线端子464和板式天线422a的能量提供层429a使用各向异性导电粘合剂423a的导电颗粒424a连接到作为接线端子和接地体的第二导电层427a。
然后如图23A所示,如实施方案1所示,基底415和粘合剂414从具有薄膜晶体管的层460的绝缘层469和接线端子470的表面除去。
然后如图23B所示,第二板式天线422b使用第二各向异性导电粘合剂423b连接到具有薄膜晶体管的层60的第二表面,具体而言,绝缘层469和接线端子470的表面。如第一板式天线422a所示,第二板式天线422b包括作为发射电极的第三导电层426b、作为接地体的第四导电层427b、夹在第三导电层426b和第四导电层427b之间的介质层428b,以及能量提供层429b。此外,各向异性导电粘合剂423b由粘合剂环氧树脂形成,其中分散的银颗粒作为导电颗粒424b。
此外,没有显示,接线端子470和第二板式天线422b的能量提供层429b使用各向异性导电粘合剂423b的导电颗粒424b连接到作为接线端子和接地体的第四导电层427b。
通过上述步骤,可能形成如图23B所示的无线芯片491,包括第一板式天线422a和第二板式天线422b、具有薄膜晶体管的层460a、将第一板式天线422a固定到具有薄膜晶体管的层408a的第一表面的第一各向异性导电粘合剂423a,以及将第二板式天线422b连接到具有薄膜晶体管的层460的第二表面的第二各向异性导电粘合剂423b。应当注意的是,在图23B中,具有切开薄膜晶体管的层460表示为具有薄膜晶体管的层460a。
实施方案3
本发明无线芯片可用于较宽范围。例如,无线芯片20可提供在例如车辆(自行车3901(图11B)、汽车等)、食品、植物、织物、商品(包3900(图11A)等等)、电子器件、检验器件等产品中。此外,其还可用于动物和人中。电子器件包括液晶显示器、EL(电致发光)显示器、电视机(还简称为TV、TV接收机或电视接收机)、移动电话3902(图11C)、印刷机、照相机、个人电脑、护目镜3903(图11D)、扬声器3904(图11E)、头戴耳机3905(图11E)、导航器件、ETC(电子征收集中系统;收费公路的自动征收集中系统)、车载器件、电子密钥等等。
通过向包3900、自行车3901等中提供本发明的无线芯片20,可以使用GPS定位其位置。因此有可能找到失窃的自行车。此外,也易于寻找走失的人口。
此外,通过在移动电话3902中提供无线芯片,可以实现信息和通话的传递和接收。
并且,通过在具有耳机的护目镜3903、扬声器3904或头戴耳机3905中提供本发明的无线芯片,可以无须使用连接到音频设备的线而欣赏通过音频设备播放的音乐。此外,压缩硬盘(存储器件)可以与无线芯片20一起提供到具有耳机的护目镜3903中。并且在无线芯片20具有中央处理器的情况下,可以通过具有耳机的护目镜3903、头戴耳机3905或扬声器3904接收、解码和放大在音频设备中编码的音频信号。因此,可以高机密性听到声音。并且由于连接线并非必要,具有耳机的护目镜3903和头戴耳机3905可以容易地使用,并且扬声器3904可以容易地安装。在这种情况下,具有耳机的护目镜、头戴耳机和扬声器中优选装有电池。
通过将无线芯片设置在印刷电路板、将其固定在其表面或者将其包埋,本发明无线芯片可固定在产品上。例如在使用含有有机树脂的包装的情况下,通过将无线芯片包埋进入有机树脂而将无线芯片固定到产品。当本发明无线芯片提供在食品、植物、动物、人体、织物、商品、电子器件中时,可以有效地产生例如产品检验系统或监督系统的系统。
然后,将参考附图说明已经设置本发明无线芯片的电子器件的模式。此处举例的电子器件为移动电话,包括2700和2706、面板2701、框架2702、印刷导线衬底2703和操控按钮2704、电池2705(图13)。面板2701移动并入框架2702,并且框架2702装入印刷布线衬底2703。框架2702的形状和尺寸根据装入面板2701的电子器件而合适地改变。在印刷布线衬底2703上,安装了多个包装的半导体器件和本发明无线芯片2710。
面板2701通过连接薄膜2708连接到印刷布线衬底2703。上述面板2701、框架2702、印刷导线衬底2703与操控按钮2704和电池2705一起装在容器2700和2706中。在面板2701中提供图像区域2709,以通过提供在容器2700上的开窗观察。
应当注意的是,容器2700和2706的形状正好显示例如移动电话的外部形状,并且本发明电子器件可根据功能和制定目的改进成各种模式。
此处,代表移动电话数据调制/解调电路的高频电路的方框图参考图14说明。
首先,将描述使用天线接收的信号传送到基带单元的步骤。输入天线301的接收信号从天线共用器302输入到低噪音放大器(LNA)303并放大成预定信号。输入低噪音放大器(LNA)303的接收信号通过带通滤波器(BPF)304输入到混合器305。RF信号从混合电路306中输入到该混合器305,并且RF信号分量在带通滤波器307中消除并解调。从混合器305输出的接收信号在通过放大器309放大后通过SAW滤波器308输入混合器310。预定频率的局部振荡信号从局部振荡电路311输入到混合器310并转换成所需频率,并且在放大器312中放大成预定水平。然后将信号传送至基带单元313。天线301、天线共用器302和低通量滤波器328显示为天线前端模块331。
然后将描述使用天线振荡由基带单元发出的信号的步骤。由基带单元313发出的传输信号与混合电路306发出的RF信号通过混合器321混合。该混合电路306连接到压控振荡器电路(VCO)322,由此提供预定频率的RF信号。
已经通过混合器321RF-调节传输信号使用功率放大器(PA)324放大通过带通滤波器(BPF)323。从功率放大器(PA)324输出的部分从耦合器325流出并通过衰减器(APC)326调节至预定水平。然后将输出再次输入功率放大器(PA)324并调节,以使得功率放大器(PA)324的传输增益变得稳定。从耦合器325发出的信号通过隔离器327输入到天线共用器302用于预防回流,以及低通量滤波器(LPF)328,并且由天线301发送到天线共用器302。衰减器(APC)326、功率放大器(PA)324、耦合器325和隔离器327显示为隔离功率放大模块332。
由于本发明无线芯片具有上述高频电路,组件的数量可以减少。因此可以降低布线衬底上安装组建的数量,由此可以降低布线衬底的面积。因此,可以减小移动电话的尺寸。
然后将参考图12A至12D说明可以无线传输生物体的检测功能数据的检测器件。如图12A所示的检测器件3950在容器3952内装有本发明无线芯片3951,其使用保护层涂布。容器3952和无线芯片3951之间的空隙使用填料3953填充。
在图12B中所示的检测器件3955中,本发明无线芯片3951提供在容器3952内,其使用保护层涂布。无线芯片的电极3956暴露在容器3952外。容器3952和无线芯片3951之间的空隙使用填料3952填充。
检测器件3950和3955中的无线芯片3951为具有图9C所示检测部分的无线芯片。物理量或化学量在检测部分中测量以确定生物体的功能数据。测量结果可转化为信号并传送至读数器/记录器。在测量例如压力、光或声波的物理量的情况下,可以使用如图12A所示电极没有裸露在容器3952外的检测器件3950。
容器表面上提供的保护层优选含有菱形碳(DLC)、氮化硅、二氧化硅、氮氧化硅或碳氮化物。容器和填料可为合适选择的已知的那些。通过在容器上提供保护层,可以防止容器和无线芯片在主题内熔融或变形。
并且在测定温度、流速、磁性、加速度、湿度、例如气体组成或液体组成例如离子的化学物质的情况下,优选使用图12B所示电极3956暴露于容器3952内部的检测器件3950。
在借助于检测器件在主体内成像的情况下,检测器件可使用LED或EL器件装有发光器件。这样可能得到主体内的图像。
为了从检测器件单独向读数器/记录器传送检测结果,检测器件可装有已知的电池。
然后将描述使用检测器件的方法。如图12C所示,受试者3962吞咽检测器件3950或3955并使得检测器件3950或3955进入体内内腔3963。无线芯片检测部分测得的结果传送到提供在受试者附近的读数器/记录器3961。所得结果使用读数器/记录器接收。因此,可以无须集中无线芯片就可当场测定受试者生物体的功能数据。并且,可以得到内腔和消化器的图像。
并且如图12D所示,通过将检测器件3950或3955包埋在受试者3962体内,使用无线芯片检测部分测得的结果传送到提供在受试者附近的读数器/记录器3964。在这种情况下,检测器件3955包埋在体内,使得电极3956与测量的受试者的部分身体接触。读数器/记录器接收结果。所得结果记录在生物信息处理计算机中并且在其中处理,由此可以管理受试者的生物信息。通过在床3960设置读数器/记录器3964,可以全天候测定患有功能障碍并且几乎不能移动的受试者的生物信息,并且控制受试者的状态和健康状况。
该实施方案可以合适地与任意上述实施方式组合。
实施方案4
该实施方案参考图15A至15C,描述仓库中工人数量减少并且劳动成本降低的系统,通常为食品和饮料可以自动提供给消费者的饮食场所(例如饭店、自助餐厅或快餐店)。
食品和饮料可以自动提供给消费者的饭店具有如图15A所示的自动售货机600。自动售货机600装有显示区601、货币口(通常为投币口602和钞票口603)、菜单选择按钮604、货物提供器605、退币口606等等。此外,门体提供在自动售货机600的正面,并且托盘存储器607提供在门体后面。托盘存储器607中存储的托盘装有具有一次写入记忆的无线芯片。此外,自动售货机600装有用于将每次购买的信息写入无线芯片的读数器/记录器。
购买者将货币投入自动售货机600的投币口。然后,投入的量显示在自动售货机600的显示区601上,并且同时,根据投入的量可用的选择按钮604被点亮。购买者按下菜单的选择按钮604进行购买。因此,选择的菜单信息通过自动售货机600内的读数器/记录器存储在无线芯片的存储器内。然后,购买者从托盘提供器605得到装有存有菜单信息的无线芯片的托盘610。
然后,购买者将托盘610放置在运输机械上,例如带式运输机,其提供在能够自动提供食品和饮料的机械上(以下简称自动茶点提供器件621)(图15B)。自动茶点提供器件621包括读数器/记录器623、盘子提供器624、茶点提供器625至627等。放在运输机械622上的托盘610传送到自动茶点提供器件621,并且购买菜单的信息(其已经存储在提供于托盘上的无线芯片611中)使用读数器/记录器623读出。读数器/记录器623将与菜单有关的盘子或茶点的信息传送到茶点提供器625至627。当托盘610被运送到盘子提供器的事实被传感器或提供在运输机械622附近的开关检测时,盘子提供器向托盘610提供合适的盘子631至632。类似地,当托盘610被传送到茶点提供器625至627的事实被测得时,茶点提供器625至627提供合适的茶点633和634。通过以上步骤,购买者选择的茶点可以自动提供到托盘610。
然后,购买者可从运输机械622得到提供茶点的托盘610,由此在桌子641上享用茶点。
实施方式1-6、实施方案1-3中的任何一个可用于该实施方案的无线芯片。
应当注意的是,将读数器/记录器读出的数据传输到制造商管理中心的系统可以通过连接器件提供。连接电路可为用于将存储在无线芯片中的信息传送到外部的末端一侧的信息传输/接收器件。互联网、电话等等可用作连接器件。读数器/记录器读出并且传送到制造商管理中心的信息包括盘子提供器提供的盘子的数量、茶点提供器件中茶点的提供量、到期日期等。因此,厂商可以掌握饮食地点的茶点消费量。因此,可以自动管理盘子和茶点的发货,饮食地点和制造商的定购过程可以简化,并且可以防止由于工人减少导致的订货延迟。
使用上述系统,可以减少处理货币、供应茶点等的工人;由此可以降低劳务成本以及其它成本。此外,可能向消费者快速提供茶点。

Claims (85)

1.一种半导体器件,包括:
含有薄膜晶体管的第一层;
与所述薄膜晶体管连接并且提供在含有薄膜晶体管的所述第一层上的第一接线端子;
含有选自电感器、电容器和电阻器的无源元件的第二层;
提供在含有所述无源元件的所述第二层的第一表面上的第二接线端子;
提供在与所述第一表面相对的所述第二层的第二表面上的第三接线端子;
含有导电颗粒并且将所述第一接线端子与所述第二接线端子连接的有机树脂层;
含有能量提供层、第一导电层和作为接地体的第二导电层的天线,其中所述天线另外含有提供在所述第一导电层和所述第二导电层之间的介质层;和
将所述第三接线端子和所述天线电气连接的连接层,
其中具有所述薄膜晶体管的所述第一层提供在柔性绝缘衬底上,
其中所述第一导电层形成在所述介质层的第一表面上,
其中所述第二导电层形成在所述介质层的第二表面上,
其中所述能量提供层形成在所述介质层的侧面,并表面安装,其中所述能量提供层不与所述第一导电层和第二导电层接触。
2.根据权利要求1的器件,其中具有所述薄膜晶体管的所述第一层具有1微米至10微米的厚度。
3.根据权利要求1的器件,其中具有所述薄膜晶体管的所述第一层具有1微米至5微米的厚度。
4.根据权利要求1的器件,其中所述有机树脂层是粘合性的。
5.根据权利要求4的器件,其中所述薄膜晶体管含有有机半导体层。
6.根据权利要求1的器件,其中具有所述薄膜晶体管的所述第一层通过有机树脂连接到柔性绝缘衬底。
7.根据权利要求1的器件,其中具有所述薄膜晶体管的所述第一层包括分别具有相应的薄膜晶体管的多个层的层叠。
8.根据权利要求1的器件,其中所述连接层包括提供在所述连接层中的其它有机树脂层,所述其它有机树脂层包含分散在其中的其它导电颗粒。
9.根据权利要求1的器件,其中所述连接层包括第三导电层。
10.根据权利要求1的器件,其中所述半导体器件包括高频电路。
11.根据权利要求1的器件,其中所述半导体器件包括微处理器。
12.根据权利要求1的器件,其中所述半导体器件包括传感器。
13.根据权利要求1的器件,其中所述介质层包括选自下组的材料:氧化铝、玻璃、镁橄榄石、钛酸钡、钛酸铅、钛酸锶、锆酸铅、铌酸锂和钛酸铅锆。
14.根据权利要求1的器件,其中所述介质层包括选自下组的材料:环氧树脂、酚醛树脂、聚丁二烯树脂、双马来酰亚胺三嗪树脂、乙烯基苄基和聚富马酸酯。
15.根据权利要求1的器件,其中含有薄膜晶体管的所述第一层构成能源电路、时钟生成电路和数据调制和解调电路中的至少一种。
16.包括根据权利要求1的所述半导体器件的电子器件。
17.根据权利要求16的器件,其中所述电子器件选自下组:液晶显示器、EL显示装置、电视机、移动电话、印刷机、照相机、个人电脑、具有耳机的护目镜、扬声器、头戴耳机、导航器件和电子密钥。
18.一种半导体器件,包括:
具有第一薄膜晶体管的第一层;
与所述第一薄膜晶体管连接并且提供在含有所述第一薄膜晶体管的所述第一层上的第一接线端子;
具有第二薄膜晶体管的第二层;
提供在具有所述第二薄膜晶体管的所述第二层的第一表面上的第二接线端子;
提供在与所述第一表面相对的所述第二层的第二表面上的第三接线端子;
含有第一导电颗粒并且将所述第一接线端子与所述第二接线端子连接的第一有机树脂层;
含有能量提供层、第一导电层和作为接地体的第二导电层的天线,其中所述天线另外含有提供在所述第一导电层和所述第二导电层之间的介质层;和
含有第二导电颗粒并且将所述第三接线端子与所述天线连接的第二有机树脂层,
其中具有所述第一薄膜晶体管的所述第一层提供在柔性绝缘衬底上,
其中所述第一导电层形成在所述介质层的第一表面上,
其中所述第二导电层形成在所述介质层的第二表面上,
其中所述能量提供层形成在所述介质层的侧面,并表面安装,其中所述能量提供层不与所述第一导电层和第二导电层接触。
19.根据权利要求18的器件,其中具有所述第一薄膜晶体管的所述第一层或具有所述第二薄膜晶体管的所述第二层具有1微米至10微米的厚度。
20.根据权利要求18的器件,其中具有所述第一薄膜晶体管的所述第一层或具有所述第二薄膜晶体管的所述第二层具有1微米至5微米的厚度。
21.根据权利要求18的器件,其中第一有机树脂层提供在所述第一层与所述第二层之间,所述第一导电层起发射电极的作用,并且第二有机树脂层提供在所述第二层与所述天线之间。
22.根据权利要求21的器件,其中所述第一薄膜晶体管包括有机半导体层。
23.根据权利要求18的器件,其中具有所述第一薄膜晶体管的所述第一层通过有机树脂连接到柔性绝缘衬底。
24.根据权利要求18的器件,其中所述半导体器件包括高频电路。
25.根据权利要求18的器件,其中所述半导体器件包括微处理器。
26.根据权利要求18的器件,其中所述半导体器件包括传感器。
27.根据权利要求18的器件,其中所述介质层包括选自下组的材料:氧化铝、玻璃、镁橄榄石、钛酸钡、钛酸铅、钛酸锶、锆酸铅、铌酸锂和钛酸铅锆。
28.根据权利要求18的器件,其中所述介质层包括选自下组的材料:环氧树脂、酚醛树脂、聚丁二烯树脂、双马来酰亚胺三嗪树脂、乙烯基苄基和聚富马酸酯。
29.根据权利要求18的器件,其中具有所述第一薄膜晶体管的所述第一层和具有所述第二薄膜晶体管的所述第二层中的至少一个构成能源电路、时钟生成电路和数据调制和解调电路中的至少一种。
30.包括根据权利要求18的所述半导体器件的电子器件。
31.根据权利要求30的电子器件,其中所述电子器件选自下组:液晶显示器、EL显示装置、电视机、移动电话、印刷机、照相机、个人电脑、具有耳机的护目镜、扬声器、头戴耳机、导航器件和电子密钥。
32.一种半导体器件,包括
包括第一薄膜晶体管的第一层;
与所述第一薄膜晶体管连接并且提供在具有所述第一薄膜晶体管的所述第一层上的第一接线端子;
具有第二薄膜晶体管的第二层;
提供在具有所述第二薄膜晶体管的所述第二层的第一表面上的第二接线端子;
提供在与所述第一表面相对的所述第二层的第二表面上的第三接线端子;
含有第一导电颗粒并且将所述第一接线端子与所述第二接线端子连接的第一有机树脂层;
包括选自电感器、电容器和电阻器的无源元件的层;
提供在包括所述无源元件的所述层的第一表面上的第四接线端子;
提供在与包括所述无源元件的所述层的所述第一表面相对的包括所述无源元件的所述层的第二表面上的第五接线端子;
包括第二导电颗粒并且将所述第三接线端子与所述第四接线端子连接在一起的第二有机树脂层;
含有能量提供层、第一导电层和作为接地体的第二导电层的天线,其中所述天线另外含有提供在所述第一导电层和所述第二导电层之间的介质层;和
将所述第五接线端子与所述天线电气连接的连接层,
其中具有所述第一薄膜晶体管的所述第一层提供在柔性绝缘衬底上,
其中所述第一导电层形成在所述介质层的第一表面上,
其中所述第二导电层形成在所述介质层的第二表面上,
其中所述能量提供层形成在所述介质层的侧面,并表面安装,其中所述能量提供层不与所述第一导电层和第二导电层接触。
33.根据权利要求32的器件,其中具有所述第一薄膜晶体管的所述第一层或具有所述第二薄膜晶体管的所述第二层具有1微米至10微米的厚度。
34.根据权利要求32的器件,其中具有所述第一薄膜晶体管的所述第一层或具有所述第二薄膜晶体管的所述第二层具有1微米至5微米的厚度。
35.根据权利要求32的器件,其中所述第一有机树脂层和第二有机树脂层是粘合性的。
36.根据权利要求35的器件,其中所述第一薄膜晶体管包括有机半导体层。
37.根据权利要求32的器件,其中具有所述第一薄膜晶体管的所述第一层通过有机树脂连接到柔性绝缘衬底。
38.根据权利要求32的器件,其中所述连接层包括具有第三导电颗粒的第三有机树脂层。
39.根据权利要求32的器件,其中所述连接层包括第三导电层。
40.根据权利要求32的器件,其中所述半导体器件包括高频电路。
41.根据权利要求32的器件,其中所述半导体器件包括微处理器。
42.根据权利要求32的器件,其中所述半导体器件包括传感器。
43.根据权利要求32的器件,其中所述介质层包括选自下组的材料:氧化铝、玻璃、镁橄榄石、钛酸钡、钛酸铅、钛酸锶、锆酸铅、铌酸锂和钛酸铅锆。
44.根据权利要求32的器件,其中所述介质层包括选自下组的材料:环氧树脂、酚醛树脂、聚丁二烯树脂、双马来酰亚胺三嗪树脂、乙烯基苄基和聚富马酸酯。
45.根据权利要求32的器件,其中包括所述第一薄膜晶体管的所述第一层和具有所述第二薄膜晶体管的所述第二层中的至少一个构成能源电路、时钟生成电路和数据调制和解调电路中的至少一种。
46.包括根据权利要求32的所述半导体器件的电子器件。
47.根据权利要求46的器件,其中所述电子器件选自下组:液晶显示器、EL显示装置、电视机、移动电话、印刷机、照相机、个人电脑、具有耳机的护目镜、扬声器、头戴耳机、导航器件和电子密钥。
48.一种半导体器件,包括
包括第一薄膜晶体管和第二薄膜晶体管以及连接到所述第一薄膜晶体管的第一天线的层;
与所述第二薄膜晶体管连接并且提供在具有所述第一薄膜晶体管和所述第二薄膜晶体管以及所述第一天线的所述层上的接线端子;
包括能量提供层、第一导电层和作为接地体的第二导电层的第二天线,所述第二天线另外包括提供在所述第一导电层和所述第二导电层之间的介质层;和
含有导电颗粒并且将所述接线端子与所述第二天线连接的有机树脂层,
其中所述第一导电层形成在所述介质层的第一表面上,
其中所述第二导电层形成在所述介质层的第二表面上,
其中所述能量提供层形成在所述介质层的侧面,并表面安装,并且
其中提供所述能量提供层并使其不与所述第一导电层和第二导电层接触。
49.根据权利要求48的器件,其中具有所述第一薄膜晶体管和所述第二薄膜晶体管以及第一天线的所述层提供在柔性绝缘衬底上。
50.根据权利要求49的器件,其中所述第一薄膜晶体管和所述第二薄膜晶体管每个具有有机半导体层。
51.根据权利要求48的器件,其中具有所述第一薄膜晶体管和所述第二薄膜晶体管以及所述第一天线的所述层通过有机树脂连接到柔性绝缘衬底。
52.根据权利要求48的器件,其中所述半导体器件包括高频电路。
53.根据权利要求48的器件,其中所述半导体器件包括微处理器。
54.根据权利要求48的器件,其中所述半导体器件包括传感器。
55.根据权利要求48的器件,其中所述介质层包括选自下组的材料:氧化铝、玻璃、镁橄榄石、钛酸钡、钛酸铅、钛酸锶、锆酸铅、铌酸锂和钛酸铅锆。
56.根据权利要求48的器件,其中所述介质层包括选自下组的材料:环氧树脂、酚醛树脂、聚丁二烯树脂、双马来酰亚胺三嗪树脂、乙烯基苄基和聚富马酸酯。
57.根据权利要求48的器件,其中包括所述第一薄膜晶体管和所述第二薄膜晶体管和所述第一天线的所述层构成选自能源电路、时钟生成电路和数据调制和解调电路中的至少一种。
58.包括根据权利要求48的所述半导体器件的电子器件。
59.根据权利要求58的器件,其中所述电子器件选自下组:液晶显示器、EL显示装置、电视机、移动电话、印刷机、照相机、个人电脑、具有耳机的护目镜、扬声器、头戴耳机、导航器件和电子密钥。
60.一种半导体器件,包括
包括第一薄膜晶体管和第二薄膜晶体管的层;
与所述第一薄膜晶体管连接并且提供在具有所述第一薄膜晶体管和所述第二薄膜晶体管的所述层的第一表面上的第一接线端子;
与所述第二薄膜晶体管连接并且提供在与所述第一表面相对的具有所述第一薄膜晶体管和所述第二薄膜晶体管的所述层的第二表面上的第二接线端子;
包括第一能量提供层、第一导电层和作为第一接地体的第二导电层的第一天线,所述第一天线另外包括提供在所述第一导电层和所述第二导电层之间的第一介质层;
包括第二能量提供层、第三导电层和作为第二接地体的第四导电层的第二天线,所述第二天线另外包括提供在所述第三导电层和所述第四导电层之间的第二介质层;
包括第一导电颗粒并且将所述第一天线连接到所述第一接线端子的第一有机树脂层;
包括第二导电颗粒并且将第二天线连接到所述第二接线端子的第二有机树脂层,
其中所述第一导电层形成在所述第一介质层的第一表面上,
其中所述第二导电层形成在所述第一介质层的第二表面上,
其中所述第一能量提供层形成在所述第一介质层的侧面,并表面安装,
其中提供所述第一能量提供层并使其不与所述第一导电层和第二导电层接触,
其中所述第三导电层形成在所述第二介质层的第一表面上,
其中所述第四导电层形成在所述第二介质层的第二表面上,
其中所述第二能量提供层形成在所述第二介质层的侧面,并表面安装,并且
其中提供所述第二能量提供层并使其不与所述第三导电层和第四导电层接触。
61.根据权利要求60的器件,其中具有所述第一薄膜晶体管和所述第二薄膜晶体管的所述层具有1微米至10微米的厚度。
62.根据权利要求60的器件,其中具有所述第一薄膜晶体管和所述第二薄膜晶体管的所述层具有1微米至5微米的厚度。
63.根据权利要求60的器件,其中所述半导体器件包括高频电路。
64.根据权利要求60的器件,其中所述半导体器件包括微处理器。
65.根据权利要求60的器件,其中所述半导体器件包括传感器。
66.根据权利要求60的器件,其中所述第一介质层和所述第二介质层每个包括选自下组的材料:氧化铝、玻璃、镁橄榄石、钛酸钡、钛酸铅、钛酸锶、锆酸铅、铌酸锂和钛酸铅锆。
67.根据权利要求60的器件,其中所述第一介质层和所述第二介质层包括选自下组的材料:环氧树脂、酚醛树脂、聚丁二烯树脂、双马来酰亚胺三嗪树脂、乙烯基苄基和聚富马酸酯。
68.根据权利要求60的器件,其中包括所述第一薄膜晶体管和所述第二薄膜晶体管的所述层构成能源电路、时钟生成电路和数据调制和解调电路中的至少一种。
69.包括根据权利要求60的所述半导体器件的电子器件。
70.根据权利要求69的器件,其中所述电子器件选自下组:液晶显示器、EL显示装置、电视机、移动电话、印刷机、照相机、个人电脑、具有耳机的护目镜、扬声器、头戴耳机、导航器件和电子密钥。
71.一种半导体器件,包括
包括薄膜晶体管的层;
与所述薄膜晶体管连接并且提供在具有所述薄膜晶体管的所述层上的接线端子;
包括能量提供层、第一导电层和作为第一接地体的第二导电层的天线,所述天线另外包括提供在所述第一导电层和所述第二导电层之间的介质层;和
包括导电颗粒并且将所述天线连接到所述接线端子的有机树脂层,
其中具有所述薄膜晶体管的所述层提供在柔性绝缘衬底上,
其中所述第一导电层形成在所述介质层的第一表面上,
其中所述第二导电层形成在所述介质层的第二表面上,
其中所述能量提供层形成在所述介质层的侧面,并表面安装,并且
其中提供所述能量提供层并使其不与所述第一导电层和第二导电层接触。
72.根据权利要求71的器件,其中具有所述薄膜晶体管的所述层具有1微米至10微米的厚度。
73.根据权利要求71的器件,其中具有所述薄膜晶体管的所述层具有1微米至5微米的厚度。
74.根据权利要求71的器件,其中所述有机树脂层是粘合性的。
75.根据权利要求74的器件,其中所述薄膜晶体管包括有机半导体层。
76.根据权利要求71的器件,其中具有所述薄膜晶体管的所述层通过有机树脂连接到柔性绝缘衬底。
77.根据权利要求71的器件,其中具有所述薄膜晶体管的所述层包括分别具有相应的薄膜晶体管的多个层的层叠。
78.根据权利要求71的器件,其中所述半导体器件包括高频电路。
79.根据权利要求71的器件,其中所述半导体器件包括微处理器。
80.根据权利要求71的器件,其中所述半导体器件包括传感器。
81.根据权利要求71的器件,其中所述介质层包括选自下组的材料:氧化铝、玻璃、镁橄榄石、钛酸钡、钛酸铅、钛酸锶、锆酸铅、铌酸锂和钛酸铅锆。
82.根据权利要求71的器件,其中所述介质层包括选自下组的材料:环氧树脂、酚醛树脂、聚丁二烯树脂、双马来酰亚胺三嗪树脂、乙烯基苄基和聚富马酸酯。
83.根据权利要求71的器件,其中包括所述薄膜晶体管的所述层构成能源电路、时钟生成电路和数据调制和解调电路中的至少一种。
84.包括根据权利要求71的所述半导体器件的电子器件。
85.根据权利要求84的器件,其中所述电子器件选自下组:液晶显示器、EL显示装置、电视机、移动电话、印刷机、照相机、个人电脑、具有耳机的护目镜、扬声器、头戴耳机、导航器件和电子密钥。
CN2006800084867A 2005-03-15 2006-03-09 半导体器件以及具有该半导体器件的电子器件 Expired - Fee Related CN101142715B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2005073171 2005-03-15
JP073171/2005 2005-03-15
PCT/JP2006/305180 WO2006098390A1 (en) 2005-03-15 2006-03-09 Semiconductor device and electronic device having the same

Publications (2)

Publication Number Publication Date
CN101142715A CN101142715A (zh) 2008-03-12
CN101142715B true CN101142715B (zh) 2012-08-22

Family

ID=36991733

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2006800084867A Expired - Fee Related CN101142715B (zh) 2005-03-15 2006-03-09 半导体器件以及具有该半导体器件的电子器件

Country Status (4)

Country Link
US (2) US8783577B2 (zh)
KR (1) KR101162557B1 (zh)
CN (1) CN101142715B (zh)
WO (1) WO2006098390A1 (zh)

Families Citing this family (57)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7590397B2 (en) * 2003-09-10 2009-09-15 Sony Corporation Signal processing apparatus and signal processing method, program, and recording medium
CN101156162B (zh) * 2005-03-31 2012-05-16 株式会社半导体能源研究所 无线芯片以及具有无线芯片的电子设备
US7855983B2 (en) * 2006-06-14 2010-12-21 Cts Corporation Time division duplex front end module
US7714535B2 (en) 2006-07-28 2010-05-11 Semiconductor Energy Laboratory Co., Ltd. Power storage device
US8232621B2 (en) 2006-07-28 2012-07-31 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US8044813B1 (en) * 2006-11-16 2011-10-25 Semiconductor Energy Laboratory Co., Ltd. Radio field intensity measurement device, and radio field intensity detector and game console using the same
JP5210613B2 (ja) * 2006-12-27 2013-06-12 株式会社半導体エネルギー研究所 半導体装置
WO2010044086A1 (en) * 2008-10-13 2010-04-22 Galtronics Corporation Ltd. Multi-band antennas
US20100203922A1 (en) * 2009-02-10 2010-08-12 Knecht Thomas A Time Division Duplex Front End Module
WO2010095136A1 (en) 2009-02-19 2010-08-26 Galtronics Corporation Ltd. Compact multi-band antennas
US8593348B2 (en) 2009-04-07 2013-11-26 Galtronics Corporation Ltd. Distributed coupling antenna
WO2010120070A2 (ko) * 2009-04-16 2010-10-21 (주)탑나노시스 터치센싱용 필름, 이를 포함하는 터치센서 조립체 및 터치센서 조립체 제조방법
WO2010132582A1 (en) * 2009-05-15 2010-11-18 Cts Corporation High performance rf rx module
DE102009045226A1 (de) * 2009-10-01 2011-04-21 Robert Bosch Gmbh Mobile Computereinheit mit moduliertem Audiosignal sowie ein Verfahren zum Übertragen von Informationen mittels eines modulierten Audiosignals der mobilen Computereinheit
CN102694357B (zh) * 2011-03-23 2018-05-22 上海荣格电子科技有限公司 多层母线排结构及制造方法
JP5890251B2 (ja) 2011-06-08 2016-03-22 株式会社半導体エネルギー研究所 通信方法
KR101806942B1 (ko) * 2011-09-28 2017-12-08 삼성전자주식회사 휴대단말기의 근거리무선통신 안테나장치
US8712233B2 (en) * 2012-02-24 2014-04-29 Apple Inc. Electronic device assemblies
KR101859575B1 (ko) * 2012-03-21 2018-05-18 삼성전자 주식회사 근거리무선통신 안테나 장치 및 이를 구비하는 전자기기
TWI523326B (zh) * 2012-08-10 2016-02-21 China Steel Corp A wireless identification tag with dual radiation field type and an object search system using the same
WO2014061984A1 (ko) * 2012-10-17 2014-04-24 숭실대학교산학협력단 무선 전력 수신이 가능한 이동 단말에 포함되는 디스플레이부 및 무선전력 수신부의 제조 방법
US9293624B2 (en) * 2012-12-10 2016-03-22 Sunpower Corporation Methods for electroless plating of a solar cell metallization layer
US20140227969A1 (en) * 2013-02-11 2014-08-14 Lsi Corporation Indium tin oxide loop antenna for near field communication
WO2014129519A1 (en) * 2013-02-20 2014-08-28 Semiconductor Energy Laboratory Co., Ltd. Peeling method, semiconductor device, and peeling apparatus
US9130254B1 (en) 2013-03-27 2015-09-08 Google Inc. Printed waveguide transmission line having layers bonded by conducting and non-conducting adhesives
US9123979B1 (en) 2013-03-28 2015-09-01 Google Inc. Printed waveguide transmission line having layers with through-holes having alternating greater/lesser widths in adjacent layers
US9142872B1 (en) 2013-04-01 2015-09-22 Google Inc. Realization of three-dimensional components for signal interconnections of electromagnetic waves
US9806431B1 (en) 2013-04-02 2017-10-31 Waymo Llc Slotted waveguide array antenna using printed waveguide transmission lines
JP6399923B2 (ja) * 2014-12-24 2018-10-03 株式会社ディスコ 板状物のレーザー加工方法
EP3322264A4 (en) * 2015-07-08 2019-03-06 Alps Electric Co., Ltd. HIGH FREQUENCY MODULE
CN205542769U (zh) * 2015-11-30 2016-08-31 奥特斯(中国)有限公司 电子装置和电子设备
US10128203B2 (en) * 2016-02-02 2018-11-13 Taiwan Semiconductor Manufacturing Company Ltd. Fan-out package structure, antenna system and associated method
JP2017162852A (ja) * 2016-03-07 2017-09-14 株式会社ジャパンディスプレイ 半導体装置および表示装置
JP2017175047A (ja) 2016-03-25 2017-09-28 ソニー株式会社 半導体装置、固体撮像素子、撮像装置、および電子機器
US10530277B2 (en) * 2016-06-10 2020-01-07 Canon Kabushiki Kaisha Friction member to contact opposite member, method for manufacturing friction member, vibration-type actuator, and electronic device
US10707350B2 (en) * 2016-11-09 2020-07-07 Sharp Kabushiki Kaisha TFT substrate, scanning antenna provided with TFT substrate, and method for producing TFT substrate
JP7039883B2 (ja) * 2016-12-01 2022-03-23 デクセリアルズ株式会社 異方性導電フィルム
US11183412B2 (en) * 2017-08-14 2021-11-23 Watlow Electric Manufacturing Company Method for joining quartz pieces and quartz electrodes and other devices of joined quartz
KR102158204B1 (ko) 2017-08-24 2020-09-22 동우 화인켐 주식회사 필름 안테나 및 이를 포함하는 디스플레이 장치
KR102019354B1 (ko) * 2017-11-03 2019-09-09 삼성전자주식회사 안테나 모듈
US11280812B2 (en) * 2017-11-24 2022-03-22 Shindengen Electric Manufacturing Co., Ltd. Semiconductor device and semiconductor component
US10424550B2 (en) 2017-12-19 2019-09-24 National Chung Shan Institute Of Science And Technology Multi-band antenna package structure, manufacturing method thereof and communication device
TWI639516B (zh) * 2018-01-18 2018-11-01 遠東新世紀股份有限公司 電性連接結構
KR102521191B1 (ko) * 2018-05-29 2023-04-13 삼성전자주식회사 중첩되어 배치된 인쇄 회로 기판들 및 이를 포함하는 전자 장치
US11044022B2 (en) * 2018-08-29 2021-06-22 Analog Devices Global Unlimited Company Back-to-back isolation circuit
TWI722331B (zh) * 2018-11-12 2021-03-21 友達光電股份有限公司 半導體疊層結構及其製造方法
JP7262210B2 (ja) * 2018-11-21 2023-04-21 東京エレクトロン株式会社 凹部の埋め込み方法
KR102105358B1 (ko) * 2018-11-27 2020-04-28 제너셈(주) 패키지 처리 장치
EP3694007A1 (en) * 2019-02-05 2020-08-12 Koninklijke Philips N.V. Sensor comprising an interconnect having a carrier film
KR102031203B1 (ko) * 2019-03-20 2019-10-11 동우 화인켐 주식회사 안테나 적층체 및 이를 포함하는 화상 표시 장치
TWI710820B (zh) * 2019-03-28 2020-11-21 友達光電股份有限公司 顯示裝置
TWI710823B (zh) * 2019-03-28 2020-11-21 友達光電股份有限公司 顯示裝置
US11450469B2 (en) 2019-08-28 2022-09-20 Analog Devices Global Unlimited Company Insulation jacket for top coil of an isolated transformer
WO2021090530A1 (ja) * 2019-11-08 2021-05-14 株式会社村田製作所 Rficモジュール及びrfidタグ
US11387316B2 (en) 2019-12-02 2022-07-12 Analog Devices International Unlimited Company Monolithic back-to-back isolation elements with floating top plate
JP2021129194A (ja) * 2020-02-13 2021-09-02 株式会社村田製作所 高周波モジュール及び通信装置
JP7170685B2 (ja) * 2020-03-19 2022-11-14 株式会社東芝 アイソレータ

Family Cites Families (62)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0384618A (ja) 1989-08-29 1991-04-10 Pentel Kk 座標入力装置
JPH03125510A (ja) 1989-10-11 1991-05-28 Clarion Co Ltd 弾性表面波一方向性トランスデューサ
JPH03127521A (ja) * 1989-10-13 1991-05-30 Matsushita Electric Ind Co Ltd 無線受信機
JPH03132095A (ja) 1989-10-18 1991-06-05 Toshiba Corp 異方性導電接着剤接続構造および異方性導電接着剤接続方法
JPH0384618U (zh) * 1989-12-19 1991-08-28
JPH03125510U (zh) * 1990-03-30 1991-12-18
JP3130575B2 (ja) 1991-07-25 2001-01-31 日本電気株式会社 マイクロ波ミリ波送受信モジュール
US5612563A (en) * 1992-03-02 1997-03-18 Motorola Inc. Vertically stacked vertical transistors used to form vertical logic gate structures
US5510758A (en) 1993-04-07 1996-04-23 Matsushita Electric Industrial Co., Ltd. Multilayer microstrip wiring board with a semiconductor device mounted thereon via bumps
JP3334954B2 (ja) * 1993-08-03 2002-10-15 松下電器産業株式会社 高周波半導体装置
JPH0745787A (ja) 1993-08-02 1995-02-14 Tdk Corp 薄膜複合集積回路部品及びその製造方法
US5643804A (en) 1993-05-21 1997-07-01 Semiconductor Energy Laboratory Co., Ltd. Method of manufacturing a hybrid integrated circuit component having a laminated body
CA2173123A1 (en) 1993-09-30 1995-04-06 Paul M. Zavracky Three-dimensional processor using transferred thin film circuits
JPH08139522A (ja) 1994-09-13 1996-05-31 Matsushita Electric Works Ltd 複合型アンテナ及びアンテナユニット
JP2630286B2 (ja) 1994-12-28 1997-07-16 日本電気株式会社 2周波共用アンテナ
JPH091970A (ja) 1995-06-20 1997-01-07 Hitachi Chem Co Ltd Icカード及びその製造法
JPH0983239A (ja) 1995-09-08 1997-03-28 Matsushita Electric Ind Co Ltd 平面アンテナ
JP2804933B2 (ja) 1995-11-20 1998-09-30 株式会社森商品研究所 オートカフェ
JPH10270934A (ja) * 1997-03-21 1998-10-09 Mitsubishi Electric Corp 電子機器
JPH10303640A (ja) * 1997-04-25 1998-11-13 Nippon Telegr & Teleph Corp <Ntt> アンテナ装置
JPH11261456A (ja) 1998-03-10 1999-09-24 Hitachi Ltd 非接触型icカード
JP3481481B2 (ja) 1998-12-24 2003-12-22 日本電気株式会社 フェーズドアレイアンテナおよびその製造方法
JP2000349544A (ja) * 1999-06-07 2000-12-15 Mitsubishi Electric Corp アンテナ給電回路およびこれを用いたアンテナ装置
JP3407694B2 (ja) 1999-06-17 2003-05-19 株式会社村田製作所 高周波多層回路部品
EP1126522A1 (en) 2000-02-18 2001-08-22 Alcatel Packaged integrated circuit with radio frequency antenna
JP2001339239A (ja) * 2000-05-29 2001-12-07 Tdk Corp アンテナユニット
TW501282B (en) * 2000-06-07 2002-09-01 Semiconductor Energy Lab Method of manufacturing semiconductor device
JP4423771B2 (ja) * 2000-06-27 2010-03-03 ソニー株式会社 メモリーモジュール
JP4727024B2 (ja) * 2000-07-17 2011-07-20 株式会社半導体エネルギー研究所 半導体装置の作製方法
CN1498417A (zh) * 2000-09-19 2004-05-19 纳诺皮尔斯技术公司 用于在无线频率识别装置中装配元件和天线的方法
US6835987B2 (en) * 2001-01-31 2004-12-28 Kabushiki Kaisha Toshiba Non-volatile semiconductor memory device in which selection gate transistors and memory cells have different structures
US6559797B1 (en) * 2001-02-05 2003-05-06 Hughes Electronics Corporation Overlapping subarray patch antenna system
JP3932827B2 (ja) 2001-05-15 2007-06-20 株式会社村田製作所 積層型セラミック電子部品の製造方法
JP2002344146A (ja) 2001-05-15 2002-11-29 Tdk Corp 高周波モジュールとその製造方法
JP3750796B2 (ja) * 2001-05-22 2006-03-01 Tdk株式会社 移動体通信機器用モジュール
US7732002B2 (en) 2001-10-19 2010-06-08 Cabot Corporation Method for the fabrication of conductive electronic features
US6841797B2 (en) * 2002-01-17 2005-01-11 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device formed over a surface with a drepession portion and a projection portion
US6853052B2 (en) 2002-03-26 2005-02-08 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device having a buffer layer against stress
JP5105690B2 (ja) 2002-03-26 2012-12-26 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP2004088508A (ja) * 2002-08-27 2004-03-18 Tdk Corp アンテナ付高周波モジュール
JP4453252B2 (ja) * 2002-12-26 2010-04-21 コニカミノルタホールディングス株式会社 有機薄膜トランジスタ素子及び有機薄膜トランジスタ素子シート
US7230316B2 (en) 2002-12-27 2007-06-12 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device having transferred integrated circuit
US7973313B2 (en) * 2003-02-24 2011-07-05 Semiconductor Energy Laboratory Co., Ltd. Thin film integrated circuit device, IC label, container comprising the thin film integrated circuit, manufacturing method of the thin film integrated circuit device, manufacturing method of the container, and management method of product having the container
JP4526771B2 (ja) * 2003-03-14 2010-08-18 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP2004280392A (ja) 2003-03-14 2004-10-07 Toppan Forms Co Ltd 情報記録媒体の製造方法
JP2005011190A (ja) 2003-06-20 2005-01-13 Fuji Xerox Co Ltd 表示機能付き情報媒体及び表示機能付き情報媒体の製造方法
US7746418B2 (en) * 2003-10-30 2010-06-29 Panasonic Corporation Conductive thin film and thin film transistor
WO2005055309A1 (en) * 2003-12-02 2005-06-16 Semiconductor Energy Laboratory Co., Ltd. Thin film transistor, display device and liquid crystal display device and method for manufacturing the same
US7319633B2 (en) * 2003-12-19 2008-01-15 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US7271076B2 (en) * 2003-12-19 2007-09-18 Semiconductor Energy Laboratory Co., Ltd. Manufacturing method of thin film integrated circuit device and manufacturing method of non-contact type thin film integrated circuit device
WO2006022169A1 (en) * 2004-08-23 2006-03-02 Semiconductor Energy Laboratory Co., Ltd. Wireless chip and manufacturing method thereof
US7030815B2 (en) * 2004-09-08 2006-04-18 Motorola, Inc. Integrated patch antenna and electronics assembly and method for fabricating
TWI382455B (zh) * 2004-11-04 2013-01-11 Semiconductor Energy Lab 半導體裝置和其製造方法
KR100591719B1 (ko) * 2004-11-09 2006-06-22 삼성전자주식회사 에피텍셜 콘택 플러그 제조방법, 그 제조 방법을 이용한반도체 장치 제조 방법 및 그 제조 방법을 이용한 더블스택형 트랜지스터 제조 방법
EP1810334B1 (en) 2004-11-11 2011-12-28 Semiconductor Energy Laboratory Co., Ltd. Method for Manufacturing a Semiconductor Device
JP4074292B2 (ja) * 2005-01-17 2008-04-09 株式会社東芝 半導体装置及びその製造方法
JP2006210828A (ja) * 2005-01-31 2006-08-10 Fujitsu Ltd 半導体装置とその製造方法
US20060202269A1 (en) 2005-03-08 2006-09-14 Semiconductor Energy Laboratory Co., Ltd. Wireless chip and electronic appliance having the same
CN101156162B (zh) 2005-03-31 2012-05-16 株式会社半导体能源研究所 无线芯片以及具有无线芯片的电子设备
US7928910B2 (en) 2005-03-31 2011-04-19 Semiconductor Energy Laboratory Co., Ltd. Wireless chip and electronic device having wireless chip
US7902639B2 (en) * 2005-05-13 2011-03-08 Siluria Technologies, Inc. Printable electric circuits, electronic components and method of forming the same
CN101233394B (zh) 2005-07-27 2014-02-26 株式会社半导体能源研究所 半导体装置

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
JP特开2000-349544A 2000.12.15
JP特开2004-88508A 2004.03.18

Also Published As

Publication number Publication date
WO2006098390A1 (en) 2006-09-21
CN101142715A (zh) 2008-03-12
US8783577B2 (en) 2014-07-22
US20140319684A1 (en) 2014-10-30
US20080169349A1 (en) 2008-07-17
US10236271B2 (en) 2019-03-19
KR20070110444A (ko) 2007-11-16
KR101162557B1 (ko) 2012-07-05

Similar Documents

Publication Publication Date Title
CN101142715B (zh) 半导体器件以及具有该半导体器件的电子器件
CN1832169B (zh) 无线芯片以及具有该无线芯片的电子设备
KR101287813B1 (ko) 무선 칩 및 무선 칩을 갖는 전자 기기
KR101371264B1 (ko) 기억 소자 및 반도체 장치
US7928910B2 (en) Wireless chip and electronic device having wireless chip
US8361909B2 (en) Method for manufacturing memory element
JP4974541B2 (ja) 無線チップの作製方法
CN102222765B (zh) 存储元件以及半导体器件
JP4809704B2 (ja) 無線チップ
JP4884807B2 (ja) 無線チップの作製方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20120822

Termination date: 20180309

CF01 Termination of patent right due to non-payment of annual fee