CN101548332A - 非易失性存储器和用于高速缓存页复制的方法 - Google Patents

非易失性存储器和用于高速缓存页复制的方法 Download PDF

Info

Publication number
CN101548332A
CN101548332A CNA2008800009282A CN200880000928A CN101548332A CN 101548332 A CN101548332 A CN 101548332A CN A2008800009282 A CNA2008800009282 A CN A2008800009282A CN 200880000928 A CN200880000928 A CN 200880000928A CN 101548332 A CN101548332 A CN 101548332A
Authority
CN
China
Prior art keywords
memory cell
memory
data
group
programming
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2008800009282A
Other languages
English (en)
Other versions
CN101548332B (zh
Inventor
李彦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Delphi International Operations Luxembourg SARL
Original Assignee
SanDisk Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US11/683,365 external-priority patent/US7499320B2/en
Application filed by SanDisk Corp filed Critical SanDisk Corp
Priority claimed from PCT/US2008/055449 external-priority patent/WO2008109411A1/en
Publication of CN101548332A publication Critical patent/CN101548332A/zh
Application granted granted Critical
Publication of CN101548332B publication Critical patent/CN101548332B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/56Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency
    • G11C11/5621Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency using charge storage in a floating gate
    • G11C11/5628Programming or writing circuits; Data input circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/56Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency
    • G11C11/5621Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency using charge storage in a floating gate
    • G11C11/5642Sensing or reading circuits; Data output circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits
    • G11C16/102External programming circuits, e.g. EPROM programmers; In-circuit programming or reprogramming; EPROM emulators
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation

Abstract

本发明揭示一种非易失性存储器和数种方法,其包括针对每一存储器单元使用最小数目的数据锁存器的高速缓存页复制。并行地从与第一字线相关联的群组中的每一存储器单元读取多位数据。将所述所读取的数据组织成多个数据群组以用于根据预定次序而逐个群组地从所述存储器中来回移出以进行数据处理。返回经修改的数据以用于更新相应数据群组。所述预定次序使得随着更多的所述数据群组受到处理且可用于编程,更多的较高经编程状态为可解码的。与所述处理同时地执行自适应全序列编程。所述编程将所述所读取的数据复制到与第二字线相关联的另一存储器单元群组,所述另一存储器单元群组通常在不同的擦除区块中且优选地由于邻近所述第一字线的字线引起的扰动效应而受到补偿。

Description

非易失性存储器和用于高速缓存页复制的方法
技术领域
本发明大体上涉及非易失性半导体存储器,例如电可擦除可编程只读存储器(EEPROM)和快闪EEPROM,且具体地说,涉及基于锁存结构在存储器操作中的有效利用的高速缓存操作,例如将页从一个存储器位置复制到另一存储器位置。
背景技术
能够非易失性地存储电荷的固态存储器(尤其是呈经封装为小型卡的EEPROM和快闪EEPROM的形式)近来已成为多种移动和手持式装置(特别是信息器具和消费型电子产品)中的精选存储装置。不同于同样作为固态存储器的RAM(随机存取存储器),快闪存储器是非易失性的,且即使在电源被切断之后仍保留其所存储的数据。尽管成本较高,但快闪存储器正越来越多地用于大容量存储应用中。基于例如硬盘驱动器和软盘等旋转式磁性媒体的常规大容量存储装置并不适合于移动和手持式环境。这是因为磁盘驱动器往往体积庞大,易于遭受机械故障,且具有高等待时间和高功率要求。这些不良属性使得基于磁盘的存储在大多数移动和便携式应用中不能实行。另一方面,嵌入式和呈可移除式卡的形式两者的快闪存储器由于其小尺寸、低功率消耗、高速度和高可靠性特征而理想地适合于移动和手持式环境中。
EEPROM和电可编程只读存储器(EPROM)是可经擦除的非易失性存储器且使新数据写入或“编程”到其存储器单元中。所述两者均在场效应晶体管结构中利用浮动(未连接)导电栅极,其定位于半导体衬底中的沟道区上方在源极区与漏极区之间。接着在浮动栅极上方提供控制栅极。晶体管的阈值电压特性由保留于浮动栅极上的电荷量来控制。也就是说,对于浮动栅极上的给定电荷电平,存在必须在“接通”晶体管以准许在其源极区与漏极区之间进行导电之前施加到控制栅极的对应电压(阈值)。
浮动栅极可保持一电荷范围且因此可被编程到阈值电压窗内的任何阈值电压电平。阈值电压窗的大小由装置的最小和最大阈值电平定界,所述最小和最大阈值电平又对应于可编程到浮动栅极上的电荷的范围。阈值窗大体上依据存储器装置的特性、操作条件和历史而定。所述窗内的每一截然不同的可解析阈值电压电平范围原则上可用以指定单元的明确存储器状态。当将阈值电压分割为两个截然不同区时,每一存储器单元将能够存储一个数据位。类似地,当将阈值电压窗分割为两个以上截然不同区时,每一存储器单元将能够存储一个以上数据位。
在通常的二状态EEPROM单元中,建立至少一个电流断点电平以便将导电窗分割为两个区。当通过施加预定的固定电压来读取单元时,其源极/漏极电流通过与所述断点电平(或参考电流IREF)比较而经解析为一存储器状态。如果所读取的电流高于断点电平的电流,则确定所述单元处于一个逻辑状态(例如,“零”状态)。另一方面,如果所述电流小于断点电平的电流,则确定所述单元处于另一逻辑状态(例如,“一”状态)。因此,此二状态单元存储一个数字信息位。经常提供可外部编程的参考电流源作为存储器系统的一部分以产生断点电平电流。
为了增加存储器容量,随着半导体技术的状态前进,快闪EEPROM装置正被制造成具有越来越高的密度。用于增加存储容量的另一方法是使每一存储器单元存储两个以上状态。
对于多状态或多电平EEPROM存储器单元来说,通过一个以上断点将导电窗分割为两个以上区,使得每一单元能够存储一个以上数据位。给定EEPROM阵列可存储的信息因此随每一单元可存储的状态的数目而增加。具有多状态或多电平存储器单元的EEPROM或快闪EEPROM已在第5,172,338号美国专利中描述。
通常通过两个机制中的一者将充当存储器单元的晶体管编程到“经编程”状态。在“热电子注入”中,施加到漏极的高电压加速电子越过衬底沟道区。同时,施加到控制栅极的高电压将热电子牵拉穿过薄栅极电介质到达浮动栅极上。在“隧穿注入”中,相对于衬底将高电压施加到控制栅极。以此方式,将电子从衬底牵拉到居间的浮动栅极。
可通过多个机制来擦除存储器装置。对于EPROM来说,可通过用紫外线辐射从浮动栅极移除电荷来成批地擦除存储器。对于EEPROM来说,可通过相对于控制栅极将高电压施加到衬底以便诱发浮动栅极中的电子隧穿通过薄氧化物到达衬底沟道区(即,福勒-诺德海姆隧穿(Fowler-Nordheim tunneling))来电擦除存储器单元。通常,可逐个字节地擦除EEPROM。对于快闪EEPROM来说,可同时或一次一个或一个以上区块地电擦除存储器,其中一区块可由512个字节或更多的存储器组成。
存储器装置通常包含可安装于一卡上的一个或一个以上存储器芯片。每一存储器芯片包含由例如解码器以及擦除、写入和读取电路等外围电路支持的存储器单元阵列。较复杂的存储器装置通过执行智能且较高级存储器操作和介接的外部存储器控制器来操作。
现今正使用许多商业上成功的非易失性固态存储器装置。这些存储器装置可为快闪EEPROM或可采用其它类型的非易失性存储器单元。快闪存储器和系统及其制造方法的实例在第5,070,032号、第5,095,344号、第5,315,541号、第5,343,063号和第5,661,053号、第5,313,421号和第6,222,762号美国专利中给出。明确地说,具有NAND串结构的快闪存储器装置在第5,570,315号、第5,903,495号、第6,046,935号美国专利中描述。而且,还从具有用于存储电荷的介电层的存储器单元制造非易失性存储器装置。代替早先描述的导电浮动栅极元件,使用介电层。此类利用介电存储元件的存储器装置已由艾坦(Eitan)等人在“NROM:新颖的局部俘获式2位非易失性存储器单元(NROM:A NovelLocalized Trapping,2-Bit Nonvolatile Memory Cell)”(IEEE电子装置快报,第21卷,第11号,2000年11月,第543到545页)中描述。ONO介电层延伸越过源极扩散与漏极扩散之间的沟道。用于一个数据位的电荷局限于介电层中邻近于漏极处,且用于另一数据位的电荷局限于介电层中邻近于源极处。举例来说,第5,768,192号和第6,011,725号美国专利揭示一种具有夹于两个二氧化硅层之间的俘获电介质的非易失性存储器单元。通过单独地读取所述电介质内的空间上分离的电荷存储区的二进制状态来实施多状态数据存储。
为了改进读取和编程性能,并行地读取或编程一阵列中的多个电荷存储元件或存储器晶体管。因此,一起读取或编程存储器元件“页”。在现有存储器结构中,一行通常含有若干交错页或其可构成一个页。将一起读取或编程一页的所有存储器元件。
因此,存在对高容量且高性能非易失性存储器的一般需要。明确地说,需要具有能够以较大区块实行存储器操作的高容量非易失性存储器,其具有高性能和对装置资源的有效利用。
发明内容
根据本发明的一般方面,对用于每一存储器单元的最小数目n+1个数据锁存器的有效利用使得n位存储器能够实施有效的数据再定位或“页高速缓存复制”。此外,数据锁存器的相同配置还允许在对存储于邻近字线中的数据进行补偿的情况下进行读取。因此,2位存储器将对于每一存储器单元仅需要3个数据锁存器来在对存储于邻近字线中的数据进行补偿的情况下实施读取且用于实现有效的数据再定位。类似地,3位存储器将对于每一存储器单元仅需要4个数据锁存器来在对存储于邻近字线中的数据进行补偿的情况下实施读取且用于实现有效的数据再定位。
对于每一者存储待再定位的n位数据的一页存储器单元,这通过以下操作来实现:读取所述页的n位数据且锁存到对应页的n位锁存器中使得单一位数据的n个逻辑页(所述n位数据中的每一者提供一个逻辑页)被锁存,按预定次序逐页地来回移出所述n个逻辑数据页中的每一者以用于数据处理且将任何经修改的位返回到初始锁存器,同时随着其返回,同时地逐页编程所述经处理的数据。以此方式,可将用于来回双向触发数据的时间中的至少一些隐藏于写入操作后,进而改进页复制的性能。
明确地说,按预定次序来回移动逻辑数据页以用于数据处理,使得可用于编程的第一数据页将允许编程从经擦除状态开始直到给定的经编程状态,即使当n位代码的所有位均不可用于解析所有存储器状态时也是如此。类似地,额外可用页将允许编程继续到甚至更高的经编程状态。当所有代码位变为可用时,所述编程可完成,因为所述页的每个存储器单元的目标状态均被界定。因此,在自适应全序列模式下执行编程,其中只要可用位将允许,编程便可开始且最终当所有代码位均可用时完成。
本发明在至少四个相互关联的方面中具有改进性能的优点。
第一,在自适应全序列模式下进行编程允许施加到字线的编程电压为单调递增函数。可在一遍中在整个阈值窗上从最低存储器状态到最高存储器状态进行编程。这与多遍式编程形成对比,在多遍式编程的情况下,编程电压将必须在每一遍开始时从初始编程电压重新开始。
第二,自适应特征允许编程即使在并非所有代码位均可用以充分解析存储器状态时也可开始。编程可在所述多位代码的甚至一个位可用于所述页的每一存储器单元时立即开始。
第三,由于对每一存储器单元的编程可通过逐步地一次添加一位来进行,所以在第二位数据群组正通过同时经数据处理来准备好的同时,第一位数据群组可用以编程所述存储器单元群组。因此,可将数据处理周期隐藏于编程时间后。将看到,对于n位代码,本发明性高速缓存页复制方案允许将n-1个数据处理操作隐藏于编程时间后。举例来说,对于采用2位代码,节省了一个数据处理操作周期。对于3位代码,节省了两个数据处理操作周期。
最后,即使在对由于随后在相邻字线上编程的数据引起的扰动效应进行先行校正的情况下,本发明性高速缓存页复制方案可用最少的数据锁存器来实施。对于n位存储器,数据锁存器的数目为每存储器单元n+1个。
将从以下对本发明优选实施例的描述内容中理解本发明的额外特征和优点,应结合附图阅读所述描述内容。
附图说明
图1示意性地说明其中可实施本发明的非易失性存储器芯片的功能区块。
图2示意性地说明非易失性存储器单元。
图3说明对于浮动栅极在任一时间可选择性地进行存储的四种不同电荷Q1到Q4的源极-漏极电流ID与控制栅极电压VCG之间的关系。
图4说明NOR存储器单元阵列的实例。
图5A示意性地说明被组织成NAND串的一串存储器单元。
图5B说明由NAND串50(例如在图5A中所示的NAND串)构成的NAND存储器单元阵列200的实例。
图6示意性地说明经组织在可擦除区块中的存储器阵列的实例。
图7示意性地说明图1中所示的读取/写入电路的优选布置。
图8说明图7中所示的读取/写入电路中的读取/写入堆叠的布置。
图9为图8的读取/写入堆叠的功能框图。
图10说明正施加到选定字线的呈阶梯波形形式的一系列编程电压脉冲。
图11(0)到图11(3)说明用优选的2位逻辑代码(“LM”代码)编码的4状态存储器的逻辑逐页编程。
图12(0)到图12(2)说明用优选的2位逻辑代码(“LM”代码)编码的4状态存储器的全序列编程。
图13A说明辨别用2位LM代码编码的4状态存储器的下部位所需的读取操作。
图13B说明辨别用2位LM代码编码的4状态存储器的上部位所需的读取操作。
图14(0)到图14(4)说明用优选的3位逻辑代码(“LM”代码)编码的8状态存储器的编程。
图15说明具有2位存储器单元的存储器的实例,且其页按最佳顺序编程以便使邻近字线上的存储器单元之间的余平(Yupin)效应最小化。
图16说明页复制操作,其中第一位置中的存储器单元页的数据被复制到存储器阵列中的第二位置中的存储器单元页。
图17说明优选的页复制操作,其中读取数据在被复制到存储器中的目的地位置之前由外部控制器校正任何错误。
图18为根据本发明的一般实施例的高速缓存复制方案的流程图。
图19(0)到图19(3)说明将2位LM代码用于图18中所示的高速缓存复制方案的编码和编程部分的实例。
图20(0)到图20(4)说明将3位LM代码用于图18中所示的高速缓存复制方案的编码和编程部分的实例。
图21A到图21B展示描述使用3个数据锁存器对实例性2位存储器执行LA读取的优选方法的流程图。
具体实施方式
存储器系统
图1到图9说明其中可实施本发明的各种方面的实例性存储器系统。
图10到图17说明用于存储器系统的编程和读取技术的实例。
图18到图21说明本发明的高速缓存页复制技术的实施例。
图1示意性地说明其中可实施本发明的非易失性存储器芯片的功能区块。存储器芯片100包括二维存储器单元阵列200、控制电路210和外围电路,例如解码器、读取/写入电路和多路复用器。
存储器阵列200可通过字线经由行解码器230(分裂为230A、230B)且通过位线经由列解码器260(分裂为260A、260B)寻址(还见图4和图5)。读取/写入电路270(分裂为270A、270B)允许并行地读取或编程存储器单元页。数据I/O总线231耦合到读取/写入电路270。
在优选实施例中,一页由共享同一字线的一行邻接存储器单元构成。在将一行存储器单元分割为多个页的另一实施例中,提供区块多路复用器250(分裂为250A和250B)以将读取/写入电路270多路复用到各个页。举例来说,将分别由奇数列和偶数列存储器单元形成的两个页多路复用到读取/写入电路。
图1说明优选布置,其中在阵列的相对侧上按对称型式实施各种外围电路对存储器阵列200的存取,使得每一侧上的存取线和电路的密度减小一半。因此,行解码器经分裂为行解码器230A和230B,且列解码器经分裂为列解码器260A和260B。在将一行存储器单元分割为多个页的实施例中,页多路复用器250经分裂为页多路复用器250A和250B。类似地,读取/写入电路270经分裂为从阵列200的底部连接到位线的读取/写入电路270A和从阵列200的顶部连接到位线的读取/写入电路270B。以此方式,读取/写入模块的密度和因此读出模块380的密度本质上减小一半。
控制电路110为芯片上控制器,其与读取/写入电路270协作以对存储器阵列200执行存储器操作。控制电路110通常包括状态机112和其它电路,例如芯片上地址解码器和功率控制模块(未明确图示)。状态机112提供对存储器操作的芯片级控制。控制电路经由外部存储器控制器而与主机通信。
存储器阵列200通常经组织为以行和列布置的且可由字线和位线寻址的二维存储器单元阵列。可根据NOR型或NAND型结构形成所述阵列。
图2示意性地说明非易失性存储器单元。存储器单元10可由具有电荷存储单元20(例如浮动栅极或介电层)的场效应晶体管实施。存储器单元10还包括源极14、漏极16和控制栅极30。
现今正使用许多商业上成功的非易失性固态存储器装置。这些存储器装置可采用不同类型的存储器单元,每一类型具有一个或一个以上电荷存储元件。
典型的非易失性存储器单元包括EEPROM和快闪EEPROM。EEPROM单元和其制造方法的实例在第5,595,924号美国专利中给出。快闪EEPROM单元、其在存储器系统中的使用和其制造方法的实例在第5,070,032号、第5,095,344号、第5,315,541号、第5,343,063号、第5,661,053号、第5,313,421号和第6,222,762号美国专利中给出。明确地说,具有NAND单元结构的存储器装置的实例在第5,570,315号、第5,903,495号、第6,046,935号美国专利中描述。而且,利用介电存储元件的存储器装置的实例已由艾坦(Eitan)等人在“NROM:新颖的局部俘获式2位非易失性存储器单元(NROM:A NovelLocalized Trapping,2-Bit Nonvolatile Memory Cell)”(IEEE电子装置快报,第21卷,第11号,2000年11月,第543到545页)中描述且在第5,768,192号和第6,011,725号美国专利中描述。
实际上,通常通过在将参考电压施加到控制栅极时感测单元的源极电极和漏极电极上的导电电流来读取所述单元的存储器状态。因此,对于单元的浮动栅极上的每一给定电荷来说,可检测相对于固定参考控制栅极电压的对应导电电流。类似地,可编程到浮动栅极上的电荷的范围界定对应阈值电压窗或对应导电电流窗。
或者,代替检测经分割电流窗中的导电电流,有可能在控制栅极处设定用于在测试下的给定存储器状态的阈值电压并检测导电电流是低于还是高于阈值电流。在一个实施方案中,通过检查导电电流正通过位线的电容放电的速率来实现相对于阈值电流的对导电电流的检测。
图3说明对于浮动栅极在任一时间可选择性地进行存储的四种不同电荷Q1到Q4的源极-漏极电流ID与控制栅极电压VCG之间的关系。四条实线ID对VCG曲线表示可在存储器单元的浮动栅极上编程的四个可能电荷电平,其分别对应于四个可能存储器状态。作为实例,一单元群体的阈值电压窗可在0.5V到3.5V的范围内。通过以每一者0.5V的间隔将阈值窗分割为五个区,可对分别表示一个经擦除状态和六个经编程状态的七个可能存储器状态“Gr”、“A”、“B”、“C”、“D”、“E”、“F”进行划界。举例来说,如果如所展示使用2μA的参考电流IREF,则可将用Q1编程的单元视为处于存储器状态“A”,因为其曲线与IREF相交于由VCG=0.5V和1.0V划界的阈值窗区中。类似地,Q4处于存储器状态“E”。
如可从以上描述内容中看到,使存储器单元存储的状态越多,其阈值窗被划分得就越精细。这将在编程和读取操作中需要更高精确度以便能够实现所需解析率。
图4说明NOR存储器单元阵列的实例。在存储器阵列200中,每一行存储器单元通过其源极14和漏极16以菊链方式连接。有时将此设计称作虚拟接地设计。一行中的单元10使其控制栅极30连接到一字线(例如字线42)。一列中的单元使其源极和漏极分别连接到选定位线(例如位线34和36)。
图5A示意性地说明被组织成NAND串的一串存储器单元。NAND串50包含一系列存储器晶体管M1、M2、…、Mn(例如,n=4、8、16或更高),所述存储器晶体管通过其源极和漏极以菊链方式链接。一对选择晶体管S1、S2控制存储器晶体管链分别经由NAND串的源极端子54和漏极端子56而到外部的连接。在存储器阵列中,当接通源极选择晶体管S1时,源极端子耦合到源极线(见图5B)。类似地,当接通漏极选择晶体管S2时,NAND串的漏极端子耦合到存储器阵列的位线。所述链中的每一存储器晶体管10充当一存储器单元。其具有电荷存储元件20以存储给定量的电荷以便表示既定的存储器状态。每一存储器晶体管的控制栅极30提供对读取和写入操作的控制。如将在图5B中看到,一行NAND串的对应存储器晶体管的控制栅极30全部连接到同一字线。类似地,选择晶体管S1、S2中的每一者的控制栅极32提供分别经由NAND串的源极端子54和漏极端子56而对所述NAND串的控制存取。同样地,一行NAND串的对应选择晶体管的控制栅极32全部连接到同一选择线。
当读取或在编程期间验证NAND串内的所寻址存储器晶体管10时,向其控制栅极30供应适当电压。同时,NAND串50中的剩余未寻址存储器晶体管通过在其控制栅极上施加充分电压而全部接通。以此方式,有效地创建从各个存储器晶体管的源极到NAND串的源极端子54且同样从各个存储器晶体管的漏极到单元的漏极端子56的导电路径。具有此类NAND串结构的存储器装置在第5,570,315号、第5,903,495号、第6,046,935号美国专利中描述。
图5B说明由NAND串50(例如图5A中所示的NAND串)构成的NAND存储器单元阵列200的实例。沿每一列NAND串,例如位线36的位线耦合到每一NAND串的漏极端子56。沿每一组NAND串,例如源极线34的源极线耦合到每一NAND串的源极端子54。而且,沿一组NAND串中的一行存储器单元的控制栅极连接到例如字线42的字线。沿一组NAND串中的一行选择晶体管的控制栅极连接到例如选择线44的选择线。一组NAND串中的整行存储器单元可由所述组NAND串的字线和选择线上的适当电压寻址。当正在读取NAND串内的一存储器晶体管时,所述串中的剩余存储器晶体管经由其相关联字线而硬接通,使得流经所述串的电流本质上依据存储于正被读取的单元中的电荷的电平而定。
图6示意性地说明经组织在可擦除区块中的存储器阵列的实例。电荷存储存储器装置的编程仅可导致将更多电荷添加到其电荷存储元件。因此,在编程操作之前,必须移除(或擦除)存储器单元的电荷存储元件中的现有电荷。当一起(即,瞬间地)电擦除整个单元阵列200或所述阵列的重要单元群组时,例如EEPROM的非易失性存储器被称作“快闪”EEPROM。一旦擦除,接着便可对所述单元群组再编程。可一起擦除的所述单元群组可由一个或一个以上可寻址擦除单元300组成。擦除单元或区块300通常存储一个或一个以上数据页,所述页是编程和读取的最小单位,但在单一操作中可编程或读取一个以上页。每一页通常存储一个或一个以上数据扇区,所述扇区的大小由主机系统界定。一实例是遵循对磁盘驱动器所建立的标准的512字节用户数据加上关于用户数据和/或存储有所述用户数据的区块的某数目字节的额外开销信息的扇区。
在图6所示的实例中,存储器阵列200中的各个存储器单元可由字线42(例如WL0到WLy)和位线36(例如BL0到BLx)存取。所述存储器被组织成数个擦除区块,例如擦除区块0、1、…、m。还参看图5A和图5B,如果NAND串50含有16个存储器单元,则阵列中的第一组NAND串将可由选择线44和字线42(例如WL0到WL15)存取。擦除区块0经组织以使第一组NAND串的所有存储器单元一起被擦除。在另一存储器结构中,可一起擦除一组以上NAND串。
图7示意性地说明图1中所示的读取/写入电路的优选布置。读取/写入电路270经实施为一组经分割的读取/写入堆叠400且允许并行地读取或编程存储器单元群组(还称作“页”)。如早先所描述,存储器结构使得读取/写入电路集合并行地服务对应的存储器单元集合。如将在图8中看到,每一读取/写入堆叠400为用于服务所述页的子集的读取/写入电路的分组。如果在一页中存在p个存储器单元,则每一堆叠服务具有k个存储器单元的子集。读取/写入堆叠的操作由堆叠控制器410控制。
图8说明图7中所示的读取/写入电路中的读取/写入堆叠的布置。每一读取/写入堆叠400并行地对一群组k个位线进行操作。如果一页具有p=r*k个位线,则将存在r个读取/写入堆叠400-1、…、400-r。
并行操作的整组经分割的读取/写入堆叠400允许并行地读取或编程沿一行的具有p个单元的区块(或页)。因此,对于整行单元将存在p个读取/写入模块。由于每一堆叠正在服务k个存储器单元,因此所述组中的读取/写入堆叠的总数由r=p/k给定。举例来说,如果r为所述组中的堆叠的数目,则p=r*k。一个实例性存储器阵列可具有p=512个字节(512×8个位),k=8,且因此r=512。在优选实施例中,区块为整行单元的行程。在另一实施例中,区块为所述行中的单元子集。举例来说,单元子集可为整个行的一半或整个行的四分之一。所述单元子集可为邻接单元或每隔一个单元的单元或每隔预定数目单元的单元的行程。
每一读取/写入堆叠(例如400-1)本质上含有并行地服务具有k个存储器单元的区段的读出放大器212-1到212-k的堆叠。优选的读出放大器在第2004-0109357-A1号美国专利公开案中揭示,所述公开案的全部揭示内容特此以引用的方式并入本文中。
堆叠总线控制器410经由线411将控制和定时信号提供到读取/写入电路370。堆叠总线控制器自身经由线311而依赖于存储器控制器310。每一读取/写入堆叠400中的通信由互连堆叠总线431实行且由堆叠总线控制器410控制。控制线411将控制和时钟信号从堆叠总线控制器410提供到读取/写入堆叠400-1的组件。
在优选布置中,堆叠总线被分割为用于在共用处理器500与读出放大器堆叠212之间进行通信的SA总线422和用于在处理器与数据锁存器堆叠430之间进行通信的D总线423。
数据锁存器堆叠430包含数据锁存器430-1到430-k,与所述堆叠相关联的每一存储器单元使用一个数据锁存器。I/O模块440使数据锁存器能够经由I/O总线231而与外部交换数据。
共用处理器还包括输出端507,其用于输出指示存储器操作的状态(例如错误条件)的状态信号。所述状态信号用以驱动n型晶体管550的以线或配置系接到旗标总线509的栅极。旗标总线优选地由控制电路110预充电且将在读取/写入堆叠中的任一者断言状态信号时被下拉。
图9为图8的读取/写入堆叠的功能框图。本质上,每一读取/写入堆叠并行地服务k个存储器单元,其为一页的子集。读取/写入堆叠含有读出放大器212-1到212-k的堆叠和数据锁存器430-1到430-k的堆叠。读出放大器堆叠和数据锁存器堆叠共享共用处理器500,所述共用处理器500能够处理所述堆叠中的数据。在任一时间,共用处理器500处理与给定存储器单元相关的数据。举例来说,对于耦合到位线1的存储器单元,对应的读出放大器212-1将从存储器单元感测的数据锁存到读出放大器锁存器——SA锁存器214-1中。类似地,数据锁存器430-1的对应集合存储与耦合到位线1的存储器单元相关联的输入或输出数据。在优选实施例中,数据锁存器430-1的集合包含用于存储(q+1)位信息的数据锁存器434-0、…、434-q或分别为DL0、DL1、…、DLq的集合。
所述存储器单元页共享一共用字线,且所述页的每一存储器单元经由位线耦合到读出放大器。当存储器单元页被读取或写入时,其还称作从与所述存储器单元页相关联的字线读取或写入到所述字线。类似地,与存储器单元页相关联的数据被称作数据页。
此类读取/写入电路已在2006年6月29日公开的美国专利申请公开案US-2006-0140007-A1中描述,所述公开案的全部揭示内容以引用的方式并入本文中。
图10说明正被施加到选定字线的呈阶梯波形形式的一系列编程电压脉冲。当将单元编程到给定状态时,每当试图将递增电荷添加到浮动栅极时,所述单元经受连续的编程电压脉冲。在编程脉冲之间,所述单元经读回或验证以相对于断点电平确定其源极-漏极电流。对于一单元,当所述单元已被验证为达到所需状态时,编程停止。所使用的编程脉冲群可具有递增的周期或振幅以便抵消经编程到存储器单元的电荷存储单元中的不断累积的电子。编程电路通常将一系列编程脉冲施加到选定字线。以此方式,控制栅极连接到所述字线的存储器单元页可被一起编程。每当所述页的一存储器单元已被编程到其目标状态时,所述存储器单元被禁止编程,而其它单元继续经受编程,直到所述页的所有单元均已得到编程验证为止。
单元到单元耦合(“余平效应”)
被编程到一个存储器单元的电荷存储元件中的电荷产生一电场,所述电场干扰相邻存储器单元的电场。如果一存储器单元在第一场环境下得到编程验证且稍后在由于相邻单元随后被编程有不同电荷引起的不同场环境下被再次读取,则读取准确性可能受到称作“余平效应”之物的影响。在半导体存储器中具有甚至更高集成度的情况下,随着单元间间距收缩,存储器单元之间的由于所存储电荷引起的电场扰动(余平效应)变得越来越明显。
可通过使在编程验证时间与相邻单元已被编程后的读取时间之间的用于一单元的场环境不对称性最小化来减轻余平效应。此问题影响存储器阵列的沿一行且跨越数个位线的邻近单元(BL-BL余平效应)和沿一列跨越数个字线的邻近单元(WL-WL余平效应)。
一种用以减小BL-BL余平效应的方式是采用多位编码,其避免了每一遍二进制编程之间的电荷的大改变。具有此类特性的优选编码由“LM”编码给出。
一种用以减小WL-WL余平效应的方式是以最佳次序编程存储器阵列中的页。
一种用以校正WL-WL余平效应的方式是使用“先行”或“LA”校正来读取经编程的页。
用于2位或4状态存储器的示范性优选“LM”编码
图11(0)到图11(3)说明用优选的2位逻辑代码(“LM”代码)编码的4状态存储器的逻辑逐页编程。来自一页的每一存储器单元的2个代码位形成两个逻辑页,其中每一页由从所述页的每个存储器单元贡献的一个代码位形成。可逐个逻辑页地执行编程,其中下部页之后跟随上部页。此代码提供容错性且缓解BL-BL余平效应。图11(0)说明4状态存储器阵列的阈值电压分布。每一存储器单元的可能阈值电压跨越一阈值窗,所述阈值窗被分割成四个区以对四个可能存储器状态“Gr”、“A”、“B”和“C”定界。“Gr”为接地状态,其为紧凑分布内的经擦除状态,且“A”、“B”和“C”为三个渐进的经编程状态。在读取期间,所述四个状态由三个定界断点DA、DB和DC定界。
图11(3)说明用以表示四个可能存储器状态的优选的2位LM编码。所述存储器状态(即,“Gr”、“A”、“B”和“C”)中的每一者分别由一对“上部、下部”代码位(即,“11”、“01”、“00”和“10”)表示。LM编码与常规格雷码的不同之处是对于状态“A”和“C”颠倒上部位和下部位。“LM”代码已在第6,657,891号美国专利中揭示,且在通过避免需要电荷的大改变的编程操作来减小邻近浮动栅极之间的场效应耦合中是有利的。如将在图11(2)和图11(3)中看到,每一编程操作导致电荷存储单元中的电荷的适度改变,如从阈值电压VT的适度改变容易看到。
所述编码经设计以使得可单独地编程和读取2个代码位——“下部”和“上部”位。当编程下部位时,单元的阈值电平保持处于“经擦除”区中或移动到阈值窗的“下部中间”区。当编程上部位时,处于这两个区中的任一者中的单元的阈值电平经进一步提升到在阈值窗的“下部中等”区中的稍微较高电平。
图11(1)和图11(2)说明使用2位LM代码的下部页编程。容错LM代码经设计以避免任何随后上部页编程经过任何中等状态。因此,第一轮下部页编程使单元在下部位为“1”的情况下保持处于“经擦除”或“Gr”状态或在下部位为“0”的情况下编程到“下部中等”状态。基本上,通过使经深度擦除状态编程到处于经良好界定的阈值范围内,“Gr”或“接地”状态为具有紧凑分布的“经擦除”状态。“下部中等”状态可具有跨于存储器状态“A”与“B”之间的宽广的阈值电压分布。在编程期间,相对于粗略定界(例如DA)验证“下部中等”状态。
图11(2)和图11(3)说明使用2位LM代码的上部页编程。在第一轮下部页编程的基础上执行上部页编程。依据下部位的值而定,给定上部位可表示不同存储器状态。在第二轮编程中,如果单元将使上部位为“1”同时下部位为“1”(即,(1,1)),则对于所述单元,不存在编程,且其保持处于“Gr”。如果上部位为“0”同时下部位为“1”(即,(0,1)),则所述单元从“Gr”状态编程到“A”状态。在编程到“A”期间,验证是相对于定界DVA。另一方面,如果单元将使上部位为“0”同时下部位为“0”(即,(0,0)),则所述单元从“下部中等”状态编程到“B”。编程验证是相对于定界DVB。类似地,如果单元将使上部位为“1”同时下部页为“0”(即,(1,0)),则所述单元将从“下部中等”状态编程到“C”。编程验证是相对于定界DVC。由于上部页编程仅涉及从“Gr”状态或“下部中等”状态编程到下一邻近存储器状态,所以从一轮到另一轮并未更改大量电荷。而且,设计从“Gr”到粗略“下部中等”状态的下部页编程以节省时间。在每一遍编程中,递增的编程脉冲重新开始且从初始Vpgm0倾斜上升(见图10)。
在另一优选实施例中,实施“快速通过写入”编程技术。每当单元的编程接近验证定界点时,将通过对位线电压进行合适偏置或通过修改编程脉冲来使编程切换到较慢(即,较精细)模式。以此方式,最初可使用较大编程步骤以实现快速会聚,而没有超越目标状态的风险。“QPW”编程算法已在2005年12月29日申请且题为“用于在非易失性存储器中实现改进的编程验证操作的方法(Methods for Improved Program-VerifyOperations in Non-Volatile Memories)”的第11/323,596号美国专利申请案中揭示,所述申请案的全部揭示内容特此以引用的方式并入本文中。
图12(0)到图12(2)说明用优选的2位逻辑代码(“LM”代码)编码的4状态存储器的全序列编程。类似于图11(0),图12(0)说明4状态存储器阵列的阈值电压分布,其具有作为接地状态“Gr”的经擦除状态以及渐进地更经编程的存储器状态“A”、“B”和“C”。图12(1)到图12(2)说明全序列编程方案,其中所有2个位均可用以辨别接着直接从“Gr”状态编程的目标状态。在一遍编程中,编程脉冲将从Vpgm0单调增加,其中使用阈值参考DVA验证编程“11”到“A”状态,接着通过DVB验证编程“01”到“B”状态,且最后通过DVC验证编程“10”到“C”状态。一旦存储器单元得到编程验证,其便被禁止编程。当最后一个单元得到编程验证时,结束对所述页的编程。
图13A说明辨别用2位LM代码编码的4状态存储器的下部位所需的读取操作。解码将依据是否上部页已被编程而定。如果上部页已被编程,则读取下部页将需要相对于定界阈值电压DB的一遍读取:读取B。另一方面,如果上部页尚未被编程,则下部页将被编程到“中等”状态(见图11(2)),且读取B将引起错误。相反,读取下部页将需要相对于定界阈值电压DA的一遍读取:读取A。为了区分所述两种情况,当上部页正被编程时,在上部页中(通常在额外开销或系统区域中)写入一旗标(“LM”旗标)。在读取期间,将首先假定上部页已被编程且因此将执行读取B操作。如果读取到LM旗标,则所述假定为正确的且读取操作完成。另一方面,如果第一读取并未产生旗标,则其将指示上部页尚未被编程且因此将必须通过读取A操作来读取下部页。
图13B说明辨别用2位LM代码编码的4状态存储器的上部位所需的读取操作。如从所述图式清晰可见,上部页读取将需要分别相对于定界阈值电压DA和DC的2遍式读取:读取A和读取C。类似地,如果上部页尚未被编程,则上部页的解码还可能受“中等”状态混淆。再次,LM旗标将指示是否上部页已被编程。如果上部页未被编程,则所读取的数据将复位到“1”,从而指示上部页数据未被编程。
如果所述读取将扫描穿过经定界状态的所有序列(如在“全序列”读取或“所有位”读取中),则相对于分别通过参考阈值电压DA、DB和DC定界的存储器状态“Gr”、“A”、“B”和“C”来执行读取。因为所有可能状态均由全序列读取来区别,所以不需要检查任何LM旗标。在此读取模式下,一起确定所有位。
用于3位或8状态存储器的示范性优选“LM”编码
2位LM代码的实例可类似地延伸到3位或高数目的位。
图14(0)到图14(4)说明用优选的3位逻辑代码(“LM”代码)编码的8状态存储器的编程。来自一页的每一存储器单元的3个位形成三个逻辑页且可逐个逻辑页地执行编程。此代码类似于早先描述的2位LM编码,并且是到3个位的延伸以编码八个可能存储器状态。图14(0)说明8状态存储器阵列的阈值电压分布。每一存储器单元的可能阈值电压跨越一阈值窗,所述阈值窗被分割为八个区以对八个可能存储器状态“Gr”、“A”、“B”、“C”、“D”、“E”、“F”和“G”定界。“Gr”为接地状态,其为紧凑分布内的经擦除状态,且“A”到“G”为七个渐进的经编程状态。在读取期间,八个状态由七个定界断点DA到DG定界。
图14(4)说明用以表示八个可能存储器状态的优选的3位LM编码。所述八个存储器状态中的每一者分别由“上部、中部、下部”位的三元组表示,即“111”、“011”、“001”、“101”、“100”、“000”、“010”和“110”。如将在图14(1)和图14(4)中看到,每一编程操作导致电荷存储单元中的电荷的适度改变,如从阈值电压VT的适度改变容易看到。
所述编码经设计以使得可单独地编程和读取3个代码位——“下部”、“中部”和“上部”位。因此,第一轮下部页编程使单元在下部位为“1”的情况下保持处于“经擦除”或“Gr”状态或在下部位为“0”的情况下编程到“下部中等”状态。基本上,通过使经深度擦除状态编程到处于狭窄阈值范围内,“Gr”或“接地”状态为具有紧凑分布的“经擦除”状态。“下部中等”状态可具有跨于存储器状态“B”与“D”之间的宽广的阈值电压分布。在编程期间,可相对于粗略断点阈值电平(例如DB)验证“下部中等”状态。当编程中部位时,单元的阈值电平将从由下部页编程产生的两个区中的一者开始且移动到四个可能区中的一者。当编程上部位时,单元的阈值电平将从由中部页编程产生的四个可能区中的一者开始且移动到八个可能存储器状态中的一者。
一般来说,正并行地编程存储器单元页,其中每一存储器单元具有3个位。因此,可将所述存储器单元页看作具有3个逻辑数据页,其中每一逻辑数据页从所述页的每个单元的一个代码位贡献而来。因此,“下部位”页由所述页的每个存储器单元的下部位形成,“中部位”页由每个单元的中部位形成,且“上部位”页由所述页的每个单元的上部位形成。
图14(1)和图14(2)说明使用3位LM代码的下部页编程。容错LM代码经设计以避免任何随后较高页编程经过任何中等状态。因此,第一轮下部页编程使单元在下部位为“1”(即,(x,x,1))的情况下保持处于“经擦除”或“Gr”状态下或在下部位为“0”(即,(x,x,0))的情况下编程到“下部中等”状态。基本上,通过使经深度擦除状态编程到处于经良好界定的阈值范围内,“Gr”或“接地”状态为具有紧凑分布的“经擦除”状态。“下部中等”状态可具有跨于存储器状态“B”与“D”之间的宽广的阈值电压分布。在编程期间,相对于定界(例如DB)验证“下部中等”状态。
图14(2)和图14(3)说明使用3位LM代码的中部页编程。在第一轮下部页编程的基础上执行中部页编程。依据下部位而定,给定中部位可表示不同存储器状态。在第二轮编程中,如果单元将使中部位为“1”同时下部位为“1”(即,(x,1,1)),则对于所述单元,不存在编程,且其保持处于“Gr”。如果中部位为“0”同时下部位为“1”(即,(x,0,1)),则所述单元从“Gr”状态编程到跨于“A”与“B”之间的第一“中间中等”状态。在编程到第一“中间中等”状态期间,验证是相对于定界DVA。另一方面,如果单元将使中部位为“0”同时下部位为“0”(即,(x,0,0)),则所述单元从“下部中等”状态编程到跨于“C”与“D”之间的第二“中间中等”状态。编程验证是相对于定界DVC。类似地,如果单元将使中部位为“1”同时下部位为“0”(即,(x,1,0)),则所述单元将从“下部中等”状态编程到跨于“E”与“F”之间的第三“中间中等”状态。编程验证是相对于定界DVE
图14(3)和图14(4)说明使用3位LM代码的上部页编程。在第一轮和第二轮(即,下部和中部页编程)的基础上执行上部页编程。依据下部位和中部位而定,给定上部位可表示不同存储器状态。在第三轮编程中,如果单元将使上部位为“1”同时下部位和中部位为“1”(即,(1,1,1)),则对于所述单元,不存在编程,且其保持处于“Gr”。另一方面,如果上部位为“0”同时下部位和中部位为“1”(即,(0,1,1)),则所述单元从“Gr”状态编程到“A”状态。在编程到“A”期间,验证是相对于定界DVA
类似地,如果单元将使上部位为“0”同时下部位和中部位分别为“0”和“1”(即,(0,0,1)),则所述单元从第一“中间中等”状态编程到“B”。编程验证是相对于定界DVB。如果单元将使上部位为“1”同时下部位和中部位分别为“0”和“1”(即,(1,0,1)),则所述单元从第一“中间中等”状态编程到“C”。编程验证是相对于定界DVC
类似地,如果单元将使上部位为“1”同时下部位和中部位分别为“0”和“0”(即,(1,0,0)),则所述单元从第二“中间中等”状态编程到“D”。编程验证是相对于定界DVD。如果单元将使上部位为“0”同时下部位和中部位分别为“0”和“0”(即,(0,0,0)),则所述单元从第二“中间中等”状态编程到“E”。编程验证是相对于定界DVE
类似地,如果单元将使上部位为“0”同时下部位和中部位分别为“1”和“0”(即,(0,1,0)),则所述单元从第三“中间中等”状态编程到“F”。编程验证是相对于定界DVF。如果单元将使上部位为“1”同时下部位和中部位分别为“0”和“0”(即,(1,1,0)),则所述单元从第三“中间中等”状态编程到“G”。编程验证是相对于定界DVG
由于上部页编程仅涉及从“Gr”状态或“中间中等”状态中的一者编程到下一邻近存储器状态,所以从一轮到另一轮并未更改大量电荷。这有助于缓解BL-BL余平效应。
对于4位、5位和较高位LM编码,相同原理适用,其中n位代码将具有n个数据页,其中每一页从一页中的每个单元形成,每个单元贡献所述代码的给定位。更重要的是,从较低位页到较高位页的编程招致单元的电荷的适度改变,进而限制由于存储器单元页中的余平效应引起的扰动量。
字线之间的余平效应
对于扰动处于邻近字线上的存储器单元之间的WL-WL余平效应,可在编程期间使用优选编程方案使其减轻。这将有效地使扰动减小一半。还可在读取期间通过使用优选的“先行”读取方案来校正剩余一半。
优选的编程方案将使与字线相关联的页按最佳顺序来编程。举例来说,在其中每个物理页保持二进制数据页的二进制存储器的情况下,优选地沿一致方向(例如从底部到顶部)依次编程所述页。以此方式,当正在编程特定页时,处于其下侧的页已经被编程。不管其可能对当前页具有什么扰动效应,在鉴于这些扰动而对当前页进行编程验证时对其加以考虑。本质上,编程所述页的顺序应允许正被编程的当前页在其已被编程之后看到其环境周围的最小改变。因此,每一经编程页仅受到处于其上侧的页的扰动,且通过此编程顺序有效地使WL-WL余平效应减小一半。
在其中每一存储器单元物理页为多状态的且所得的多个逻辑数据页在不同遍中被编程的存储器的情况下,所述顺序并不太直接。举例来说,在2位存储器中,可将与字线相关联的每一物理页看作来自每一单元的单一2位数据页或者两个单独逻辑页,其中1位数据的下部位和上部位每一者来自每一单元。物理页可因此在一遍中用所述两个位来编程或在两个单独遍中首先用下部位页且接着稍后用上部位页来编程。当每一物理页将在两个单独遍中进行编程时,经修改的最佳顺序是可能的。
图15说明具有2位存储器单元的存储器的实例,且其中其页按最佳顺序进行编程以便使邻近字线上的存储器单元之间的余平效应最小化。为了方便起见,符号使得物理页P0、P1、P2、…分别驻留于字线W0、W1、W2、…上。对于2位存储器,每一物理页具有与其相关联的两个逻辑页,即下部位逻辑页和上部位逻辑页,其每一者具有二进制数据。一般来说,特定逻辑页由LP(字线.逻辑_页)给出。举例来说,W0上的P0的下部位页和上部位页将分别标记为LP(0.0)和LP(0.1),且W2上的对应者将为LP(2.0)和LP(2.1)。
本质上,逻辑页的编程将遵循顺序n,使得正被编程的当前页在其已被编程之后将看到其环境周围的最小改变。在此情况下,在从底部到顶部的一个一致方向上再次渐增地移动将有助于消除来自一侧的扰动。此外,因为每一物理页可具有两遍编程,所以随着编程在物理页上向上移动,将较佳的是使当前上部位页在其邻近下部位页已经被编程之后进行编程,使得当编程当前上部位页时将对其扰动效应加以考虑。因此,如果编程从LP(0.0)开始,则所述顺序将如页编程次序0、1、2、…、n、…标记的,这将产生:LP(0.0)、LP(1.0)、LP(0.1)、LP(2.0)、LP(1.1)、LP(3.0)、LP(2.1)、…。
在读取(先行或“LA”读取)期间对WL-WL余平效应的校正
LA读取方案已在2006年10月公开的题为“包括耦合补偿的用于非易失性存储装置的读取操作(Read Operations for Non-Volatile Storage that Includes Compensation forCoupling)”的第US-2006-0221714-A1号美国专利申请公开案中揭示,所述公开案的全部揭示内容以引用的方式并入本文中。具有LA(“先行”)校正的读取基本上检查经编程到邻近字线上的单元中的存储器状态,且校正其对正在当前字线上读取的存储器单元所具有的任何扰动效应。如果所述页已根据上述优选的编程方案来编程,则邻近字线将来自紧接在当前字线上方的字线。LA校正方案将需要在当前页之前读取邻近字线上的数据。
举例来说,参看图15,如果待读取的当前页(m)处于WLm(例如,WL1)上,则LA读取将首先读取下一字线WLm+1(例如,WL2),且将数据结果保存在一个数据锁存器中。接下来,将接着鉴于WLm+1结果来感测当前页。
如早先结合图15所描述,在具有优选的编程序列的2位LM代码中,下部页(例如,LP(1.0))将被编程到DB或靠近DB(中等状态)。将仅在编程WLm+1下部页(例如,LP(2.0))之后编程上部页(例如,LP(1.1))。于是,将完全消除下部页WL-WL余平效应。因此,将仅对“A”和“C”状态执行数据相依的校正,且不对“Gr”或“B”状态执行。如果编程并不遵循此优化次序,则将对所有四个状态执行数据相依的校正。
在LA读取的优选实施方案中,使用锁存器来指示LA读取是发现“A”或“C”状态还是“Gr”或“B”状态。在前者情况下,需要校正,且在后者情况下,不需要校正。将相应地通过对感测参数的合适调整(例如在感测期间升高字线电压)来校正当前读取S1(n)中的对应单元。通过一次在调整的情况下进行感测且另一次在不调整的情况下进行感测来对整个当前页完成此操作。接着将根据锁存器是否指示校正来从这两个感测中选择所述页的每一单元的数据。
通过LM代码逐个逻辑页地读取将需要在最后定出读取结果(通过第二遍读取或通过复位读取数据)之前检查LM旗标(见结合图13A和图13B的描述)。LA校正需要在读取当前字线之前首先进行下一字线读取。因此,来自下一字线读取的LM旗标和来自当前字线的LM旗标两者均需要由状态机检查。当I/O总线并不忙于双向触发读取数据时,需要经由I/O总线将这两个LM旗标输出到状态机。在“所有位”或“全序列”读取的情况下,不需要检查LM旗标。
将数据从一个字线复制到另一者
图16说明页复制操作,其中第一位置中的存储器单元页的数据被复制到存储器阵列中的第二位置中的存储器单元页。通常,第一位置来自一个擦除区块(例如,区块1)中共享第一字线WL-1的第一存储器单元页(页1),且第二位置来自另一擦除区块(区块2)中的在第二字线WL-2处的第二页(页2)。所述两个存储器单元页共享一共用位线集合,且因此共享同一读取/写入电路集合(见图6和图7)。在第一擦除区块含有有效数据与废弃数据的混合的情况下,在合并或垃圾收集操作期间,发生此情形。在擦除并重复利用第一擦除区块之前,有效数据通过复制到第二擦除区块而得以回收。
图16说明不需要数据离开存储器芯片的页复制的常规简单实施方案。其使来自在字线WL-1处的页1的数据由读出放大器感测且锁存到数据锁存器430(见图9)中。所锁存的数据接着充当编程数据且被编程回到在WL-2处的页2。所锁存的数据不需要经由I/O 440离开存储器芯片。
图17说明优选的页复制操作,其中所读取的数据在被复制到存储器中的目的地位置之前由外部控制器校正任何错误。所述布置类似于在图14中所示的布置,不同之处只是在将所读取的数据锁存于数据锁存器430中之后使其传送离开I/O 440到外部存储器控制器150以使数据受到检查和错误校正。当将数据从一个位置复制到另一位置时,经常双向触发输出数据以进行检查(例如,针对错误)或更新(例如更新标头)或两者(此校正所检测到的错误),或者出于例如加密和解密或压缩等某其它目的而进行数据处理。
通常,针对数据页计算ECC(错误校正码),且将所述ECC与所述数据页一起存储。当读取所述数据页时,相对于其相关联的ECC对其进行检查,且直到预定数目的位错误时,其可由ECC校正。通常,含有存储器阵列和外围电路的存储器芯片100(见图1)并不具有足够的计算能力来评估和校正ECC错误。ECC处理由外部存储器控制器150执行。出于所述原因,需要将所读取的数据传送离开存储器芯片到存储器控制器以用于ECC处理。将经校正的数据(如果有的话)从存储器控制器返回到数据锁存器。在数据锁存器中的数据已受到ECC处理之后,准备好将页编程回到目的地位置。
高速缓存页复制
在数据锁存器与外部存储器控制器之间来回移动数据是花费时间的。如早先所描述,在擦除区块含有大量页的情况下,所述擦除区块将需要在其填满时被重复利用。在擦除且重复利用所述区块之前,将数据的最新版本复制到新的区块。对于每一代更新的存储器装置,随着区块大小和页大小日益增加,区块复制时间可变得更长,且每一存储器单元可存储更多位。此外,读取可涉及更多的遍次,因为其可包括读取邻近字线(“WL”)来校正WL-WL余平效应。
一般来说,为了改进区块复制性能,可通过将数据来回移动时间中的至少一些隐藏于编程时间内部来缩短操作。高速缓存页复制经实施以使得可同时发生两个费时的操作——数据I/O和编程。尽管由于读取操作和编程操作均涉及存储器核心操作而所述两个操作交错,但数据锁存器I/O和编程操作可同时发生。因此,可在先前页正被编程的同时双向触发输出和修改当前读取数据页。
在常规读取操作中,对于单一逻辑页读取仅需要一个数据锁存器。因此,对于每一单元,使用一个锁存器来存储来自当前读取的单一位,且将另一锁存器用于高速缓存来自先前读取的位。以此方式,来自当前读取的位可经双向触发输出且接着在其已受到数据处理之后返回到锁存器,同时在此时可发生对已经受到数据处理的先前位的编程。
数据再定位和高速缓存操作的各种方面在2006年10月19日公开的第US-2006-0233026-A1号美国专利申请公开案、2006年10月5日公开的US-2006-0221704-A1、2005年11月17日公开的US-2005-0257120-A1、2006年6月22日公开的US-2006-0136687-A1和第6,266,273号美国专利中描述,所述公开案和专利均以引用的方式并入本文中。
为了补偿WL-WL浮动栅极耦合效应,实施LA读取(先行)读取以基于由于在邻近WLm+1中编程的状态引起的扰动来校正WLm上的读取。经补偿的读取涉及相对于在WLm+1中出现的四个存储器状态中的每一情况而多次感测当前WLm以便补偿其扰动效应。因此,必须提供锁存器以在可读取和相应地补偿当前WLm之前存储来自邻近WLm+1的所读取数据。对于2位存储器系统(“D2”),将需要2个额外的数据锁存器用于WLm+1读取。对于3位存储器系统(“D3”),将需要3个额外的数据锁存器用于WLm+1读取。
尽管有可能使存储器装置建构有足够的锁存器来存储WLm+1和WLm数据两者且还用于高速缓存,但期望针对一页的每一存储器单元使用最少的锁存器且仍能够实施LA读取和高速缓存页复制。
根据本发明的一般方面,有效利用每一存储器单元的最小数目n+1个数据锁存器使得n位存储器能够在对存储于邻近字线中的数据进行补偿的情况下实施读取且实现有效的数据再定位。因此,2位存储器将针对每一存储器单元仅需要3个数据锁存器来在对存储于邻近字线中的数据进行补偿的情况下实施读取且用于实现有效的数据再定位。类似地,3位存储器将针对每一存储器单元仅需要4个数据锁存器来在对存储于邻近字线中的数据进行补偿的情况下实施读取且用于实现有效的数据再定位。
对于各存储待再定位的n位数据的页存储器单元,这通过以下操作来实现:读取所述页的n位数据且锁存到对应页的n位锁存器中,使得单一位数据的n个逻辑页(所述n位数据中的每一者提供一个逻辑页)被锁存,按预定次序逐页地来回移出所述n个逻辑数据页中的每一者以用于数据处理且将任何经修改的位返回到初始锁存器,同时随着其返回,同时地逐页编程所述经处理的数据。以此方式,可将用于来回双向触发数据的时间中的至少一些隐藏于写入操作后,进而改进页复制性能。
明确地说,按预定次序来回移动逻辑数据页以用于数据处理,使得可用于编程的第一数据页将允许编程从经擦除状态开始直到给定的经编程状态,即使当n位代码的所有位均不可用于解析所有存储器状态时也是如此。类似地,额外可用页将允许编程继续到甚至更高的经编程状态。当所有代码位变为可用时,所述编程可完成,因为所述页的每个存储器单元的目标状态均被界定。
图18为根据本发明的一般实施例的高速缓存页复制方案的流程图。如早先所提及,页复制通常由存储器装置起始作为在区块合并或垃圾收集操作期间的系统操作。其还可为由主机请求的主机操作。在优选实施例中,所述操作处于由图1中所示的状态机112驱动的控制电路110的控制下。
步骤600:提供存储器单元阵列,其中各个存储器单元每一者可编程到多个存储器状态中的一者,其范围从最少经编程到最多经编程状态。
步骤602:提供多位代码,其具有用于编码所述多个存储器状态中的每一者的多个代码位。
步骤610:预定所述代码位的位次序,使得随着更多的较高阶代码位可用,更多的较高经编程状态是可解码的。
步骤620:读取第一单元群组的存储器单元以确定其中的存储器状态。
步骤622:用多位代码将每一存储器状态编码为多位数据。
步骤624:锁存第一单元群组的每个存储器单元的多位数据。
步骤626:将所锁存的数据分组为与代码位数目一样多的数据群组,每一数据群组收集来自第一单元群组的每个存储器单元的相同代码位。
步骤630:通过将每一数据群组的位输出到外部主机或控制器以用于数据处理且返回任何经修改的位以更新每一数据群组,根据预定位次序逐个数据群组地处理所述数据群组。
步骤632:如果任何数据群组已被处理,则与步骤630的任何额外数据群组处理同时地,编程第二存储器单元群组的各个存储器单元直到可由来自经处理的数据群组的可用代码位解码的最高存储器状态。
步骤634:重复步骤630和步骤632,直到多位代码的所有代码位均可用于完成编程为止。
图19(0)到图19(3)说明将2位LM代码用于图18中所示的高速缓存复制方案的编码和编程部分的实例。类似于图11(0),图19(0)说明4状态存储器阵列的阈值电压分布。在所述情况下,步骤600中的所述存储器单元每一者可编程到四个存储器状态中的一者。图19(3)说明如步骤602中提供的用于四个存储器状态中的每一者的实例性2位LM编码。
如图19(3)中所示,2位LM代码具有两个代码位:下部位和上部位。在页高速缓存复制的情况下,复制目的地最初为经擦除存储器单元页,且其初始阈值分布在图19(1)中展示。
图19(1)到图19(3)展示根据本发明优选实施例的用于2位LM代码的自适应全序列编程。此编程模式与图11(1)到图11(3)中所示的下部页和上部页的2遍式编程形成对比,而且还不同于图12(1)到图12(2)中所示的全序列编程。
在先前描述的全序列编程中,多位代码的所有位均可用于解析所有可能的存储器状态。编程从最少经编程的“Gr”状态开始,且所有经编程状态并行地被编程。一旦具有“A”状态作为目标状态的那些存储器单元已被编程到“A”状态,其便将被禁止进一步编程,而具有“B”和“C”的其它存储器单元将经受进一步编程。最终,具有“B”作为目标状态的存储器单元也将被封锁以免受进一步编程。类似地,这最后跟随的是具有“C”作为目标状态的存储器单元。
在优选实施例的自适应全序列编程中,并非多位代码的所有位均立刻可用。通常,最初有一个位可用;其接着跟随有下一个位且接着为下一个位,直到最后多位代码的所有位均处于适当位置为止。代替在编程可开始之前等待所有位变得可用,自适应编程模式允许用少于全部的位来编程。当第一可用位能够在前两个存储器状态(即,“Gr”与“A”)之间解析时,这是可能的。可从图19(2)看到,上部位能够在最低的两个存储器状态之间解析。当上部位为“1”时,存储器状态保持处于“Gr”,其不具有编程。对于上部位为“0”的那些存储器单元,在此早期阶段,可将其编程到不超过“A”。以此方式,即使当2位代码的仅一个位可用时,编程也可开始,而没有过度编程的风险。最终,当第二、下部位变得可用时,2位代码将是完整的,且将能够解析所有四个可能的存储器状态。编程接着将继续进行,这类似于结合图12(1)到图12(2)所描述的全序列模式。
因此,对于实例性2位LM代码,图18的步骤610将使代码位的位次序预定为上部位在下部位之前。
在步骤620中,读取存储器单元群组,且确定所述群组的每一存储器单元中的存储器状态。
在步骤622中,通过使用经表达为“上部位下部位”的实例性2位LM代码,存储器状态“Gr”将被编码为“11”、“A”被编码为“01”、“B”被编码为“00”且“C”被编码为“10”。在一个实施例中,可在两遍中感测每一存储器单元的2位数据,一者作为由来自所述页的每一存储器单元的下部位组成的下部逻辑页数据,且另一者作为如分别在图13A和图13B中所示的上部逻辑页数据。下部逻辑页读取遍涉及在DB处感测,而上部逻辑页遍次涉及两个子遍,一者在DA处且另一者在DC处。在另一实施例中,可在“全序列”模式下感测2位数据,其中通过分别在三个子遍中相对于读取定界阈值DA、DB和DC进行感测来在一遍中一起感测所述两个位。
在步骤624中,锁存来自所述群组的每一存储器单元的2位数据。举例来说,图9中所示的数据锁存器434-1和434-2可用以锁存每一存储器单元的下部位和上部位。
在步骤626中,将所锁存的数据分组为对应于2位代码中的代码位数目的两个数据群组。第一者为下部位数据群组,其收集来自所述存储器单元群组的所有下部位。类似地,第二者为上部位数据群组,其收集来自所述存储器单元群组的所有上部位。
在步骤630中,一次一个群组地对来自每一数据群组的位进行数据处理。将来自每一数据群组的位输出到控制器以用于数据处理,且返回任何修改以更新数据群组。在此情况下,根据步骤610中给出的预定次序(即,上部位数据群组随后为下部位数据群组)来处理所述两个数据群组。因此,通过将上部位输出到控制器以用于数据处理且返回任何经修改的位以更新上部位数据群组来首先处理上部位数据群组。这接着跟随的是下部位数据群组的处理。
在步骤632中,在步骤630中的处理第一锁存器群组的第一迭代期间,尚无经处理的数据可用于同时编程。
在步骤634中,由于并非2位代码的所有代码位均可用,所以操作返回到步骤630。
在步骤630(2)中,接下来处理下部位数据。附加到“630”的“(2)”用以表示所述步骤的第二迭代。
在步骤632(2)中,上部位数据群组已在先前步骤632中受到处理,其中任何更新数据处于适当位置处。可使用可用的上部位数据来继续进行编程。具有“1”的存储器单元不被编程,且具有“0”的存储器单元将被编程直到作为可仅使用上部位解码的状态“A”的下一经编程状态。使用上部位数据群组的编程与在步骤630(2)中的下部位数据群组的处理同时发生。
在步骤634(2)中,由于并非2位代码的所有代码位均可用来完成编程,所以操作返回到步骤630(3)。
在步骤630(3)中,所有上部位和下部位数据群组均已被处理,所以不存在更多群组要处理。
在步骤632(3)中,除了上部位以外,下部位现在也可用。因此,可使用所有代码位(“上部、下部”)来在全序列模式下继续编程。图19(3)展示具有“11”的单元将保持为“Gr”,具有“10”的单元将从“Gr”编程到“C”,具有“01”的单元将保持处于“A”,且具有“00”的单元将从“A”编程到“B”。
在步骤634(3)中,在2位代码的所有2个代码位均可用于完成编程之后,操作结束。
可将在步骤630中所描述的编程模式看作“自适应全序列”编程。其稍类似于在图12中所描述的“全序列”编程。不同之处在于,在全序列情况下,所有位(在此情况下,下部位和上部位两者)均用以辨别所述页的每一单元将被编程到什么目标状态。从经擦除状态开始将编程应用于所有单元,且随着每一单元被编程达到其目标状态,禁止其受到进一步编程。另一方面,在自适应全序列情况下,初始、模糊或不够完整的位信息不足以用来识别所述页的每个存储器单元的目标状态,但足以区分应固持在给定存储器状态下的存储器单元与将被编程到下一状态的存储器单元。随着更多位信息变得可用,解析率变得更精细,且编程可继续进行到越来越高的存储器状态。最终,当所有位变得可用时,编程变为全序列编程。因此,在自适应全序列编程中,一些单元的编程可获得“领先”,而不等待所有位变得可用。
图20(0)到图20(4)说明将3位LM代码用于图18中所示的高速缓存复制方案的编码和编程部分的实例。类似于图14(0),图20(0)说明4状态存储器阵列的阈值电压分布。在所述情况下,步骤600中的存储器单元每一者可编程到八个存储器状态中的一者。图20(4)说明如步骤602中提供的用于所述八个存储器状态中的每一者的实例性3位LM编码。
如图20(4)中所示,3位LM代码具有三个代码位,即下部位、中部位和上部位。在页高速缓存复制的情况下,复制目的地为经擦除存储器单元页,且其初始阈值分布在图20(1)中展示。
图19(1)到图19(4)展示根据本发明优选实施例的用于3位LM代码的自适应全序列编程。
将3位LM代码应用于如图18中所示的高速缓存页复制方案类似于早先描述的2位LM代码的情况。本质上,存在由三个代码位(即,“下部、中部、上部”位)编码的八个状态。
类似于图14(0),图20(0)说明8状态存储器阵列的阈值电压分布。在页高速缓存复制的情况下,复制目的地为经擦除存储器单元页,且其初始阈值分布在图20(1)中展示。
下部、中部和上部位的3个代码位根据其从最低经编程状态解析的能力而分级。将从图20(2)看到,对于3位LM代码,上部位能够区分应固持于“Gr”状态(上部位=1)或者被允许编程到下一经编程状态(上部位=0)的单元。类似地,从图20(3)看到,上部位与中部位的组合能够区分应固持于“Gr”或“A”或者应被允许编程到“B”的单元。类似地,从图20(4)看到,使3位代码完整的上部、中部和下部位的组合能够区分所有可能的存储器状态,且可在全序列模式下继续进行编程。因此,3位LM代码经排序为上部位随后为中部位且接着为下部位。
所述3个代码位(上部位、中部位和下部位)产生三个数据群组,每一代码位产生一个群组。类似于早先描述的2位情况,首先处理上部位数据群组。这接着跟随的是中部位数据群组。随着中部位数据群组正被处理,使用上部位数据群组发生编程。稍后,随着下部位数据群组正被处理,使用上部位数据群组和中部位数据群组两者发生编程。最后,在下部位数据群组已被处理之后。所述编程将处于使用3位LM代码的所有三个代码位的全序列模式下。
结合图18描述的高速缓存页复制方案在至少三个相互关联的方面中改进性能。
第一,在自适应全序列模式下进行编程允许施加到字线的编程电压为单调递增函数。可在一遍中在整个阈值窗上从最低存储器状态到最高存储器状态进行编程。这与多遍式编程形成对比,在多遍式编程的情况下,编程电压将必须在每一遍开始时从初始编程电压重新开始。
第二,自适应特征允许编程即使在并非所有代码位均可用以充分解析存储器状态时也可开始。编程可在所述多位代码中的甚至一个位可用时立即开始。
第三,由于对每一存储器单元的编程可通过逐步地一次添加一位来进行,所以在第二位数据群组正通过同时经数据处理来准备好的同时,第一位数据群组可用以编程所述存储器单元群组。因此,可将数据处理周期隐藏于编程时间后。将看到,对于n位代码,图18中所描述的发明性高速缓存页复制方案允许将n-1个数据处理操作隐藏于编程时间后。举例来说,对于采用2位代码,节省了一个数据处理操作周期。对于3位代码,节省了两个数据处理操作周期。
最后,如将在以下部分中看到,即使在对由于相邻字线上的数据引起的扰动效应进行先行校正的情况下,本发明性高速缓存页复制方案也可通过最少的数据锁存器来实施。对于n位存储器,数据锁存器的数目为每存储器单元n+1个。
具有对来自邻近字线的扰动的校正(LA读取)的高速缓存页复制
在优选实施例中,在对由于邻近字线(“WL”)引起的扰动进行补偿的情况下读取LM编码数据页。为了补偿WL-WL浮动栅极耦合效应,先行(“LA”)读取经实施以基于由于在邻近WLm+1中编程的状态引起的扰动来校正WLm上的读取。LA读取技术已在由尼玛·穆克勒斯(Nima Mokhlesi)于2006年3月17日申请的题为“具有耦合补偿的用于非易失性存储装置的读取操作(READ OPERATION FOR NON-VOLATILESTORAGE WITH COMPENSATION FOR COUPLING)”的第11/384,057号美国专利申请案中揭示,所述申请案的全部内容以引用的方式并入本文中。
除了对所读取数据的仅有双向触发外,多位编码和“LA”校正两者将似乎还需要额外的锁存器和总线活动。然而,结合图18所描述的高速缓存页复制方案仍通过用于每一n位存储器单元的最少n+1个锁存器来实现。
在对选定字线WLm的读取操作期间,对在非易失性存储器读取操作期间的浮动栅极耦合效应的补偿需要存取从邻近字线WLm+1读取的数据。本质上,读取/写入电路(例如,图1的270A、270B)需要在确定存储于WLm中的数据值的同时存取字线WLm+1数据。这可向存储器设计者提出挑战,尤其是当试图使专用于特定补偿技术的芯片空间最小化时。请考虑具有存储两个数据位的存储器单元的存储器装置。如果来自相邻字线WLm+1的数据将在对选定字线WLm的读取操作期间为可用的,则设计者可选择包括足够的数据锁存器,使得在选定字线WLm处的读取操作期间,可同时存储来自字线WLm+1和字线WLm的数据。如果每一存储器单元存储两个数据位,则用于每个位线的四个数据锁存器是必要的。两个数据锁存器可存储来自字线WLm+1的两个数据位,且另外两个数据锁存器可存储来自字线WLm的两个数据位。类似地,可针对三位装置使用三个额外锁存器,针对四位装置使用四个额外锁存器,等等。尽管此技术是有效的,但在一些实施方案中,由于空间限制的缘故,针对每一单元所存储的位的数目而在每一位线处添加数据缓存器可能是不可接受的。
使用最少数据锁存器的优选LA读取方案已在由梅文龙(Man Lung Mui)和李晟弼(Seungpil Lee)于2006年12月28日申请的题为“非易失性存储器读取操作中具有有效数据锁存器指派的完整字线先行(COMPLETE WORD LINE LOOK AHEAD WITHEFFICIENT DATA LATCH ASSIGNMENT IN NON-VOLATILE MEMORY READOPERATIONS)”的第11/617,544号美国专利申请案中描述,所述申请案的全部内容以引用的方式并入本文中。
在优选的LA读取方案中,仅需要n+1个锁存器来执行n位存储器单元的LA读取。本质上,首先读取WLm+1的扰动数据。对于n位WLm+1读取,这将占据每单元n个锁存器。每单元的额外锁存器用以存储指示给定单元的n个锁存器中的数据是属于WLm+1还是属于WLm的旗标。接着,执行对WLm的一系列补偿读取。
可通过依据扰动强度而偏置字线读取电压来实行补偿。举例来说,如果WLm+1上的邻近单元处于状态“Gr”,则不存在扰动且将在没有偏压的情况下执行WLm处的读取。如果WLm+1上的邻近单元处于状态“A”,则将存在第一数量的偏压。如果WLm+1上的邻近单元处于状态“B”,则将存在第二数量的偏压,等等。
或者,可通过依据所需要的校正而移位用于读取给定存储器状态的定界阈值电压来实行补偿。
在每一补偿读取遍之后,确定相应存储器单元的存储器状态,且其数据替换对应锁存器中的对应WLm+1数据,并且设定旗标以指示WLm数据。一般来说,对于n位存储器,在WLm+1上将存在2n个可能的存储器状态且因此存在相同数目的补偿值。当读取WLm时,将存在2n-1个定界点来区分四个可能的存储器状态。因此,一般来说,将存在2n(2n-1)数目的LA读取遍来完成对WLm的补偿读取。举例来说,2位存储器将具有总共12个读取遍,且3位存储器将具有总共56个读取遍。在完成了LA读取之后,锁存器中的所有WLm+1数据将由WLn数据替换。因此,优选的LA读取技术在读取期间需要每存储器单元n+1个锁存器,且在完成读取之后需要n个锁存器。
图21A到图21B展示描述使用3个数据锁存器对实例性2位存储器执行LA读取的优选方法的流程图。针对每单元存储两个数据位的四状态装置呈现此实例,这类似于在图11(0)中所示的实例。在对由于WLm+1上的邻近存储器单元引起的耦合效应进行补偿的情况下读取字线WLm上的存储器单元群组。在状态“A”电平(介于状态“Gr”与“A”之间)、状态“B”电平(介于状态“A”与“B”之间)和状态“C”电平(介于状态“B”与“C”之间)处执行对每一存储器单元的感测。当在每一电平处感测时提供补偿以考虑在随后编程的字线WLm+1处的邻近存储器单元的四个电位状态中的每一者。
为了选择用于每一存储器单元的适当感测操作的结果,针对每一位线存储关于字线WLm+1上的邻近存储器单元的信息,同时感测WLm处的对应单元。用于位线的处理器将使用所述信息来选择适当感测操作的结果。举例来说,在2位情况下,用于每一位线的数据锁存器(DL0和DL1)集合负责存储从选定字线的存储器单元读取的数据。用于每一位线的同一数据锁存器集合还将存储关于邻近于选定字线的字线的存储器单元的信息。用于每一位线的额外数据锁存器DL2作为旗标而操作,其存储关于数据锁存器正存储选定字线还是邻近字线的数据的指示。
因此,图21A到图21B中的技术有效地利用用于每一位线的数据锁存器,使得不必将附加锁存器集合用于存储来自邻近字线WLm+1的数据。在图21A到图21B的实例中,存储器单元存储两个数据位,所以使用三个数据锁存器。将了解,所揭示的原理可延伸到每单元具有不同数目的位(例如,3、4或4个以上)的实施方案。一般来说,用于每一位线的所需数据锁存器的数目等于比由每一个别存储器单元所存储的位的数目多一。单一附加锁存器用于识别当前所存储的数据的起源的目的。
在图21A到图21B中,将标记为DL0和DL1的两个数据锁存器用于每一位线来存储从对应位线的存储器单元读取的数据。标记为DL2的第三数据锁存器用以存储一旗标,所述旗标指示当前存储于数据锁存器DL0和DL1中的数据是否对应于来自选定字线WLm的数据,或者所述数据是否对应于来自邻近于选定字线的字线WLm+1的数据。
在步骤700处,通过读取邻近字线WLm+1来开始读取操作。可在图11(0)中所示的三个正常参考电平DA、DB和DC处读取相邻字线。在一个实施例中,当读取WLm+1时不施加补偿。在步骤702处,确定邻近字线的存储器单元的数据值。在步骤704处,将字线WLm+1处的每一位线的存储器单元的数据值存储于用于所述位线的数据锁存器DL0和DL1的对应集合中。在步骤706处,将用于每一位线的第三数据锁存器DL2设定为逻辑0以指示数据锁存器DL0和DL1中的数据对应于来自WLm+1处的存储器单元的数据。
在定界阈值电平中的每一者处将对WLm执行一群组子读取(WLm+1的四个可能相邻状态中的每一者具有一个子读取)以区分WLm处的两个状态。
因此,在步骤708到722处,针对选定字线WLm执行在状态“A”电平(介于状态“Gr”与“A”之间)处的一群组子读取。步骤708处的第一子读取不提供针对浮动栅极耦合的补偿。
在步骤710处,用于每一位线的处理器确定是否将更新用于所述位线的数据锁存器。对于在步骤708的子读取期间选定字线的存储器单元不导电的位线,处理器不会改变存储于数据锁存器中的任何值。对于存储器单元导电的位线,处理器确定数据锁存器DL0和DL1当前是否正存储对应于状态“Gr”的数据。举例来说,如果使用图11(3)的数据指派,则处理器确定所述锁存器是否均正存储逻辑1。如果所述锁存器并非正存储逻辑11,则处理器不会改变数据锁存器中的值。如果两个锁存器均正存储11,则处理器确定第三数据锁存器DL2是否正存储逻辑0。逻辑0指示锁存器DL0和DL1正存储来自WLm+1的数据且应被覆写。在一个实施例中,处理器可首先检查锁存器DL2,且仅在DL2正存储逻辑0的情况下检查锁存器DL0和DL1。如果对于导电存储器单元来说两个条件均被满足,则将DL0和DL1设定为用于经擦除状态的预定数据值。将第三数据锁存器DL2设定为1以指示DL0和DL1现正存储字线WLm的数据。DL2中的逻辑1阻止锁存器DL0和DL1在随后的子读取期间被覆写。
在步骤712处,执行另一状态“A”子读取。此时,施加对应于在WLm+1处被编程到状态“A”的邻近存储器单元的补偿。
每一位线处的处理器执行另一逻辑序列来确定是否更新用于具有导电存储器单元的位线的锁存器。如果DL0和DL1并非正存储状态“A”的数据(例如,10),则不采取行动。如果其正存储状态“A”的数据,则处理器确定DL2是否正存储0以指示当前存储了WLm+1数据。如果DL2被设定为0,则处理器用状态“Gr”的数据覆写DL0和DL1。处理器将DL2设定为1以指示所述锁存器现存储来自WLm的数据。
在步骤716处,在WLm处执行状态“A”子读取,同时施加基于在WLm+1处的经编程到状态“B”的单元的补偿。对于导电存储器单元,对应位线处理器确定DL0和DL1是否正存储对应于状态“B”的数据(例如,00)。如果否,则不采取行动。如果是,则处理器确定DL2是否正存储逻辑0。如果否,则不采取进一步行动。如果DL2被设定为0,则用状态“Gr”的预定数据覆写DL0和DL1,且将DL2设定为1以指示所述锁存器现正存储来自WLm的数据。
在步骤720处,执行状态“A”电平处的最后子读取。施加基于在WLm+1处的处于状态“C”的邻近单元的补偿。对于导电存储器单元,对应位线处理器确定所述锁存器是否正存储状态1的数据(例如,01)。如果DL2被设定为2,则不采取行动。如果DL2被设定为0,则处理器确定DL2是否正存储0。如果否,则不采取进一步行动。如果是,则处理器用状态“Gr”的预定数据覆写DL0和DL1且将DL2设定为1。
在步骤724到744处,针对字线WLm执行在状态“B”电平处的一序列子读取。
步骤724处的初始子读取不提供对浮动栅极耦合的补偿。此子读取的结果适用于具有在WLm+1处的处于经擦除状态“Gr”的邻近单元的那些单元。对于导电存储器单元,对应处理器确定用于所述位线的DL0和DL1是否正存储状态“Gr”的数据。此步骤检查以确定WLm处的当前感测是针对所述单元应存储的数据的感测。如果DL0和DL1不对应于状态“Gr”,则不采取行动。如果DL0和DL1匹配状态“Gr”,则处理器确定DL2是否正存储逻辑0以指示DL0和DL1中的数据是针对WLm+1且并非选定字线WLm。如果DL2被设定为1,则处理器并不覆写DL0和DL1中的数据。逻辑1指示DL0和DL1数据来自WLm,且因此不应被覆写。在步骤726处,如果DL2被设定为0,则处理器用当前子读取集合的数据覆写DL0和DL1中的数据。在此情况下,处理器将DL0和DL1设定为状态“A”数据(例如,10)。处理器将还将DL2设定为1以指示DL0和DL1现正存储来自选定字线WLm的数据且在WLm处的随后子读取期间不应被覆写。
在步骤728处,在字线WLm处执行状态“B”子读取,同时施加基于在WLm+1处的处于状态“A”的邻近单元的补偿。对于导电存储器单元,用于对应位线的处理器确定DL0和DL1是否正存储状态“A”的数据。如果否,则不采取行动。如果是,则处理器确定DL2是否正存储逻辑0。如果否,则针对所述位线不采取进一步行动。如果是,则处理器用对应于状态“A”的数据覆写DL0和DL1中的数据。处理器还将DL2设定为逻辑1。
在步骤732处,读取WLm,同时施加对在WLm+1处具有处于状态“B”的邻近单元的存储器单元的补偿。如果存储器单元为导电的,则用于对应位线的处理器确定用于所述位线的DL0和DL1是否正共享状态“B”数据(例如,00)。如果它们正共享,则处理器确定DL0和DL2中的数据是来自WLm(DL2=1)还是WLm+1(DL2=0)。如果数据来自WLm+1,则处理器用状态“A”的预定数据覆写DL0和DL1。处理器还将DL2设定为1。如果不满足任一条件,则处理器不更改DL0到DL2的内容。
在步骤736处,在WLm处执行状态“B”子读取,同时施加基于在WLm+1处的处于状态“C”的邻近单元的补偿。对于导电存储器单元,处理器确定DL0和DL1是否正存储状态“C”的数据(例如,01)。如果否,则不采取行动。如果是,则处理器确定DL2是否正存储逻辑0。如果否,则不采取行动。如果是,则处理器用状态“A”的数据覆写DL0和DL1中的数据且将DL2设定为逻辑1。
步骤740到756在状态“C”读取参考电压电平下执行一集合的子读取。
在步骤740处执行第一子读取,其不包括对浮动栅极耦合的补偿。对于导电存储器单元,对应的位线处理器确定锁存器DL0和DL1是否存储状态“Gr”的数据。如果否,则在所述位线处不采取行动。如果是,则处理器确定DL2是否正存储逻辑0。如果否,则不改变数据锁存器,因为它们已经共享WLm的数据。如果DL2被设定为0,则对应处理器用对应于状态“B”的预定数据(例如,00)覆写DL0和DL1中的数据。处理器还将DL2设定为1以指示DL0和DL1现正存储WLm数据。
在步骤744处,执行状态“C”子读取,同时施加基于处于状态“A”的邻近存储器单元的补偿。对于导电单元,位线处理器确定DL0和DL1是否正存储状态“A”的数据。如果否,则不采取行动。如果是,则处理器用状态“B”的数据覆写锁存器DL0和DL1,且将DL2设定为逻辑1。
在步骤748处,执行状态“C”子读取,同时施加基于处于状态“B”的邻近存储器单元的补偿。对于导电单元,位线处理器确定DL0和DL1是否正存储状态“B”的数据。如果否,则不采取行动。如果是,则处理器用状态“B”的数据覆写锁存器DL0和DL1,且将DL2设定为逻辑1。
在步骤752处,执行最后的状态“C”子读取,同时施加基于处于状态“C”的邻近存储器单元的补偿。对于导电单元,位线处理器确定DL0和DL1是否正存储状态“C”的数据。如果否,则不采取行动。如果是,则处理器用状态“C”的数据覆写锁存器DL0和DL1,且将DL2设定为逻辑1。
在步骤756处执行最后的逻辑序列。位处理器确定用于任何位线的第三数据锁存器DL2是否被设定为0。仍将0存储于DL2中的任何位线在WLn处具有在任一状态电平下的任一子读取期间均不导电的存储器单元。因此,这些存储器单元处于最高经编程状态——状态“C”。用于这些位线的处理器将DL0和DL1设定为状态“C”的数据(例如,在LM模式下的逻辑01),且接着将DL2设定为1以指示所述锁存器现存储WLn的数据。
已相对于图21A到图21B中所示的2位实例描述了使用用于n位存储器的n+1个锁存器执行LA读取的技术。将明白的是,类似技术容易适用于n的其它值,例如n=3或更高。在一些存储器状态在其之间具有较宽裕度或对扰动更稳固的一些实施方案中,并不需要施加所有补偿以节省时间。
本文中所引用的所有专利、专利申请案、文章、书籍、说明书、其它公开案、文献和事物用于所有目的而全部以引用的方式并入本文中。就所并入的公开案、文献或事物中的任一者与本文献的文本之间的术语定义或使用的任何不一致性或冲突来说,本文献中的术语定义或使用应居主导地位。
尽管已相对于某些实施例描述了本发明的各种方面,但应理解,在所附权利要求书的全部范围内给予本发明以保护。

Claims (50)

1.一种在具有存储器单元阵列的非易失性存储器中将数据群组从第一存储器单元群组复制到第二存储器单元群组的方法,其中各个存储器单元每一者可编程到多个存储器状态中的一者,所述方法包含:
提供多位代码,所述多位代码具有用于编码所述多个存储器状态中的每一者的多个代码位;
预定所述代码位的位次序,使得随着更多的较高阶代码位可用,更多的较高经编程状态是可解码的;
读取所述第一存储器单元群组中的存储器单元以确定其中的所述存储器状态;
用所述多位代码将每一所读取的存储器状态编码为多位数据;
锁存所述第一存储器单元群组中的每个存储器单元的所述多位数据;
将所述所锁存的数据分组为与代码位数目一样多的数据群组,每一数据群组收集来自所述第一存储器单元群组中的每个存储器单元的相同代码位;
通过将每一数据群组的所述位输出到控制器以用于数据处理且返回任何经修改的位以更新每一数据群组,根据所述预定代码位次序而逐个数据群组地处理所述数据群组;
如果任何数据群组已被处理,则与任何额外数据群组处理同时地,编程所述第二存储器单元群组中的各个存储器单元直到可由来自所述经处理的数据群组的可用代码位解码的最高存储器状态;以及
重复所述处理和所述编程,直到所述多位代码的所有代码位均可用于完成所述编程为止。
2.根据权利要求1所述的方法,其进一步包含:
提供锁存器集合以用于锁存所述存储器单元群组中的每一存储器单元的所述多位数据,所述锁存器集合具有恰好用于所述多个代码位加上一额外位的容量。
3.根据权利要求1所述的方法,其中所述读取包括校正由于相邻字线的存储器单元引起的任何扰动效应。
4.根据权利要求1所述的方法,其中所述多位代码含有两个位。
5.根据权利要求1所述的方法,其中所述多代码含有三个位。
6.根据权利要求1所述的方法,其中所述多代码含有四个位。
7.根据权利要求1所述的方法,其中将所述存储器单元阵列组织成存储器单元的多个可擦除区块,且所述第一存储器单元群组和所述第二存储器单元群组属于不同的可擦除区块。
8.根据权利要求1所述的方法,其中将所述存储器单元阵列组织成存储器单元的多个可擦除区块,且所述第一存储器单元群组和所述第二存储器单元群组属于同一可擦除区块。
9.根据权利要求1所述的方法,其中所述非易失性存储器是快闪EEPROM。
10.根据权利要求1所述的方法,其中所述非易失性存储器具有NAND结构。
11.根据权利要求1所述的方法,其中所述非易失性存储器处于可移除式存储卡上。
12.根据权利要求1所述的方法,其中所述非易失性存储器具有具浮动栅极结构的存储器单元。
13.根据权利要求1所述的方法,其中所述非易失性存储器包含具有介电层结构的存储器单元。
14.根据权利要求2所述的方法,其中所述读取包括校正由于相邻字线的存储器单元引起的任何扰动效应。
15.根据权利要求2所述的方法,其中所述多位代码含有两个位。
16.根据权利要求2所述的方法,其中所述多代码含有三个位。
17.根据权利要求2所述的方法,其中所述多代码含有四个位。
18.根据权利要求2所述的方法,其中将所述存储器单元阵列组织成存储器单元的多个可擦除区块,且所述第一存储器单元群组和所述第二存储器单元群组属于不同的可擦除区块。
19.根据权利要求2所述的方法,其中将所述存储器单元阵列组织成存储器单元的多个可擦除区块,且所述第一存储器单元群组和所述第二存储器单元群组属于同一可擦除区块。
20.根据权利要求2所述的方法,其中所述非易失性存储器为快闪EEPROM。
21.根据权利要求2所述的方法,其中所述非易失性存储器具有NAND结构。
22.根据权利要求2所述的方法,其中所述非易失性存储器处于可移除式存储卡上。
23.根据权利要求2所述的方法,其中所述非易失性存储器具有具浮动栅极结构的存储器单元。
24.根据权利要求2所述的方法,其中所述非易失性存储器包含具有介电层结构的存储器单元。
25.一种非易失性存储器,其包含:
存储器单元阵列,其中各个存储器单元每一者可编程到多个存储器状态中的一者;
多位代码,其具有用于编码所述多个存储器状态中的每一者的多个代码位;
所述代码位的预定位次序,使得随着更多的较高阶代码位可用,更多的较高经编程状态是可解码的;
锁存器集合,其用于锁存存储器单元群组中的每一存储器单元的多位数据,所述锁存器集合具有恰好用于所述多个代码位加上一额外位的容量;
控制器,其响应于将数据群组从第一存储器单元群组复制到第二存储器单元群组的请求,其中所述控制器执行包含以下各项的操作:
读取所述第一存储器单元群组中的存储器单元以确定其中所编程的所述存储器状态;
用所述多位代码将每一所读取的存储器状态编码为多位数据;
锁存所述第一存储器单元群组中的每个存储器单元的所述多位数据;
将所述所锁存的数据分组为与代码位数目一样多的数据群组,每一数据群组收集来自所述第一存储器单元群组中的每个存储器单元的相同代码位;
通过将每一数据群组的所述位输出到控制器以用于数据处理且返回任何经修改的位以更新每一数据群组,根据所述预定代码位次序而逐个数据群组地处理所述数据群组;
如果任何数据群组已被处理,则与任何额外数据群组处理同时地,编程所述第二存储器单元群组中的各个存储器单元直到可由来自所述经处理的数据群组的可用代码位解码的最高存储器状态;以及
重复所述处理和所述编程,直到所述多位代码的所有代码位均可用于完成所述编程为止。
26.根据权利要求25所述的非易失性存储器,其中所述锁存器集合具有恰好用于所述多个代码位加上一额外位的容量。
27.根据权利要求25所述的非易失性存储器,其中所述读取包括校正由于相邻字线的存储器单元引起的任何扰动效应。
28.根据权利要求25所述的非易失性存储器,其中所述多位代码含有两个位。
29.根据权利要求25所述的非易失性存储器,其中所述多代码含有三个位。
30.根据权利要求25所述的非易失性存储器,其中所述多代码含有四个位。
31.根据权利要求25所述的非易失性存储器,其中所述存储器单元阵列被组织成存储器单元的多个可擦除区块,且所述第一存储器单元群组和所述第二存储器单元群组属于不同的可擦除区块。
32.根据权利要求25所述的非易失性存储器,其中所述存储器单元阵列被组织成存储器单元的多个可擦除区块,且所述第一存储器单元群组和所述第二存储器单元群组属于同一可擦除区块。
33.根据权利要求25所述的非易失性存储器,其中所述非易失性存储器是快闪EEPROM。
34.根据权利要求25所述的非易失性存储器,其中所述非易失性存储器具有NAND结构。
35.根据权利要求25所述的非易失性存储器,其中所述非易失性存储器处于可移除式存储卡上。
36.根据权利要求25所述的非易失性存储器,其中所述非易失性存储器具有具浮动栅极结构的存储器单元。
37.根据权利要求25所述的非易失性存储器,其中所述非易失性存储器包含具有介电层结构的存储器单元。
38.根据权利要求26所述的非易失性存储器,其中所述读取包括校正由于相邻字线的存储器单元引起的任何扰动效应。
39.根据权利要求26所述的非易失性存储器,其中所述多位代码含有两个位。
40.根据权利要求26所述的非易失性存储器,其中所述多代码含有三个位。
41.根据权利要求26所述的非易失性存储器,其中所述多代码含有四个位。
42.根据权利要求26所述的非易失性存储器,其中所述存储器单元阵列被组织成存储器单元的多个可擦除区块,且所述第一存储器单元群组和所述第二存储器单元群组属于不同的可擦除区块。
43.根据权利要求26所述的非易失性存储器,其中所述存储器单元阵列被组织成存储器单元的多个可擦除区块,且所述第一存储器单元群组和所述第二存储器单元群组属于同一可擦除区块。
44.根据权利要求26所述的非易失性存储器,其中所述非易失性存储器是快闪EEPROM。
45.根据权利要求26所述的非易失性存储器,其中所述非易失性存储器具有NAND结构。
46.根据权利要求26所述的非易失性存储器,其中所述非易失性存储器处于可移除式存储卡上。
47.根据权利要求26所述的非易失性存储器,其中所述非易失性存储器包含具有浮动栅极结构的存储器单元。
48.根据权利要求26所述的方法,其中所述非易失性存储器包含具有介电层结构的存储器单元。
49.一种非易失性存储器,其包含:
存储器单元阵列,其中各个存储器单元每一者可编程到多个存储器状态中的一者;
多位代码,其具有用于编码所述多个存储器状态中的每一者的多个代码位;
所述代码位的预定位次序,使得随着更多的较高阶代码位可用,更多的较高经编程状态是可解码的;
锁存器集合,其用于锁存存储器单元群组中的每一存储器单元的多位数据,所述锁存器集合具有恰好用于所述多个代码位加上一额外位的容量;
用于读取所述第一存储器单元群组中的存储器单元以确定其中所编程的所述存储器状态的构件;
用于用所述多位代码将每一所读取的存储器状态编码为多位数据的构件;
用于锁存所述第一存储器单元群组中的每个存储器单元的所述多位数据的构件;
用于将所述所锁存的数据分组为与代码位数目一样多的数据群组的构件,每一数据群组收集来自所述第一存储器单元群组中的每个存储器单元的相同代码位;
用于通过将每一数据群组的所述位输出到控制器以用于数据处理且返回任何经修改的位以更新每一数据群组来根据所述预定代码位次序而逐个数据群组地处理所述数据群组的构件;
如果任何数据群组已被处理,则与任何额外数据群组处理同时地,用于编程第二存储器单元群组中的各个存储器单元直到可由来自所述经处理的数据群组的可用代码位解码的最高存储器状态的构件;以及
用于重复所述处理和所述编程直到所述多位代码的所有代码位均可用于完成所述编程为止的构件。
50.根据权利要求49所述的非易失性存储器,其中所述锁存器集合具有恰好用于所述多个代码位加上一额外位的容量。
CN2008800009282A 2007-03-07 2008-02-29 非易失性存储器和用于高速缓存页复制的方法 Expired - Fee Related CN101548332B (zh)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
US11/683,356 2007-03-07
US11/683,356 US7502255B2 (en) 2007-03-07 2007-03-07 Method for cache page copy in a non-volatile memory
US11/683,365 US7499320B2 (en) 2007-03-07 2007-03-07 Non-volatile memory with cache page copy
US11/683,365 2007-03-07
PCT/US2008/055449 WO2008109411A1 (en) 2007-03-07 2008-02-29 Non-volatile memory and method for cache page copy

Publications (2)

Publication Number Publication Date
CN101548332A true CN101548332A (zh) 2009-09-30
CN101548332B CN101548332B (zh) 2012-06-20

Family

ID=39741449

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2008800009282A Expired - Fee Related CN101548332B (zh) 2007-03-07 2008-02-29 非易失性存储器和用于高速缓存页复制的方法

Country Status (2)

Country Link
US (1) US7502255B2 (zh)
CN (1) CN101548332B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103065678A (zh) * 2011-10-21 2013-04-24 点序科技股份有限公司 闪速存储器装置及其数据储存方法
CN108345470A (zh) * 2017-01-24 2018-07-31 阿里巴巴集团控股有限公司 一种数据处理、存储的方法、装置及电子设备
CN112802535A (zh) * 2018-06-06 2021-05-14 美光科技公司 用于操作单元板的方法及设备

Families Citing this family (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1256316A1 (en) 2001-05-07 2002-11-13 Move2Health B.V. Portable device comprising an acceleration sensor and method of generating instructions or advice
US7373820B1 (en) 2004-11-23 2008-05-20 James Terry L Accelerometer for data collection and communication
US8019940B2 (en) 2006-12-06 2011-09-13 Fusion-Io, Inc. Apparatus, system, and method for a front-end, distributed raid
US20080306762A1 (en) * 2007-06-08 2008-12-11 James Terry L System and Method for Managing Absenteeism in an Employee Environment
US20090048493A1 (en) * 2007-08-17 2009-02-19 James Terry L Health and Entertainment Device for Collecting, Converting, Displaying and Communicating Data
US20090093341A1 (en) * 2007-10-03 2009-04-09 James Terry L Music and Accelerometer Combination Device for Collecting, Converting, Displaying and Communicating Data
US7676332B2 (en) * 2007-12-27 2010-03-09 Kersh Risk Management, Inc. System and method for processing raw activity energy expenditure data
US20090204422A1 (en) * 2008-02-12 2009-08-13 James Terry L System and Method for Remotely Updating a Health Station
US20100016742A1 (en) * 2008-07-19 2010-01-21 James Terry L System and Method for Monitoring, Measuring, and Addressing Stress
KR101468149B1 (ko) * 2008-09-19 2014-12-03 삼성전자주식회사 플래시 메모리 장치 및 시스템들 그리고 그것의 읽기 방법
JP5259481B2 (ja) 2009-04-14 2013-08-07 株式会社東芝 不揮発性半導体記憶装置
US7978511B2 (en) * 2009-05-28 2011-07-12 Micron Technology, Inc. Data line management in a memory device
US8180994B2 (en) * 2009-07-08 2012-05-15 Sandisk Technologies Inc. Optimized page programming order for non-volatile memory
US8432740B2 (en) 2011-07-21 2013-04-30 Sandisk Technologies Inc. Program algorithm with staircase waveform decomposed into multiple passes
US8750045B2 (en) 2012-07-27 2014-06-10 Sandisk Technologies Inc. Experience count dependent program algorithm for flash memory
US9330014B2 (en) 2012-12-31 2016-05-03 Sunedison Semiconductor Limited (Uen201334164H) Method and system for full resolution real-time data logging
US9047211B2 (en) 2013-03-15 2015-06-02 SanDisk Technologies, Inc. Managing data reliability
TWI648737B (zh) * 2015-11-19 2019-01-21 鈺創科技股份有限公司 能夠快速寫入資料的記憶體電路
US10346097B2 (en) * 2015-11-26 2019-07-09 Samsung Electronics Co., Ltd. Nonvolatile memory device and storage device including nonvolatile memory device
US9721657B1 (en) * 2016-04-02 2017-08-01 Intel Corporation Managing threshold voltage shift in nonvolatile memory

Family Cites Families (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5095344A (en) * 1988-06-08 1992-03-10 Eliyahou Harari Highly compact eprom and flash eeprom devices
US5070032A (en) * 1989-03-15 1991-12-03 Sundisk Corporation Method of making dense flash eeprom semiconductor memory structures
US5172338B1 (en) * 1989-04-13 1997-07-08 Sandisk Corp Multi-state eeprom read and write circuits and techniques
US5343063A (en) * 1990-12-18 1994-08-30 Sundisk Corporation Dense vertical programmable read only memory cell structure and processes for making them
US5313421A (en) * 1992-01-14 1994-05-17 Sundisk Corporation EEPROM with split gate source side injection
US6222762B1 (en) * 1992-01-14 2001-04-24 Sandisk Corporation Multi-state memory
US5315541A (en) * 1992-07-24 1994-05-24 Sundisk Corporation Segmented column memory array
KR0169267B1 (ko) * 1993-09-21 1999-02-01 사토 후미오 불휘발성 반도체 기억장치
US5661053A (en) * 1994-05-25 1997-08-26 Sandisk Corporation Method of making dense flash EEPROM cell array and peripheral supporting circuits formed in deposited field oxide with the use of spacers
US5903495A (en) * 1996-03-18 1999-05-11 Kabushiki Kaisha Toshiba Semiconductor device and memory system
US5768192A (en) * 1996-07-23 1998-06-16 Saifun Semiconductors, Ltd. Non-volatile semiconductor memory cell utilizing asymmetrical charge trapping
KR100269114B1 (ko) * 1997-07-15 2000-10-16 윤종용 캐쉬 운영방법
US6768165B1 (en) * 1997-08-01 2004-07-27 Saifun Semiconductors Ltd. Two bit non-volatile electrically erasable and programmable semiconductor memory cell utilizing asymmetrical charge trapping
US6266273B1 (en) * 2000-08-21 2001-07-24 Sandisk Corporation Method and structure for reliable data copy operation for non-volatile memories
US6687158B2 (en) 2001-12-21 2004-02-03 Fujitsu Limited Gapless programming for a NAND type flash memory
US7196931B2 (en) * 2002-09-24 2007-03-27 Sandisk Corporation Non-volatile memory and method with reduced source line bias errors
US6657891B1 (en) * 2002-11-29 2003-12-02 Kabushiki Kaisha Toshiba Semiconductor memory device for storing multivalued data
US7490283B2 (en) * 2004-05-13 2009-02-10 Sandisk Corporation Pipelined data relocation and improved chip architectures
US7409473B2 (en) * 2004-12-21 2008-08-05 Sandisk Corporation Off-chip data relocation
US7882299B2 (en) * 2004-12-21 2011-02-01 Sandisk Corporation System and method for use of on-chip non-volatile memory write cache
US20060140007A1 (en) * 2004-12-29 2006-06-29 Raul-Adrian Cernea Non-volatile memory and method with shared processing for an aggregate of read/write circuits
US7447078B2 (en) 2005-04-01 2008-11-04 Sandisk Corporation Method for non-volatile memory with background data latch caching during read operations
US7206230B2 (en) * 2005-04-01 2007-04-17 Sandisk Corporation Use of data latches in cache operations of non-volatile memories
US7187585B2 (en) * 2005-04-05 2007-03-06 Sandisk Corporation Read operation for non-volatile storage that includes compensation for coupling
KR100648286B1 (ko) * 2005-07-04 2006-11-23 삼성전자주식회사 단일의 페이지 버퍼 구조로 멀티-비트 및 단일-비트프로그램 동작을 수행하는 플래시 메모리 장치
US7224614B1 (en) * 2005-12-29 2007-05-29 Sandisk Corporation Methods for improved program-verify operations in non-volatile memories
US7499319B2 (en) 2006-03-03 2009-03-03 Sandisk Corporation Read operation for non-volatile storage with compensation for coupling
WO2007131127A2 (en) 2006-05-05 2007-11-15 Sandisk Corporation Merging queued memory operation in a non-volatile memory
US7711890B2 (en) * 2006-06-06 2010-05-04 Sandisk Il Ltd Cache control in a non-volatile memory device
US7616505B2 (en) 2006-12-28 2009-11-10 Sandisk Corporation Complete word line look ahead with efficient data latch assignment in non-volatile memory read operations

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103065678A (zh) * 2011-10-21 2013-04-24 点序科技股份有限公司 闪速存储器装置及其数据储存方法
CN108345470A (zh) * 2017-01-24 2018-07-31 阿里巴巴集团控股有限公司 一种数据处理、存储的方法、装置及电子设备
CN108345470B (zh) * 2017-01-24 2021-10-08 阿里巴巴集团控股有限公司 一种数据处理、存储的方法、装置及电子设备
CN112802535A (zh) * 2018-06-06 2021-05-14 美光科技公司 用于操作单元板的方法及设备

Also Published As

Publication number Publication date
US7502255B2 (en) 2009-03-10
US20080219059A1 (en) 2008-09-11
CN101548332B (zh) 2012-06-20

Similar Documents

Publication Publication Date Title
CN101548332B (zh) 非易失性存储器和用于高速缓存页复制的方法
CN102460584B (zh) 在非易失性存储器器件内将以二进制格式存储的数据折叠为多状态格式
CN102918599B (zh) 具有基本程序序列和写中止检测的非易失性存储器和方法
US9455048B2 (en) NAND flash word line management using multiple fragment pools
JP5038292B2 (ja) 不揮発性メモリのキャッシュ動作におけるデータラッチの使用
CN100590743C (zh) 具有锁存器的非易失性存储器装置
KR101727349B1 (ko) 비휘발성 메모리 및 오류들을 관리하기 위한 가속화된 기입후 판독을 사용한 방법
US7499320B2 (en) Non-volatile memory with cache page copy
CN101512668B (zh) 对于快闪存储器中的循环效应的伪随机及命令驱动位补偿及其方法
US8464135B2 (en) Adaptive flash interface
US7606966B2 (en) Methods in a pseudo random and command driven bit compensation for the cycling effects in flash memory
KR20120106800A (ko) 데이터의 온-칩 폴딩을 사용한 복수-기어 제어를 가진 비휘발성 메모리
KR20120106801A (ko) 온-칩 폴딩을 위한 데이터 전송
CN102667945A (zh) 通过写入后读取和适应性重写来管理错误的非易失性存储器和方法
US9384839B2 (en) Write sequence providing write abort protection
CN101385088A (zh) 多电平单元非易失性存储器装置中的单锁存器数据电路
CN112650442B (zh) 存储器系统、存储器控制器及操作方法
CN111798904A (zh) 非易失性存储器装置、其操作方法和存储器系统
JP4791580B2 (ja) 不揮発性メモリおよびキャッシュページコピー方法
US9159373B2 (en) Enhanced block copy
US10115465B2 (en) Functional data programming in a non-volatile memory
US20230418742A1 (en) Out-of-order programming of first wordline in a physical unit of a memory device
US20230360705A1 (en) Memory programming using consecutive coarse-fine programming operations of threshold voltage distributions
CN115206393A (zh) 存储器装置及存储器装置的操作方法
CN116126583A (zh) 用于控制存储器装置的存储器控制器及其操作方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
ASS Succession or assignment of patent right

Owner name: SANDISK TECHNOLOGY CO., LTD.

Free format text: FORMER OWNER: SANDISK CORP.

Effective date: 20130129

C41 Transfer of patent application or patent right or utility model
TR01 Transfer of patent right

Effective date of registration: 20130129

Address after: American Texas

Patentee after: Sandisk Corp.

Address before: American California

Patentee before: Sandisk Corp.

C56 Change in the name or address of the patentee
CP01 Change in the name or title of a patent holder

Address after: American Texas

Patentee after: DELPHI INT OPERATIONS LUX SRL

Address before: American Texas

Patentee before: Sandisk Corp.

CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20120620

Termination date: 20200229

CF01 Termination of patent right due to non-payment of annual fee