CN1325262A - 印刷电路板及其制造方法 - Google Patents

印刷电路板及其制造方法 Download PDF

Info

Publication number
CN1325262A
CN1325262A CN01116866A CN01116866A CN1325262A CN 1325262 A CN1325262 A CN 1325262A CN 01116866 A CN01116866 A CN 01116866A CN 01116866 A CN01116866 A CN 01116866A CN 1325262 A CN1325262 A CN 1325262A
Authority
CN
China
Prior art keywords
substrate
weld zone
circuit board
printed circuit
pcb
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN01116866A
Other languages
English (en)
Other versions
CN1182761C (zh
Inventor
清水和浩
小松信夫
岸本聪一郎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Chemicals Corp
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Chemicals Corp, Sony Corp filed Critical Sony Chemicals Corp
Publication of CN1325262A publication Critical patent/CN1325262A/zh
Application granted granted Critical
Publication of CN1182761C publication Critical patent/CN1182761C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4611Manufacturing multilayer circuits by laminating two or more circuit boards
    • H05K3/4614Manufacturing multilayer circuits by laminating two or more circuit boards the electrical connections between the circuit boards being made during lamination
    • H05K3/4617Manufacturing multilayer circuits by laminating two or more circuit boards the electrical connections between the circuit boards being made during lamination characterized by laminating only or mainly similar single-sided circuit boards
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/36Assembling printed circuits with other printed circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/01Dielectrics
    • H05K2201/0137Materials
    • H05K2201/0154Polyimide
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/01Dielectrics
    • H05K2201/0183Dielectric layers
    • H05K2201/0195Dielectric or adhesive layers comprising a plurality of layers, e.g. in a multilayer structure
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/095Conductive through-holes or vias
    • H05K2201/09563Metal filled via
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/03Metal processing
    • H05K2203/0369Etching selective parts of a metal substrate through part of its thickness, e.g. using etch resist
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/11Treatments characterised by their effect, e.g. heating, cooling, roughening
    • H05K2203/1189Pressing leads, bumps or a die through an insulating layer
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/22Secondary treatment of printed circuits
    • H05K3/28Applying non-metallic protective coatings
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4602Manufacturing multilayer circuits characterized by a special circuit board as base or central core whereon additional circuit layers are built or additional circuit boards are laminated
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4688Composite multilayer circuits, i.e. comprising insulating layers having different properties
    • H05K3/4691Rigid-flexible multilayer circuits comprising rigid and flexible layers, e.g. having in the bending regions only flexible layers
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S428/00Stock material or miscellaneous articles
    • Y10S428/901Printed circuit
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • Y10T29/49126Assembling bases
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • Y10T29/49128Assembling formed circuit to base
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • Y10T29/49155Manufacturing circuit on or in base
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • Y10T29/49155Manufacturing circuit on or in base
    • Y10T29/49156Manufacturing circuit on or in base with selective destruction of conductive paths
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • Y10T29/49155Manufacturing circuit on or in base
    • Y10T29/49165Manufacturing circuit on or in base by forming conductive walled aperture in base

Abstract

一种印刷电路板,它通过减小衬底的整体尺寸和厚度减小了重量。该印刷电路板包括硬衬底2和软衬底3、4、5和6,硬衬底2包括一层芯体材料,芯体材料的至少一侧上承载一个焊接区23;软衬底3、4、5和6包括芯体材料33、36,芯体材料33、36的至少一个表面上突出地形成一个凸起32,用于电连接至焊接区38。硬衬底2和软衬底3-6由介于其间的粘结剂彼此模压成一体,焊接区和凸起彼此面对。

Description

印刷电路板及其制造方法
本发明涉及一种印刷电路板(印制导线板),该印刷电路板具有作为芯体材料的一个硬衬底,在硬衬底的至少一个表面上层叠一个软衬底,并且本发明还涉及该印刷电路板的制造方法。
在目前已知的印刷电路板中,有所谓的硬衬底和所谓的软衬底,硬衬底具有例如由玻璃纤维环氧树脂形成的刚性芯体材料,芯体材料承载布线图形,软衬底具有承载布线图形的软性芯体材料。
同时,在便携式高性能电子设备中,诸如在数字移动设备中,需要增大传输速率和存储容量,并且还需要减小设备的尺寸和重量,以改善其便于携带性。为了满足这种需要,要求印刷电路板增加I/O(输入/输出)引线并减小半导体的重量。
在上述的印刷电路板中,有一种多层印刷电路板,它具有多个层叠在一起的衬底和多个导电层。
但是,在多层硬衬底中,为了在各导电层之间建立电连接,需要在每个衬底中钻制一个通孔。如果形成这个通孔,芯体材料上设置的导电层和通孔的内壁表面就需要镀敷。由于这个原因,在多层硬衬底中,形成各导电层的铜箔就不能减小厚度,这样在进一步减小整个衬底的厚度和重量方面或其上形成精细图形方面就遇到了困难。另外,在多层硬衬底中,布线图形形成在芯体材料的每个表面上,在承载布线图形的芯体材料的每个表面上粘结另一芯体材料,并且在如此粘结的芯体材料上形成布线图形。由此,如果在制造过程中产生故障,在先粘结的衬底就要整个废弃,因此降低了合格率,使得难以提高生产效率或降低生产成本。
因此,本发明的目的是要提供一种印刷电路板和制造这种印刷电路板的方法,该印刷电路板可以通过减小整个衬底的尺寸和厚度来降低重量。
按照一个方面,本发明提供了一种印刷电路板,它包括:一个硬衬底,它具有位于一层芯体材料的至少一个表面上的一个焊接区;和一个软衬底,它包括突出地形成在一个绝缘层的至少一个表面上的一个凸起,凸起用于建立与焊接区的电连接,并且还包括位于其另一表面上的一个焊接区,其中,硬衬底和软衬底由介于其间的粘结剂彼此模压成一体,焊接区和凸起彼此面对。
按照另一方面,本发明提供了一种制造印刷电路板的方法,包括以下步骤:形成一个硬衬底,它包括位于一层芯体材料的至少一个表面上的一个焊接区;形成一个软衬底,它包括突出地形成在一个绝缘层的至少一个表面上的一个凸起,凸起用于建立与焊接区的电连接,并且还包括位于其另一表面上的一个焊接区;以及通过真空热压工艺,将硬衬底和软衬底通过介于其间的粘结剂彼此模压在一起,焊接区和凸起彼此面对。
在根据本发明的印刷电路板中,软衬底层叠在呈刚性的硬衬底的至少一个表面上,可以比层叠的硬衬底提供更多的电路,由此使得整个器件可以减小尺寸。该印刷电路板是通过将软衬底粘结在呈刚性的硬衬底上制造的,因此比多个软衬底粘结在一起要容易。另外,与设有多个导电层的多层硬衬底的情况不同,采用通过将承载制成的各布线图形的硬衬底和软衬底粘结得到的本发明的印刷电路板,可以电连接至任一所希望的层。
此外,在根据本发明的制造印刷电路板的方法中,没有采用如制造多层硬衬底的常规方法中使用的以下技术:在芯体材料的两侧表面上形成布线图形、将其它芯体材料粘结到承载布线图形的前述芯体材料的两侧以及进一步在后述芯体材料的两侧形成布线图形,因此组成印刷电路板的每个衬底可以在检查之后粘结定位,由此提高了产品合格率。另外,由于软衬底的铜箔镀敷次数少于硬衬底的镀敷次数,因此软衬底可以比硬衬底薄。由于印刷电路板是通过这些软衬底层叠制造的,因此它可以比层叠的硬衬底薄。
图1是剖视图,它显示出体现本发明的印刷电路板的主要部分。
图2是分解剖视图,它显示出体现本发明的印刷电路板的状态。
图3是剖视图,它显示出形成印刷电路板的硬衬底的主要部分。
图4是剖视图,它显示出形成印刷电路板的软衬底的主要部分。
图5A、5B和5C显示出硬衬底的制造过程,图5A是显示芯体材料的主要部分的剖视图,在芯体材料的两侧设有铜箔;图5B的剖视图显示出这样的状态:在芯体材料中形成一个通孔,并且铜箔被蚀刻;图5C的剖视图显示出这样的状态:在铜布线上形成第一镀层。
图6A、6B和6C显示出硬衬底的制造过程,图6A是显示芯体材料的主要部分的剖视图,在衬底两侧承载有铜箔;图6B的剖视图显示出这样的状态:在芯体材料中钻制有一个通孔,并且铜箔被蚀刻;图6C的剖视图显示出这样的状态:在第一镀层上形成第二镀层来遮挡树脂;图6D的剖视图显示出这样的状态:在第二镀层上形成第三镀层。
图7A、7B和7C显示出软衬底的制造过程,图7A的剖视图显示出这样的状态:在承载膜上形成一层铜膜(箔);图7B的剖视图显示出这样的状态:铜箔已被蚀刻而形成布线图形和凸起;图7C的剖视图显示出这样的状态:在铜箔表面上形成第一镀层。
图8A、8B和8C显示出软衬底的制造过程,图8A的剖视图显示出这样的状态:在聚酰胺酸(层)上涂敷光致抗蚀剂;图8C的剖视图显示出这样的状态:在曝光和显影之后光致抗蚀剂被去除,并且凸起的末端从聚酰胺酸(层)中突出。
图9A-9C显示出软衬底的制造过程,图9A的剖视图显示出这样的状态:聚酰胺酸转变成(聚酰)亚胺,形成了由聚酰亚胺构成的第一绝缘层;图9B的剖视图显示出这样的状态:另一承载膜粘结在承载凸起的表面上;图9C的剖视图显示出这样的状态:形成了由构图的铜箔构成的布线图形。
图10A、10B和10C显示出软衬底的制造过程,图10A的剖视图显示出这样的状态:聚酰胺酸涂敷在构图的铜箔上;图10B的剖视图显示出这样的状态:聚酰胺酸已被构图;图10C的剖视图显示出这样的状态:聚酰胺酸转变成(聚酰)亚胺,形成了由聚酰亚胺构成的第一绝缘层。
图11A和11B显示出将硬衬底和软衬底粘结在一起的工艺,图11A的剖视图显示出这样的状态:用作内层衬底的软衬底粘结到硬衬底;图11B的剖视图显示出这样的状态:用作外层衬底的软衬底粘结到用作内层衬底的软衬底。
图12的曲线图显示出用于将衬底粘结在一起的粘结剂的厚度与抗剥强度之间的关系。
图13的透视图显示出体现本发明的印刷电路板的一种改进形式。
下面将参照附图详细地描述根据本发明的印刷电路板及其制造方法。
参照图1和2,使用一个硬衬底2作为芯材,在硬衬底2的一个表面上层叠软衬底3、4,而在硬衬底2的另一个表面上层叠软衬底5、6。即,软衬底3、5成为粘结到硬衬底2的内层衬底,而软衬底4、6成为粘结到软衬底3、5的外层衬底。
硬衬底2包括芯体材料11,如图3所示。此芯体材料11是通过用环氧树脂浸渍玻璃(纤维)布形成的刚性衬底。对于此芯体材料,使用主要由氮或磷构成的阻燃化合物,替代诸如溴化合物之类的卤素化合物。在芯体材料11的两侧形成由铜箔构成的布线图形12、13。在承载布线图形12、13的芯体材料11中形成有通孔14、14,用于建立在芯体材料11的各表面上形成的布线图形12、13的电连接。在芯体材料11的各表面上形成的布线图形12、13上以及在通孔14、14的内壁表面上,诸如通过电解镀铜方法或化学镀铜方法形成有第一镀层15、16。在带有第一镀层15、16的通孔14、14中,例如填充绝缘树脂17,以使硬衬底2的表面平整。即,在硬衬底2中,通孔14被填充,以提供各表面上层叠的软衬底3、5的凸起的可靠接触,同时保证软衬底3、5的有效粘结。
在第一镀层15、16上形成有第二镀层18、19,用于形成一个导电层,甚至在填充到通孔14、14的绝缘树脂17的每一表面上也形成此导电层。第二镀层18、19设置在树脂17的表面上,用于提供与软衬底3、5的凸起的有效电连接。虽然这里树脂17是绝缘的,但为了提供膏状布线图形12、13的更可靠电连接,也可以填充导电材料。在第二镀层18、19上,形成有第三导电层21、22,第三导电层21、22是通过镀敷具有更高导电性的金形成的。在按上述方式构成的硬衬底2中,位于通孔14、14上方的部分用作焊接区23、23,它们用于电连接至软衬底3、5的凸起。
由于按上述方式构成的硬衬底2是一个刚性衬底,软衬底3、4、5和6可以容易地粘结到其两侧表面上,硬衬底2则是作为芯材。
如上所述层叠在硬衬底2上的软衬底3、4、5和6是按以下方式构成的。由于软衬底3、4、5和6具有相似的结构,下面作为一个例子对层叠在硬衬底2的一个表面上的软衬底3进行说明。
这个软衬底3具有铜箔31,铜箔31形成布线图形30,如图4所示。在铜箔31的一个表面上,形成有第一绝缘层33,第一绝缘层33是由诸如聚酰亚胺之类的阻燃材料形成的。在铜箔31上,通过镀镍形成有第一镀层34,用于提高与由聚酰亚胺形成的第一绝缘层33的接触紧密性。在铜箔31的另一表面上,形成有第二绝缘层36,第二绝缘层36例如由聚酰亚胺形成。对第二绝缘层36进行构图形成一个开口37,用于使铜箔31外露,以在此形成焊接区38、38。在通过第一绝缘层33外露的凸起32、32的末端上以及在焊接区38、38的表面上,通过镀敷导电性优异的金,形成第二镀层39、39。对于软衬底3,本发明人参考了对应的日本专利申请(日本专利申请2000-210482)。
焊接区38、38设置在铜箔31的另一表面上,并且特别是设置在例如对着凸起32的位置处。参照图1和2,软衬底3、5的凸起32、32连接至硬衬底2的焊接区23、23,而软衬底4、6的凸起32、32连接至层叠在硬衬底2上的软衬底3、5的焊接区38、38。在形成外层的软衬底4、6的焊接区38、38上,安装电子元件,诸如IC芯片。
如图1和2所示,通过粘结剂7、7、7、7,硬衬底2粘结至软衬底3、5,软衬底3粘结至软衬底4,软衬底5粘结至软衬底6。这些衬底2-6通过真空热压工艺连接在一起。由于在安装电子元件时回流焊接温度达到230℃,因此作为粘结剂7、7、7、7要使用具有优异的耐热性的粘结剂。特别是,使用环氧丙烯树脂粘结剂作为粘结剂7,它不使用卤素化合物,以便呈现耐热性并且在焚烧时不释放有毒物质。粘结剂7、7、7、7形成12-25μm的厚度。也就是说,如果粘结剂7的厚度小于12μm,不能产生足够的衬底粘结强度,而如果厚度大于25μn,凸起32、32不能从粘结剂7中凸出,这样就不能实现与焊接区23、38的电连接。另外,当固化时,粘结剂7、7、7、7固化并且在厚度方向上收缩,导致在相互靠近的方向上拉拽相邻衬底,从而保证了焊接区和凸起之间的可靠连接。
由于印刷电路板1是由软衬底3-6构成的,软衬底3-6层叠在呈刚性的硬衬底2的两侧表面上,因此在软衬底3、4、5、6上可以形成精细的图形来构成更多的电路,从而减小总体尺寸。另外,由于印刷电路板1是通过将软衬底3-6粘结到呈刚性的硬衬底2上制备的,与软衬底相互粘结的情况相比,粘结可以更容易。此外,由于印刷电路板1的软衬底3-6粘结到其上具有制成的布线图形的硬衬底2,正如后面所描述的,因此,与具有多个导电层的多层硬衬底2不同,可以自由地电连接到任一层。再者,由于在该印刷电路板1中软衬底3-6层叠在硬衬底2上,因此该印刷电路板可以减小整体厚度。
另外,由于印刷电路板1的硬衬底2的通孔14中填充有树脂17,软衬底4、6的表面平整化,从而保证了电子元件的方便安装。此外,由于在该印刷电路板1中,对于硬衬底2的芯体材料11,未使用卤素化合物作为阻燃材料,并且对于软衬底3-6,使用聚酰亚胺替代卤素化合物,同时没有使用卤素化合物作为粘结剂7,因此可以防止在焚烧时产生有毒物质。
下面参照附图说明制造上述的印刷电路板1的方法。在该印刷电路板1中,衬底2-6是相互分离地制造的,如图2所示。
首先说明硬衬底2的制造方法,硬衬底2用作印刷电路板1的芯。芯体材料11是通过用环氧树脂浸渍玻璃(纤维)布形成的刚性衬底,如图5A所示。对于此芯体材料,使用主要由氮或磷构成的阻燃化合物,替代诸如溴化合物之类的卤素化合物,以便在焚烧时不产生有毒物质。在芯体材料11的两侧表面上粘结有用于形成布线图形12、13的导电层12a、13a。这些导电层12a、13a是由各自厚度为12μm的铜箔形成的。
在承载导电层12a、13a的芯体材料11中,通过具有0.2mm的钻头直径的钻头形成有通孔14、14,用于建立导电层12a、13a之间的电连接,如图5B所示。随后,对带有通孔14、14的芯体材料11进行高压水冲洗,去除通孔14、14中存留的毛刺。然后,进行化学去污处理,去除通孔14、14中未由高压水冲洗去除的毛刺。例如,通过硫酸法、铬酸法或通过高锰酸盐法实现通孔14、14中的毛刺去除。同时,如果由上述的高压水冲洗可以充分地去除油污,这个化学去污工艺可以省略。在通孔14、14中的毛刺被充分地去除了的芯体材料11中,为了减小硬衬底2的厚度和为了形成精细的图形,对导电层12a、13a进行软蚀刻(soft-etch)。
在其中形成通孔14、14的的导电层12a、13a上,通过电解镀铜方法或化学镀铜方法形成有第一镀层15、16,以提供导电层12a、13a的电连接,如图5C所示。第一镀层15、16形成约10μm的厚度,以使导电层12a、13a和第一镀层15、16组合在一起的厚度大约为22μm。
随后,如图6A所示,在带有第一镀层15、16的芯体材料11的通孔14、14中,填充绝缘树脂17,以使芯体材料11的表面平整。由此,在硬衬底2中,通孔14被树脂17填覆,使芯体材料11的表面平整,从而保证了在通孔14、14上与软衬底3、5的凸起32、32的可靠接触。为了保证布线图形12、13的更可靠电连接,可以向通孔14、14中填充膏状导电材料。
随后,如图6B中所示,为了减小硬衬底2的厚度和为了形成精细的图形,对第一镀层15、16进行软蚀刻。具体地讲,对第一镀层15、16进行软蚀刻,使导电层12a、13a和第一镀层15、16组合在一起的厚度大约为17μm。
随后,如图6C所示,在被软蚀刻的第一镀层15、16上,通过电解镀铜方法或化学镀铜方法形成有第二镀层18、19,以在填充到通孔14、14的树脂17上形成一个导电层,从而保证与软衬底3、5的凸起32、32的有效电连接。具体地讲,第二镀层18、19形成为约10μm的厚度,使得第二镀层18、19的总厚度约为17-27μm。
然后,如图6D所示,在带有第二镀层18、19的芯体材料11上粘结一层干的薄膜,按照构图的方式,对其进行曝光、显影和蚀刻。在第二镀层18、19上镀敷呈优异导电性的金,如图3所示,形成了第三导电层21、22。这形成了软衬底3、5的凸起32、32的焊接区23、23。随后,使用溶剂,借助于黑化工艺,对第三导电层21、22的表面进行表面氧化处理,以提高与粘结剂7的接触紧密性,粘结剂7用于粘结软衬底3、5。在印刷电路板1中,如此完全构图的硬衬底2被用作芯材,软衬底3、4层叠在硬衬底2的一个表面上,而软衬底5、6层叠在硬衬底2的另一表面上。
对于层叠在硬衬底2上的软衬底3-6的制造方法,下面作为一个例子对软衬底3进行说明。对于软衬底3的制造方法,本发明人参考了对应的日本专利申请(日本专利申请2000-210482)。
首先,如图7A所示,在一层承载膜41上粘贴一层铜箔31,铜箔31用于形成布线图形30或凸起32。由于铜箔31本身会起皱或分裂,因此承载膜41用作保护膜来防止铜箔31发生这种起皱或分裂。例如,承载膜41由诸如聚乙烯对苯二酸酯之类的合成树脂材料形成,厚度约为200μm。在这个承载膜41上,通过大约40μm厚的UV(紫外线)可固化粘结剂粘贴大约55μm厚的铜箔。当将铜箔31粘结到承载膜41时,UV(紫外)光以50%的光量照射到铜箔31的表面上,并且以30%的光量照射到承载膜41的表面上。即,承载膜41的表面处于半固化状态,以便在后续工艺中承载膜41能够被剥离。
随后,如图7B所示,以构图方式将一层干膜粘贴到已粘结至承载膜41的铜箔31上,进行曝光并进行蚀刻。这就在铜箔31上形成了突出的凸起32。由于凸起32是通过蚀刻铜箔31形成的,可以减小厚度差异。使用溶剂,使承载凸起32、32的铜箔31的表面变粗糙,以便提高与下一步骤中形成的镍(Ni)的第一镀层34的接触紧密性。
然后,如果7C中所示,第一镀层34形成在承载凸起32的铜箔31的整个表面上,以便提高与由聚酰亚胺形成的第一绝缘层的接触紧密性,第一绝缘层作为软衬底3的芯体材料。具体地讲,这个第一镀层34形成为大约1μm的厚度。
如图8A所示,在第一镀层34上,涂敷聚酰胺酸33a。聚酰胺酸33a涂敷在第一镀层34上达到约200μm的厚度,并且进行干燥直到其半固化。这会使干燥后的聚酰胺酸33a的厚度约为20μm。
在呈半固化聚酰亚胺的聚酰胺酸33a上,通过凹印辊涂敷光致抗蚀剂42达到约8μm的干燥厚度,如图8B所示。随后,对光致抗蚀剂42进行曝光和显影,以便构图形成预定形状。然后用碱蚀刻光致抗蚀剂。这个蚀刻工艺一直进行到凸起32、32的末端外露为止,以便连接至硬衬底2的焊接区23、23。即,在凸起32、32的上方,光致抗蚀剂42的厚度是减小的,这样凸起的末端就可通过聚酰胺酸33a外露。随后,如图8C所示,将光致抗蚀剂42剥离。然后,从现在承载半固化的聚酰胺酸33a的铜箔31上剥离承载膜41。
在使聚酰胺酸33a转变为(聚酰)亚胺之前,从铜箔31上剥离承载膜41,以防止用于将铜箔31和承载膜41粘结在一起的粘结剂因为转变为(聚酰)亚胺所需的加热而固化,并且防止承载膜41熔化。
随后,如图9A所示,在从铜箔31上剥离承载膜41之后,将聚酰胺酸33a加热到约350℃,以使其转变为(聚酰)亚胺,由此便附着了由聚酰亚胺形成的第一绝缘层33。
随后,如图9B所示,通过UV可固化粘结剂,在承载第一绝缘层33的表面上粘结与承载膜41相似的承载膜43。
尔后,如图9C所示,以构图方式将一层干膜粘贴到铜箔31上,进行曝光并进行蚀刻。这就在铜箔31上形成了布线图形30,同时在对着凸起32、32的位置形成了焊接区38、38。
随后,如图10A所示,在构图的铜箔31上涂敷聚酰胺酸36a。对聚酰胺酸36a进行干燥直到其半固化。这会使干燥后的聚酰胺酸36a的厚度约为8μm。
在聚酰胺酸36a上,涂敷光致抗蚀剂(未示出),并进行曝光和显影,以便构图形成预定形状,而且随后用碱进行蚀刻。这使铜箔31的一部分外露而形成焊接区38、38,如图10B所示。随后,将光致抗蚀剂剥离,并且尔后从铜箔31上剥离承载膜43。同时,在使聚酰胺酸36a转变为(聚酰)亚胺之前,从铜箔31上剥离承载膜43,以防止用于粘结铜箔31和承载膜43的粘结剂因为转变为(聚酰)亚胺时的加热而固化,并且防止承载膜43熔化。
随后,如图10C所示,在从铜箔31上剥离承载膜43之后,将聚酰胺酸36a加热到约320℃,以使其转变为(聚酰)亚胺,由此便形成了由聚酰亚胺构成的第二绝缘层36。然后,用导电性优异的金镀敷焊接区38、38,形成第二镀层39、39,以便能层叠在硬衬底2上,如图4所示。同时,由于形成第一和第二绝缘层33、36的聚酰亚胺是缩聚型的,其可润湿性较差。这样,就要对由聚酰亚胺形成的第一绝缘层33的表面进行高锰酸钾或O2等离子体处理,以改善粘结特性。
为了形成凸起32,也可以采用镀敷方法替代上述的蚀刻方法。具体地讲,可以在铜箔31上形成一个绝缘层,通过对绝缘层进行构图形成焊接区形成区域,通过电解镀铜方法使铜在焊接区形成区域中生长,从而形成凸起32。
下面参照附图描述将按上述方式制造的软衬底3-6粘结到硬衬底2的粘结步骤。
在这个粘结步骤中,首先将粘结剂7朝向第一绝缘层33涂敷在软衬底4的表面上,并粘结到硬衬底2的另一表面上,如图11A所示。如此涂敷粘结剂7的软衬底4朝向布线图形13粘贴到硬衬底2的表面上,使凸起32对着焊接区23。随后,将粘结剂7朝向软衬底3的第一绝缘层33涂敷在(软衬底3的)表面上,并粘结到硬衬底2的一个表面上。涂敷粘结剂7的软衬底3朝向布线图形12粘贴到硬衬底2的表面上,使凸起32对着焊接区23。随后,其第一绝缘层33涂敷粘结剂7的软衬底6粘贴到软衬底4,如图11B所示,使凸起32对着焊接区38。然后,其第一绝缘层33涂敷粘结剂7的软衬底5粘贴到软衬底3,使凸起32对着焊接区38。当软衬底3-6按这种方式粘贴到硬衬底2时,软衬底3-6粘贴到呈刚性的硬衬底2,这样可以方便地实现粘结,而且不会起皱。
同时,在凸起32和焊接区23、38之间还可以设置一层各向异性导电膜。
考虑到下一步骤中的加压,使用压敏粘结剂作为粘结剂7。由于在安装电子元件时回流焊接温度达到约230℃,因此要使用具有优异的耐热性的粘结剂。特别是,使用环氧丙烯树脂粘结剂作为粘结剂7。粘结剂7、7、7、7各自形成12-25μm的厚度。也就是说,当这些衬底相互粘贴时,如图12所示,要求抗剥强度不低于约1000g/cm。因此,粘结剂7需要具有能保证最低抗剥强度的厚度,即12μm或更大。应当指出的是,粘结剂层变厚时,粘结剂7的抗剥强度变高。另一方面,粘结剂7的厚度需要足以允许当衬底粘结在一起时凸起32从粘结剂7突出。由此,粘结剂7的厚度设定为不大于25μm,以保证焊接区23、38与凸起32的可靠电连接。
当软衬底3-6通过粘结剂7粘贴到硬衬底2时,通过真空热压方法,将这些衬底挤压在一起。例如,这个真空热压工艺可以在这样的条件下进行:180℃、120分钟和40kg/cm2,真空热压方法用于防止在挤压过程中在相邻衬底之间形成空隙。在形成大面积连接时,具有优异的欧姆接触特性的超声焊接方法不如真空热压方法。同时,在真空热压之后,可以利用超声焊接方法来保证可靠的欧姆接触。
通过用粘结剂7将软衬底3-6粘结至硬衬底2并且通过真空热压制备的衬底,要由金属模压机或刻模机进行外加工,以制成图1中所示的印刷电路板1。在由此制成的印刷电路板1上,通过诸如回流焊接方法之类的方法安装电子元件。由于硬衬底2的通孔14中填充树脂17,软衬底5、6的外层是平整的,从而允许电子元件的可靠安装。
下面的表1显示出印刷电路板1的示例性制造参数。
表1
本发明 常规情况
软衬底 布线图形 图形宽度(μm) 25 50
图形间距(μm) 25 50
内层连接 焊接区直径(μm) 70 500
凸起直径(μm) 35 200
绝缘层 材料 聚酰亚胺 聚酰亚胺
厚度 30 60
硬衬底 布线图形 图形宽度(μm) 50 100
图形间距(μm) 50 100
内层连接 焊接区直径(μm) 200 300
凸起直径(μm) 150 150
绝缘层 材料 玻璃纤维环氧树脂 玻璃纤维环氧树脂
厚度 100 130
从表1中可以看出,与常规的硬衬底或软衬底相比,硬衬底2的布线图形12、13和焊接区23以及软衬底3-6的布线图形30和焊接区38更细小。由此可以看出,与按常规方式将多个硬衬底粘贴在一起形成具有多个导电层的多层印刷电路板的情况相比,在根据本发明的印刷电路板1中布线图形可以形成更高的密度。
在上述的印刷电路板1的制造方法中,硬衬底2和软衬底3-6是分离地制备的,并且最后通过真空热压连接在一起,从而形成如图1所示的尺寸和厚度减小的印刷电路板1。由于没有采用诸如制造多层硬衬底的常规方法中使用的以下技术:在芯体材料的两侧表面上形成布线图形、将其它芯体材料粘结到承载布线图形的前述芯体材料的两侧以及进一步在后述芯体材料的两侧形成布线图形,因此组成印刷电路板1的每个衬底可以在检查之后粘结定位,由此提高了产品合格率。另外,由于软衬底3-6中镀敷铜箔31的次数少于硬衬底中镀敷的次数,因此软衬底3-6可以比硬衬底2薄。由于印刷电路板1是通过这些软衬底层叠制造的,因此它可以比层叠的硬衬底薄。
下面将参照图13描述根据本发明的印刷电路板的一个改进的实施例。如图13所示,印刷电路板50的特征是软衬底52-55层叠在硬衬底51的两侧表面上,而硬衬底51的中部56是外露的。在硬衬底51的一侧,层叠有软衬底52,而在硬衬底51的另一侧,层叠有软衬底53-55。软衬底52-55通过上述的粘结剂7粘结到硬衬底51上,并且被真空热压在一起。在印刷电路板50中,电子元件可以安装在硬衬底51两侧的暴露部分56上,而其它的电子元件可以安装在形成印刷电路板50的外层的软衬底52、55上。软衬底52-55之一还可以从该衬底适当地向外延伸,以用于连接至另外的电子元件。制造硬衬底51和软衬底52-55的方法与上述的制造硬衬底2和软衬底3的方法相似,在此不做具体描述。
本发明不局限于上面参照附图描述的印刷电路板1。例如,硬衬底2不局限于在其两侧承载布线图形12、13的双面印刷电路板,也可以采用承载三层或更多导电层的多层硬衬底。层叠在硬衬底2上的软衬底可以按一层或多层方式形成在硬衬底2的一侧或两侧上。

Claims (10)

1.一种印刷电路板,包括:
一个硬衬底,它包括位于一层芯体材料的至少一个表面上的一个焊接区;和
一个软衬底,它包括突出地形成在一个绝缘层的至少一个表面上的一个凸起,所述凸起用于建立与所述焊接区的电连接,并且还包括位于其另一表面上的一个焊接区;
所述硬衬底和软衬底由介于其间的粘结剂彼此模压成一体,所述焊接区和凸起彼此面对。
2.根据权利要求1的印刷电路板,其中,所述软衬底的所述绝缘层为聚酰亚胺。
3.根据权利要求1的印刷电路板,其中,所述硬衬底的两侧承载所述焊接区,并且所述软衬底层叠在硬衬底的两侧。
4.根据权利要求1的印刷电路板,其中,所述软衬底层叠在所述硬衬底的两侧,所述硬衬底的一部分外露而形成一个暴露部分。
5.根据权利要求1的印刷电路板,其中,所述软衬底包括:用作布线图形的一层铜箔,所述凸起设置在所述铜箔的一个表面上;第一镀层,它形成在所述铜箔的承载所述凸起的整个表面上;第一绝缘层,它形成在除了其与所述凸起对应的区域之外的所述第一镀层上,所述焊接区形成在所述铜箔的另一表面上;以及第二绝缘层,它形成在所述另一表面上,所述第二绝缘层具有一个开口,该开口面对具有第二镀层的所述焊接区。
6.一种制造印刷电路板的方法,包括以下步骤:
形成一个硬衬底,它包括位于一层芯体材料的至少一个表面上的一个焊接区;
形成一个软衬底,它包括突出地形成在一个绝缘层的至少一个表面上的一个凸起,所述凸起用于建立与所述焊接区的电连接,并且还包括位于其另一表面上的一个焊接区;和
通过真空热压工艺,将所述硬衬底和软衬底通过介于其间的粘结剂彼此模压在一起,所述焊接区和凸起彼此面对。
7.根据权利要求6的制造印刷电路板的方法,还包括以下步骤:
在其两侧设有导电层的所述芯体材料中形成一个通孔,所述导电层作为布线图形已形成在所述硬衬底的每一表面上;
镀敷所述芯体材料的包括所述通孔在内的整个表面;
填充其内壁表面上形成有镀层的所述通孔;
进一步镀敷通孔被填充的所述芯体材料;和
对所述镀敷的导电层进行构图,形成布线图形和电连接至所述凸起的焊接区。
8.根据权利要求6的制造印刷电路板的方法,其中,所述的形成所述软衬底的步骤包括以下步骤:
通过构图工艺,在用作布线图形的铜箔的一个表面上形成所述凸起;
在承载所述凸起的所述铜箔的整个表面上形成第一镀层;
在所述第一镀层上形成第一绝缘层;
对所述第一绝缘层进行构图,使所述凸起暴露;
对所述铜箔的另一表面进行构图,形成所述焊接区;
在所述焊接区上形成第二绝缘层;
对所述第二绝缘层进行构图,形成对着所述焊接区的一个开口;和
在所述焊接区上形成第二镀层。
9.根据权利要求8的制造印刷电路板的方法,其中,所述的形成所述第一和第二绝缘层的步骤包括以下步骤:涂敷和定形聚酰胺酸;在所述聚酰胺酸的涂层中形成一个预定图形;以及为转变成聚酰亚胺而加热固化所述聚酰胺酸。
10.根据权利要求6的制造印刷电路板的方法,其中,所述硬衬底和软衬底通过真空热压工艺以及随后的超声焊接工艺连接在一起。
CNB011168668A 2000-03-06 2001-03-06 印刷电路板及其制造方法 Expired - Fee Related CN1182761C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP65775/2000 2000-03-06
JP2000065775A JP4444435B2 (ja) 2000-03-06 2000-03-06 プリント配線基板及びプリント配線基板の製造方法

Publications (2)

Publication Number Publication Date
CN1325262A true CN1325262A (zh) 2001-12-05
CN1182761C CN1182761C (zh) 2004-12-29

Family

ID=18585246

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB011168668A Expired - Fee Related CN1182761C (zh) 2000-03-06 2001-03-06 印刷电路板及其制造方法

Country Status (5)

Country Link
US (2) US6570098B2 (zh)
JP (1) JP4444435B2 (zh)
KR (1) KR100691662B1 (zh)
CN (1) CN1182761C (zh)
TW (1) TW510155B (zh)

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7655869B2 (en) 2003-04-18 2010-02-02 Ibiden Co., Ltd. Flex-rigid wiring board
CN102111959A (zh) * 2010-11-26 2011-06-29 台龙电子(昆山)有限公司 Led灯条硬线路板与柔性线路板连接结构
US8093502B2 (en) 2004-06-10 2012-01-10 Ibiden Co., Ltd. Flex-rigid wiring board and manufacturing method thereof
CN101199244B (zh) * 2005-06-16 2012-06-27 伊姆贝拉电子有限公司 电路板结构的制造方法和电路板结构
CN101990355B (zh) * 2009-07-30 2013-02-20 欣兴电子股份有限公司 软硬线路板及其工艺
CN103327738A (zh) * 2012-03-22 2013-09-25 富葵精密组件(深圳)有限公司 软硬结合电路板及其制作方法
CN103630551A (zh) * 2013-12-05 2014-03-12 无锡市同步电子制造有限公司 一种自动光学检测机用pcb板托架
CN104602448A (zh) * 2013-10-30 2015-05-06 富葵精密组件(深圳)有限公司 可挠式电路板及其制作方法
TWI642333B (zh) * 2017-10-25 2018-11-21 欣興電子股份有限公司 電路板及其製造方法
US10433426B2 (en) 2017-10-25 2019-10-01 Unimicron Technology Corp. Circuit board and method for manufacturing the same
CN114554725A (zh) * 2022-04-25 2022-05-27 绵阳新能智造科技有限公司 一种复合pcb板的粘贴装置及方法

Families Citing this family (44)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4444435B2 (ja) * 2000-03-06 2010-03-31 ソニーケミカル&インフォメーションデバイス株式会社 プリント配線基板及びプリント配線基板の製造方法
US6864435B2 (en) * 2001-04-25 2005-03-08 Alien Technology Corporation Electrical contacts for flexible displays
US7140103B2 (en) * 2001-06-29 2006-11-28 Mitsubishi Gas Chemical Company, Inc. Process for the production of high-density printed wiring board
JP4045143B2 (ja) * 2002-02-18 2008-02-13 テセラ・インターコネクト・マテリアルズ,インコーポレイテッド 配線膜間接続用部材の製造方法及び多層配線基板の製造方法
US20040040651A1 (en) * 2002-08-28 2004-03-04 Kuraray Co., Ltd. Multi-layer circuit board and method of making the same
EP1566993A4 (en) * 2002-11-27 2009-03-25 Sumitomo Bakelite Co PRINTED CIRCUIT BOARD, MULTILAYER WIRING PANEL, METHOD FOR MANUFACTURING CIRCUIT BOARD, AND METHOD FOR MANUFACTURING MULTILAYER WIRING PANEL
JP2004266236A (ja) * 2003-01-09 2004-09-24 Sony Chem Corp 基板素片とその基板素片を用いた複合配線板
JP2004266238A (ja) * 2003-01-09 2004-09-24 Sony Chem Corp 複合配線板、基板素片
JP2004266074A (ja) * 2003-02-28 2004-09-24 Olympus Corp 配線基板
TW579665B (en) * 2003-04-23 2004-03-11 Via Tech Inc Vertical routing structure
US20050124197A1 (en) * 2003-12-04 2005-06-09 Matsushita Electric Industrial Co., Ltd. Circuit board and method for manufacturing the same, semiconductor package, component built-in module and board for electronic equipment
US7565738B2 (en) * 2004-05-31 2009-07-28 Sanyo Electric Co., Ltd. Method for manufacturing circuit device
JP4305399B2 (ja) * 2004-06-10 2009-07-29 住友電気工業株式会社 多層プリント配線板の製造方法及び多層プリント配線板
US7423219B2 (en) 2004-06-11 2008-09-09 Ibiden Co., Ltd. Flex-rigid wiring board
US7653973B2 (en) * 2004-06-28 2010-02-02 Tdk Corporation Production method of multilayer electronic device
JP2006210766A (ja) * 2005-01-31 2006-08-10 Sumitomo Electric Ind Ltd 多層プリント配線板の製造方法及び多層プリント配線板
US20060272850A1 (en) * 2005-06-06 2006-12-07 Matsushita Electric Industrial Co., Ltd. Interlayer connection conductor and manufacturing method thereof
WO2007063667A1 (ja) * 2005-12-01 2007-06-07 Sharp Kabushiki Kaisha 回路部材、電極接続構造及びそれを備えた表示装置
TWI272887B (en) * 2005-12-09 2007-02-01 High Tech Comp Corp Printed circuit board and manufacturing method thereof
TWI336608B (en) * 2006-01-31 2011-01-21 Sony Corp Printed circuit board assembly and method of manufacturing the same
JP4967467B2 (ja) * 2006-06-12 2012-07-04 富士通株式会社 フレキシブル配線基板接着方法および配線基板
TWI363414B (en) * 2007-01-29 2012-05-01 Touch Micro System Tech Interposer for connecting a plurality of chips and method for manufacturing the same
TWI337059B (en) * 2007-06-22 2011-02-01 Princo Corp Multi-layer substrate and manufacture method thereof
CN101389186B (zh) * 2007-09-14 2010-12-08 亿光电子工业股份有限公司 Pcb软硬板结合装置
US8238114B2 (en) * 2007-09-20 2012-08-07 Ibiden Co., Ltd. Printed wiring board and method for manufacturing same
KR100866577B1 (ko) * 2007-09-28 2008-11-03 삼성전기주식회사 인쇄회로기판의 층간 도통방법
JP5245416B2 (ja) * 2008-01-11 2013-07-24 富士通株式会社 プリント配線板の作製方法
KR101088792B1 (ko) * 2009-11-30 2011-12-01 엘지이노텍 주식회사 인쇄회로기판 및 그 제조방법
CN102215642B (zh) 2010-04-01 2013-11-27 富葵精密组件(深圳)有限公司 软硬结合板的制作方法
KR20110113980A (ko) * 2010-04-12 2011-10-19 삼성전자주식회사 필름을 포함한 다층 인쇄회로기판 및 그 제조 방법
TWI403238B (zh) * 2010-04-12 2013-07-21 Zhen Ding Technology Co Ltd 軟硬複合板之製作方法
CN102413641A (zh) * 2010-07-22 2012-04-11 日本特殊陶业株式会社 多层型线路板及其制造方法
JP2012204749A (ja) * 2011-03-28 2012-10-22 Nec Toppan Circuit Solutions Inc リジッドフレキシブルプリント配線板及びその製造方法
TWI501358B (zh) * 2011-04-08 2015-09-21 Unimicron Technology Crop 載板及其製作方法
JP6081693B2 (ja) * 2011-09-12 2017-02-15 新光電気工業株式会社 配線基板及び配線基板の製造方法
CN103009307A (zh) * 2012-12-28 2013-04-03 苏州米达思精密电子有限公司 一种补强钢片精确排布及组装盖板转轴定位装置的工作方法
CN104349609A (zh) * 2013-08-08 2015-02-11 北大方正集团有限公司 印刷线路板及其制作方法
TWI501713B (zh) * 2013-08-26 2015-09-21 Unimicron Technology Corp 軟硬板模組以及軟硬板模組的製造方法
JP6585031B2 (ja) * 2014-03-27 2019-10-02 株式会社村田製作所 携帯機器
CN106376169A (zh) * 2015-07-24 2017-02-01 宏启胜精密电子(秦皇岛)有限公司 电路板及其制作方法
KR101742255B1 (ko) * 2015-09-15 2017-06-02 주식회사 에이디엔티 이종접합 인쇄회로기판의 제조방법
CN108076585A (zh) * 2016-11-18 2018-05-25 健鼎(无锡)电子有限公司 电路板结构及其制造方法
CN108156746A (zh) * 2016-12-06 2018-06-12 华邦电子股份有限公司 多层电路板及其制造方法
CN110677979B (zh) * 2019-09-25 2022-01-18 宁波华远电子科技有限公司 一种ccm模组用线路板的制备方法

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5046238A (en) * 1990-03-15 1991-09-10 Rogers Corporation Method of manufacturing a multilayer circuit board
US5342207A (en) * 1992-12-14 1994-08-30 Hughes Aircraft Company Electrical interconnection method and apparatus utilizing raised connecting means
US5401913A (en) * 1993-06-08 1995-03-28 Minnesota Mining And Manufacturing Company Electrical interconnections between adjacent circuit board layers of a multi-layer circuit board
JP3197213B2 (ja) * 1996-05-29 2001-08-13 松下電器産業株式会社 プリント配線板およびその製造方法
US6026564A (en) * 1998-04-10 2000-02-22 Ang Technologies Inc. Method of making a high density multilayer wiring board
US6720501B1 (en) * 1998-04-14 2004-04-13 Formfactor, Inc. PC board having clustered blind vias
US6163957A (en) * 1998-11-13 2000-12-26 Fujitsu Limited Multilayer laminated substrates with high density interconnects and methods of making the same
US6326555B1 (en) * 1999-02-26 2001-12-04 Fujitsu Limited Method and structure of z-connected laminated substrate for high density electronic packaging
JP4444435B2 (ja) * 2000-03-06 2010-03-31 ソニーケミカル&インフォメーションデバイス株式会社 プリント配線基板及びプリント配線基板の製造方法

Cited By (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7655869B2 (en) 2003-04-18 2010-02-02 Ibiden Co., Ltd. Flex-rigid wiring board
CN1765161B (zh) * 2003-04-18 2011-06-22 揖斐电株式会社 刚挠性电路板
US8093502B2 (en) 2004-06-10 2012-01-10 Ibiden Co., Ltd. Flex-rigid wiring board and manufacturing method thereof
CN101199244B (zh) * 2005-06-16 2012-06-27 伊姆贝拉电子有限公司 电路板结构的制造方法和电路板结构
CN101990355B (zh) * 2009-07-30 2013-02-20 欣兴电子股份有限公司 软硬线路板及其工艺
CN102111959A (zh) * 2010-11-26 2011-06-29 台龙电子(昆山)有限公司 Led灯条硬线路板与柔性线路板连接结构
CN103327738A (zh) * 2012-03-22 2013-09-25 富葵精密组件(深圳)有限公司 软硬结合电路板及其制作方法
CN103327738B (zh) * 2012-03-22 2016-03-09 富葵精密组件(深圳)有限公司 软硬结合电路板及其制作方法
CN104602448A (zh) * 2013-10-30 2015-05-06 富葵精密组件(深圳)有限公司 可挠式电路板及其制作方法
CN104602448B (zh) * 2013-10-30 2017-11-03 鹏鼎控股(深圳)股份有限公司 可挠式电路板及其制作方法
CN103630551A (zh) * 2013-12-05 2014-03-12 无锡市同步电子制造有限公司 一种自动光学检测机用pcb板托架
TWI642333B (zh) * 2017-10-25 2018-11-21 欣興電子股份有限公司 電路板及其製造方法
US10433426B2 (en) 2017-10-25 2019-10-01 Unimicron Technology Corp. Circuit board and method for manufacturing the same
US10477701B2 (en) 2017-10-25 2019-11-12 Unimicron Technology Corp. Circuit board and method for manufacturing the same
US10729014B2 (en) 2017-10-25 2020-07-28 Unimicron Technology Corp. Method for manufacturing circuit board
US10813231B2 (en) 2017-10-25 2020-10-20 Unimicron Technology Corp. Method for manufacturing circuit board
CN114554725A (zh) * 2022-04-25 2022-05-27 绵阳新能智造科技有限公司 一种复合pcb板的粘贴装置及方法

Also Published As

Publication number Publication date
US6570098B2 (en) 2003-05-27
KR100691662B1 (ko) 2007-03-09
CN1182761C (zh) 2004-12-29
US20010040794A1 (en) 2001-11-15
US6941648B2 (en) 2005-09-13
US20030116345A1 (en) 2003-06-26
JP2001251053A (ja) 2001-09-14
TW510155B (en) 2002-11-11
JP4444435B2 (ja) 2010-03-31
KR20010087338A (ko) 2001-09-15

Similar Documents

Publication Publication Date Title
CN1182761C (zh) 印刷电路板及其制造方法
US7937833B2 (en) Method of manufacturing circuit board
US8028402B2 (en) Connection board, and multi-layer wiring board, substrate for semiconductor package and semiconductor package using connection board, and manufacturing method thereof
KR20070096303A (ko) 카메라 모듈용 인쇄회로기판 및 그 제조 방법
CN103493610A (zh) 刚性柔性基板及其制造方法
JP2001332866A (ja) 回路基板及びその製造方法
TWI414217B (zh) 嵌入式多層電路板及其製作方法
US7278205B2 (en) Multilayer printed wiring board and production method therefor
CN1301544C (zh) 半导体装置的制造方法
KR20070000013A (ko) 범프를 이용한 인쇄회로기판 및 그 제조방법
CN112020217A (zh) 一种刚挠结合板及其制作方法
JP2007208229A (ja) 多層配線基板の製造方法
CN101340775A (zh) 软性电路板及其制造方法
JP4684454B2 (ja) プリント配線基板の製造方法及びプリント配線基板
JP4349270B2 (ja) 配線基板およびその製造方法
US6492007B1 (en) Multi-layer printed circuit bare board enabling higher density wiring and a method of manufacturing the same
US20070029109A1 (en) Multilayer printed wiring board and production method therefor
JP3414653B2 (ja) 多層基板の製造方法および多層基板
KR100796981B1 (ko) 인쇄회로기판 제조방법
KR100733814B1 (ko) 인쇄회로기판 제조방법
JP2005150447A (ja) 配線基板とその製造方法
JP2000286554A (ja) 多層配線基板およびその製造方法
JP4385482B2 (ja) フィルムキャリアの製造方法
EP1259102A1 (en) Multi-layer printed circuit bare board enabling higher density wiring and a method of manufacturing the same
JP2004088099A (ja) 回路基板の製造方法、通信機器

Legal Events

Date Code Title Description
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C06 Publication
PB01 Publication
C14 Grant of patent or utility model
GR01 Patent grant
ASS Succession or assignment of patent right

Owner name: SONY CORPORATION

Free format text: FORMER OWNER: SONY CORPORATION; SONY CHEMICALS CORP.

Effective date: 20060519

C41 Transfer of patent application or patent right or utility model
TR01 Transfer of patent right

Effective date of registration: 20060519

Address after: Tokyo, Japan, Japan

Patentee after: Sony Corp

Address before: Tokyo, Japan, Japan

Co-patentee before: Sony Chemicals Corporation

Patentee before: Sony Corp

CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20041229

Termination date: 20150306

EXPY Termination of patent right or utility model