CN1554974A - 半导体装置及其制造方法 - Google Patents

半导体装置及其制造方法 Download PDF

Info

Publication number
CN1554974A
CN1554974A CNA2004100544168A CN200410054416A CN1554974A CN 1554974 A CN1554974 A CN 1554974A CN A2004100544168 A CNA2004100544168 A CN A2004100544168A CN 200410054416 A CN200410054416 A CN 200410054416A CN 1554974 A CN1554974 A CN 1554974A
Authority
CN
China
Prior art keywords
mentioned
gate electrode
conductive layer
dielectric film
width
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2004100544168A
Other languages
English (en)
Other versions
CN1554974B (zh
Inventor
山崎舜平
小山润
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Publication of CN1554974A publication Critical patent/CN1554974A/zh
Application granted granted Critical
Publication of CN1554974B publication Critical patent/CN1554974B/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13454Drivers integrated on the active matrix substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1259Multistep manufacturing methods
    • H01L27/1292Multistep manufacturing methods using liquid deposition, e.g. printing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42384Gate electrodes for field effect devices for field-effect transistors with insulated gate for thin film field effect transistors, e.g. characterised by the thickness or the shape of the insulator or the dimensions, the shape or the lay-out of the conductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/4908Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET for thin film semiconductor, e.g. gate of TFT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78606Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
    • H01L29/78618Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device characterised by the drain or the source properties, e.g. the doping structure, the composition, the sectional shape or the contact structure
    • H01L29/78621Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device characterised by the drain or the source properties, e.g. the doping structure, the composition, the sectional shape or the contact structure with LDD structure or an extension or an offset region or characterised by the doping profile
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78606Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
    • H01L29/78618Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device characterised by the drain or the source properties, e.g. the doping structure, the composition, the sectional shape or the contact structure
    • H01L29/78621Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device characterised by the drain or the source properties, e.g. the doping structure, the composition, the sectional shape or the contact structure with LDD structure or an extension or an offset region or characterised by the doping profile
    • H01L29/78627Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device characterised by the drain or the source properties, e.g. the doping structure, the composition, the sectional shape or the contact structure with LDD structure or an extension or an offset region or characterised by the doping profile with a significant overlap between the lightly doped drain and the gate electrode, e.g. GOLDD
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78645Thin film transistors, i.e. transistors with a channel being at least partly a thin film with multiple gate

Abstract

在半导体装置和半导体装置的制造方法中,象素部分205的源极电线126是由低阻的材料(具有代表性的是铝,银,铜)而形成的。驱动电路的源极电线是在与象素部分的栅极电线162和象素电极163相同的形成过程中形成的。

Description

半导体装置及其制造方法
本申请是申请号为01145455.5、申请日为2001年11月28日的原案申请的分案申请,该原案的在先申请号为361971/00、在先申请日为2000年11月28日。
技术领域
本发明涉及一种具有由薄膜晶体管(此下文称之为“TFT”)构成电路的半导体装置,和半导体装置的制造方法。例如,本发明涉及一种由液晶显示屏显示的电光设备和电光设备作为一部件安装在其上面的电子装置。
在本说明书中,半导体装置意味着是一种运用半导体特性而工作的常用设备,电光设备,半导体电路和电子设备定义为半导体装置。
背景技术
最近,人们更多注重通过使用在具有绝缘表面的衬底上形成的半导体薄膜(其厚度大约为几百nm)而形成薄膜晶体管(TFT)的技术。薄膜晶体管已广泛应用于电子设备,如IC,电光设备等中,特别是将薄膜晶体管应用于图象显示设备的开关元件中的发展已迅速地成为需要。
众所周知,液晶显示设备是作为一种图象显示设备。有源矩阵型液晶显示设备已经比无源型液晶显示设备更被频繁地使用,这是因为有源矩降型液晶显示设备能够提供较高分辨率的图象。在有源矩阵型液晶显示设备中,显示图案是通过驱动以矩阵形式排列的象素电极在荧光屏上形成的。更具体地说,一电压作用在一所选择象素电极和与所选择象素电极相对的反电极上以便对象素电极和反电极之间的液晶层进行光调制,这样光调制就被观察者识别为显示图案。
这种有源矩阵型液晶显示设备已经在更多的不同领域中被广泛地使用,人们不仅需要大面积设计的荧光屏尺寸,而且已越来越多地需要高分辨率,高数值孔径和高可靠性的设计。与此同时,也已越来越多地需要提高生产效率和降低制造成本。
当通过使用铝作为TFT的栅极电线材料形成TFT时,由于沟道形成区域中铝原子的热处理和扩散,突起的形成,如小丘,晶须等就会引起TFT产生故障和TFT特性的降低。另一方面,为了克服上述问题使用对热处理具有高阻的金属材料,典型的是具有高熔点的金属元件时,就会产生另一个问题:如果荧光屏的尺寸增加了,电线的电阻将会增大,从而导致功耗等会增加。
发明内容
因此,本发明的一个目的是提供一种即使荧光屏尺寸增加了,功耗也能够降低的半导体装置的结构,和该半导体装置的制造方法。
根据本发明,为了实现上述目的,源极电线和栅极电线是由低阻材料(通常是铝,银,铜或它们的合金)制成的。栅电极设置在与栅极电线不同的层上。而且,所有驱动电路的NMOS电路是由n沟道型的TFTs形成,象素部分的TFTs也由n沟道型的TFTs形成。
为了通过组合n沟道型的TFTs形成一NOMS电路,有两种情况,一种情况是NOMS电路通过组合图8A所示的增强型TFTs而形成(此下文称之为“EMOS电路),另一种情况是NOMS电路通过组合图8B所示的增强型和抑制型(depression type)TFTs而形成(此下文称之为“EDMOS电路)。
为了形成相互分离的增强型和抑制型,一属于元素周期表笫15簇的元素(最好是磷)或属于元素周期表第13簇的元素(最好是硼)可以作为沟道形成区域适当地掺杂到半导体中。
象素部分的源极电线在与驱动电路部分的源极电线不同的步骤中形成。
根据本发明的另一个方案,它提供一种安装了TFT的半导体,TFT包含一半导体层,形成在一绝缘表面上,一绝缘膜,形成在半导体层上,和一栅电极,形成在绝缘膜上,其特征在于它包括:一象素部分,具有一第一n沟道型的TFT,和一驱动电路,具有一由一第二n沟道型的TFT和一第三n沟道型的TFT组成的电路,其中每个第一n沟道型的TFT、第二n沟道型的TFT和第三n沟道型的TFT的栅电极具有一由第一导电层和第二导电层组成的层状结构,作为下层的第一导电层具有第一宽度,作为上层的第二导电层具有比第一宽度小的第二宽度。
根据本发明的又一个方案,它提供一种安装了TFT的半导体,TFT包含一半导体层,形成在一绝缘表面上,一绝缘膜,形成在半导体层上,和一栅电极,形成在绝缘膜上,其特征在于它包括:一象素部分,具有一第一n沟道型的TFT,和一驱动电路,具有一由一第二n沟道型的TFT和一第三n沟道型的TFT组成的电路,其中第一n沟道型的TFT的栅电极具有一由第二导电层和与第二导电层有相同宽度的第一导电层组成的层状结构,每个第二和第三n沟道型的TFTs的栅电极具有一由第一导电层和第二导电层组成的层状结构,作为下层的第一导电层具有第一宽度,作为上层的第二导电层具有比第一宽度小的第二宽度。
在上述的每个半导体装置中,EEMOS电路或EDMOS电路是由第二n沟道型的TFT和一第三n沟道型的TFT组成的。
在上述的每个半导体装置中,驱动电路的每个n沟道型的TFTs设有一具有锥形部的栅电极,一与栅电极叠加的沟道形成区域和一与栅电极部分叠加的杂质区域。
在上述的每个半导体装置中,在n沟道型的TFT的杂质区域中的杂质浓度包含一浓度梯度的范围至少从1×1017至1×1018/cm3的区域,杂质浓度随着沟道形成区域的距离的增大而增加。
在上述的每个半导体装置中,驱动电路的n沟道型TFTs的源极电线和象素部分的n沟道型TFTs的源极电线是由不同材料制成的。
在上述的每个半导体装置中,象素部分的源极电线是由主要包含铝,铜或银的材料制成的。
在上述的每个半导体装置中,象素部分的源极电线是由溅镀方法,印刷方法,电镀方法或其任意结合的方法制成的。
上述每个半导体装置是一种反射型或传输型的液晶模块。
根据本发明的再一个方案,它提供一种在绝缘表面上具有一驱动电路和一象素部分的半导体装置的制造方法,其特征在于它包括:一在绝缘表面上形成半导体层的步骤;一在半导体层上形成第一绝缘膜的步骤;一在第一绝缘膜上形成第一栅电极的步骤;一通过使用第一栅电极作为掩模将提供n型的杂质元素掺杂到半导体层中以形成n型第一杂质区域的步骤;一蚀刻第一栅电极以形成锥形部的步骤;一将提供n型的杂质元素掺杂到半导体层中同时穿过第一栅电极的锥形部以此形成n型第二杂质区域的步骤;一形成第二绝缘膜以覆盖第一栅电极的步骤;一在第二绝缘膜上形成象素部分源极电线的步骤;一形成第三绝缘膜以覆盖象素部分源极电线的步骤;一在第三绝缘膜上形成驱动电路源极电线和栅极电线的步骤。
根据本发明的还一个方案,它提供一种具有n沟道型TFT的半导体装置的制造方法,n沟道型TFT在绝缘表面上具有第一半导体层和第一栅电极,它还具有第二半导体层和第二栅电极,其特征在于包括:一在绝缘表面上形成第一半导体层和第二半导体层的步骤;一在第一半导体层和第二半导体层上形成第一绝缘膜的步骤;一在第一绝缘膜上形成第一栅电极的步骤;一通过使用第一栅电极作为掩模将提供n型的杂质元素掺杂到第一半导体层和第二半导体层中以形成n型第一杂质区域的步骤;一蚀刻第一栅电极以形成锥形部的步骤;一将提供n型的杂质元素掺杂到第一半导体层和第二半导体层中同时穿过第一栅电极的锥形部以此形成n型第二杂质区域的步骤;一选择性地仅仅去除第二半导体层上的第一栅电极的锥形部以形成第二栅电极;一形成第二绝缘膜以覆盖第一栅电极和第二栅电极的步骤;一在第二绝缘膜上形成象素部分源极电线的步骤;一形成第三绝缘膜以覆盖象素部分源极电线的步骤;一在第三绝缘膜上形成驱动电路源极电线和栅极电线的步骤。
在上述的制造方法中,具有第一栅电极的n沟道型TFT是一种驱动电路的TFT。
在上述的制造方法中,具有第二栅电极的n沟道型TFT是一种象素部分的TFT。
在上述的制造方法中,象素电极是在与驱动电路的源极电线相同的时间内形成的。
在上述的制造方法中,形成象素部分源极电线的步骤是一种溅镀方法,印刷方法,电镀方法或其结合的方法。
在上述的制造方法中,第一栅电极具有一由第一导电层和第二导电层组成的层状结构,作为下层的第一导电层具有第一宽度,作为上层的笫二导电层具有比第一宽度小的第二宽度。没有与第二导电层叠加的第一导电层区域的截面形状是一种锥形。
附图说明
图1A至1D表示AM-LCD制造过程的简图;
图2A至2C表示另一种AM-LCD制造过程的简图;
图3A和3B表示又一种AM-LCD制造过程的简图;
图4表示象素的顶视图;
图5表示象素的顶视图;
图6表示有源矩阵型液晶显示设备的剖视图;
图7表示液晶显示模块的外观视图;
图8A和8B表示NMOS电路结构的简图;
图9A和9B表示移位寄存器结构的简图;
图10表示象素部分的剖视图;
图11A和11B表示象素部分的剖视图;
图12表示装置的顶视图;
图13A至13C表示象素部分的剖视图;
图14表示激光照射工作过程的示意图;
图15A至15C表示电子设备的简图;
图16A和16B表示电子设备的简图。
具体实施方式
下面将参考附图描述本发明。
首先,在衬底上形成一基极绝缘膜后,使用第一光刻工艺形成一具有所需形状的半导体层。
接着,形成一绝缘膜(包含栅极绝缘膜)以能覆盖半导体层。在绝缘膜上形成和分层第一导电膜和第二导电膜。通过使用第二光刻工艺对由此形成的层压膜进行第一蚀刻处理以形成一包括第一导电层和第二导电层的栅电极。在本发明中,在栅电极预先形成后,在绝缘膜夹层上形成栅极电线。
然后,提供n型的杂质元素(磷等)在使笫二光刻工艺中形成的抗蚀剂掩模不变的(left unmodified)的状态下掺杂到半导体中,由此在自对准中形成一n型杂质区域(高浓度)。
接着,改变蚀刻条件,在使第二光刻工艺中形成的抗蚀剂掩模不变(leftunmodified)的状态下实现第二蚀刻处理,形成了具有锥形部的第一导电层(第一宽度)和第二导电层(第二宽度),第一宽度设定成大于第二宽度,包括第一导电层和第二导电层的电极用作n沟道型TFT的栅电极(第一栅电极)。
然后,去除抗蚀剂掩模后,提供n型的杂质元素穿过第一导电层的锥形部,通过使用第二导电层作为掩模掺杂到半导体层中。这里,沟道形成区域形成在第二导电层的下面,杂质区域(低浓度)形成在第一导电层的下面以便杂质浓度随着与沟道形成区域的距离的增大而增加。
此后,有选择地去除锥形部以降低偏电流,掩模层的数量增加了一倍以形成一覆盖除了象素部分的部分的抗蚀剂掩模,然后实现蚀刻处理以仅仅去除象素部分的栅电极的锥形部。
接着,在形成保护栅电极的绝缘膜后,掺杂每个在半导体层中的杂质元素被激活,然后通过第三光刻工艺仅在象素部分的绝缘膜上形成源极电线,该源极电线是由具有低阻金属材料(通常该材料包含铝、银、铜为主要成分)制成的。如上所述,根据本发明,象素部分的源极电线是由低阻的金属材料制成。因此,即使象素部分的区域增大了,象素部分也能被充分地驱动。而且由于掩模层数量的减少,源极电线也可通过印刷方法形成。
此后,形成一夹层绝缘膜,接着,通过第四光刻工艺形成接触孔。在此情况下,形成一延伸至杂质区域的接触孔,一延伸至栅电极的接触孔,一延伸至源极电线的接触孔。
接着,形成一具有低阻金属材料制成的导电膜,通过第五光刻工艺形成将每个栅极电线和源极电线与杂质区域和象素电极相连接的电极。在本发明中,每个栅极电线通过设置在夹层绝缘膜上的接触孔与第一栅电极或第二栅电极形成电连接。每个源极电线通过设置在夹层绝缘膜上的接触孔与杂质区域(源极区域)形成电连接。象素电极通过设置在夹层绝缘膜上的接触孔与杂质区域(漏极区域)形成电连接。一具有高反射率的金属材料最好用作导电层的材料,因为它构成了象素电极,通常使用的是包含铝或银作为主要成分的材料。
如上所述,根据本发明,栅极电线是由低阻的金属材料形成的,因此,即使象素部分的区域增加了,象素部分也能够被充分地驱动。
如上所述,如图8A所示,通过实现全部五次光刻工艺,即使用五个掩模层就能形成一具有象素部分和驱动电路的设备衬底,象素部分具有一象素TFT(n沟道TFT),驱动电路具有一EEMOS(n沟道型TFT)。在此情况下,前述工艺过程能够直接形成一反射型显示设备,然而,本发明的方法也可用于传输型显示设备。制造传输型显示设备时,就要使用六个掩模层才能形成设备衬底,因为它必须将透明的导电膜进行图案处理。
而且,在如图8B所示的EDMOS电路是通过增强型和抑制型相结合而形成的情况下,导电膜形成前,掩模事先形成,一属于元素周期表笫15簇的元素(最好是磷)或属于元素周期表第13簇的元素(最好是硼)可以有选择地掺杂到作为沟道形成区域的半导体中。在此情况下,通过使用六个掩模层就能形成设备衬底。
当不使用第三光刻工艺和象素部分的源极电线用印刷方法形成时,设备衬底能够通过使用四个掩模层而形成。
根据下面的最佳实施例将较详细地描述具有上述结构的本发明。
实施例
第一实施例
在本实施例中,参考附图1至5描述在相同的衬底上同时制造象素部分(n沟道TFT)和TFTs(EEMOS电路由n沟道TFT形成)的方法,TFTs包括驱动电路的NMOS电路,它设置在象素部分周缘上。
在本实施例中,使用衬底100,该衬底100是由钡硼硅酸盐玻璃,如Corning.Corp生产的#7059玻璃和#1737玻璃或铝硅酸盐玻璃形成的。作为衬底100,可使用任何衬底。可以使用在表面上形成一绝缘膜的石英衬底,一硅衬底,一金属衬底或不锈钢衬底。也可以使用能够经受本实施例处理温度的耐热塑料衬底。
然后,在衬底100上形成一由绝缘膜如氧化硅膜,一氮化硅膜或氮氧化硅膜组成的底层膜101。在本实施例中,一双层结构用作底层膜101。然而,也可以使用单层绝缘膜或使用了上述绝缘膜的两层或多层绝缘膜的层状结构。作为底层膜101的第一层,氮氧化硅膜101a通过等离子CVD,使用SiH4,NH3和N2O作为反应气体所形成的厚度为10至200nm(最好是50至100nm)。在本实施例中,形成了厚度为50nm的氮氧化硅膜101a(成分的比例为:Si=32%,O=27%,N=24%和H=17%)。然后,作为底层膜101的第二层,氮氧化硅膜101a通过等离子CVD,使用SiH4,和N2O作为反应气体所形成的厚度为50至200nm(最好是100至150nm)。在本实施例中,形成了厚度为100nm的氮氧化硅膜(成分的比例为:Si=32%,O=59%,N=7%和H=2%)。
接着,在底层膜上形成半导体层102。半导体层102至105通过使用一公知方法(溅镀,LPCVD,等离子CVD等方法)形成一具有非晶态结构的半导体膜,进行公知的结晶处理(激光结晶,热结晶或使用催化剂如镍的热结晶)以获得一结晶状的半导体膜,并将该膜图案制成为一所需形状而形成。半导体层102至105形成的厚度为25至80nm(最好是30至60nm)。关于结晶状半导体膜的材料没有特别的限制。然而,它最好形成硅或硅锗合金的结晶状半导体膜。在本实施例中,通过等离子CVD形成了55nm的非晶态硅膜,此后,一包含镍的溶液保留在非晶态硅膜上。非晶态硅膜经过脱氢处理(温度为500℃,时间一小时),然后再进行热结晶(温度为550℃,时间四小时)。而且,进行激光退火的目的是提高结晶度,以此形成结晶状硅膜。结晶状硅膜通过光刻工艺进行图案处理以形成半导体层102至105。
而且,形成半导体层102至105后,可以适当地进行微量(trace amount)杂质元素(硼或磷)的掺杂以能分别地制造出增强型和抑制型。
此外,在用激光结晶制造结晶状半导体的情况下,可以使用脉冲振荡型或连续发光型受激准分子激光器,YAG激光器和YVO4激光器。使用这些激光器时,激光振荡器发射的激光可以经过光学系统聚焦成线性状,并被允许照射到半导体膜上。结晶条件可由操作者适当地选择。然而,使用脉冲振荡型受激准分子激光时,脉冲振荡频率可设定为30Hz,激光能量密度可设定为100至400mJ/cm2(通常为200至300mJ/cm2)。在使用脉冲振荡YAG激光的情况下,可以使用其二次谐波,脉冲振荡频率可设定为1至10Hz,激光能量密度可设定为300至600mJ/cm2(通常为350至500mJ/cm2)。聚焦成线性状、宽度为100至1000μm(例如为400μm)的激光可以照射在衬底的全部表面上。此时,线状激光的叠加率可设定为80%至98%。
此外,激光照射的状态可以简单地用图14表示,激光源1101发射的激光通过光系统1102和镜子1103照射到大衬底上。大衬底上的箭头表示激光的扫描的方向。图14表示实现复合图案以形成大衬底1105(尺寸为650×550nm)的中的六个衬底(尺寸为12.1英寸)。
然后,形成栅极绝缘膜106以覆盖半导体层102至105。栅极绝缘膜106是由含硅的绝缘膜形成以通过等离子CVD或溅镀具有一个40至150nm的厚度。在本实施例中,氮氧化硅膜(成分的比例为:Si=32%,O=59%,N=7%和H=2%)通过等离子CVD形成的厚度为115nm。无需多说,栅极绝缘膜106不局限于氮氧化硅膜,它可以是含硅的单层或层状结构的绝缘膜。
接着,如图1A所示,第一导电膜107a(厚度:20至100nm)和第二导电膜107b(厚度:100至400nm)叠压在栅极绝缘膜106上。在本实施例中,由TaN膜制成的厚度为30nm的第一导电膜和由W膜制成的厚度为370nm的第二导电膜叠压在其上面。TaN膜在包含氮的空气中使用Ta作为目标通过溅镀而形成,W膜使用W作为目标通过溅镀而形成。W膜还可以使用六氟化钨(WF6)通过热CVD而形成。在任何情况下,为了使用W膜作为栅电极都需要减小电阻并且希望W膜的电阻率是20μΩcm或更少。W膜的电阻率通过扩大其晶粒而减小。然而,在W膜中有许多杂质元素如氧的情况下,结晶就被禁止,W膜的电阻就被增大了。因此,在本实施例中,W膜使用高纯度W(纯度:99.9999%或99.99%)作为目标通过溅镀而形成以便在膜形成过程中不允许杂质从气相进入W膜中。凭此能够实现9至20μΩcm的电阻率。
在本实施例中,第一导电膜107a由TaN膜制成,第二导电膜107b由W膜制成。然而,本发明并不局限于这些。这两种膜可由从Ta,W,Ti,Mo,Al,Cu,Cr和Nd选择的一种元素,或包含该元素作为其主要成分的一种合金材料,或混合材料而形成。还可以使用与杂质元素如磷相掺杂的半导体膜如多晶硅膜。而且,可以使用下面的组合:由钽膜(Ta)制成的第一导电膜和由W膜制成的第二导电膜;由氮化钛膜(TiN)制成的第一导电膜和由W膜制成的第二导电膜;由氮化钽膜(TaN)制成的第一导电膜和由Al膜制成的第二导电膜;由氮化钽膜(TaN)制成的第一导电膜和由Cu膜制成的第二导电膜。
然后,由抗蚀剂制成的掩模108a至111a通过光刻法而形成,进行形成电极和电线的第一蚀刻处理。第一蚀刻处理是作为第一和第二蚀刻条件进行的。在本实施例中,在第一蚀刻条件下,蚀刻是通过一感应耦合等离子(ICP)蚀刻方法进行的,其中等离子通过使用CF4,Cl2和O2作为蚀刻气体(流速速率:25/25/10(sccm)),同时在1Pa的气压下将500W的RF功率(13.56MHz)提供给线圈形状的电极而产生的。作为蚀刻气体,可以适当地使用氯型气体如Cl2,BCl3,SiCl4和CCl4或氟气如CF4,SF6,和NF3或O2。这里,可以使用由Matsusshita电子工业有限公司制造的使用了ICP的干燥蚀刻装置(型号E645-ICP)。150W的RF功率(13.56MHz)也可提供给衬底侧(采样阶段),凭此一实质上是负自偏电压可提供给它。在第一蚀刻状态下,W膜经过蚀刻,第一导电层的端部形成锥形。在第一蚀刻状态下,对W的蚀刻速率是200.39nm/min.,对TaN的蚀刻速率是80.32nm/min.,W相对于TaN的选择率大约为2.5。而且,在第一蚀刻条件下,W的倾斜角度大约为26°。
此后,不去除抗蚀剂制成的掩模108a至111a,在第二蚀刻条件下进行大约30秒钟的蚀刻处理,其中等离子通过使用CF4和Cl2作为蚀刻气体(流速比率:30/30(sccm)),同时在1Pa的气压下将500W的RF功率(13.56MHz)提供给线圈形状的电极而产生的。20W的RF功率(13.56MHz)也可提供给衬底侧(采样阶段),凭此一实质上是负自偏电压可提供给它。在使用CF4和Cl2混合物作为蚀刻气体的第二蚀刻条件下,W膜和TaN膜被蚀刻成相同的程度。在第二蚀刻条件下,对W的蚀刻速率为58.97nm/min.,对TaN的蚀刻速率为66.43nm/min。为了在没有将任何剩余残渣遗留在栅极绝缘膜上进行蚀刻,蚀刻时间可延长大约10%至20%。
根据上述第一蚀刻处理过程,通过适当地限定抗蚀剂掩模的形状,第一导电层和第二导电层的端部由于作用在衬底侧上的偏电压的效应形成锥形,倾斜部分的角度可为15至45°。
因此,由第一导电层和第二导电层组成的第一形状的导电层113至116(第一导电层113a至116a和第二导电层113b至116b)通过第一蚀刻处理而形成。(图1B)在沟道长度方向上的第一导电层的宽度对应于上述实施例方式中图示的第一宽度。虽然未图示,将成为栅极绝缘膜、没有被第一形状的导电层113至116覆盖的绝缘膜106的区域被蚀刻成大约10至20mm薄的厚度。
不去除抗蚀剂掩模,就进行第一掺杂处理,凭此提供n型的杂质元素就被加入半导体层中(图1c)。通过离子掺杂或离子注射就可进行掺杂处理。离子掺杂是在剂量为1×1013至5×1015/cm2和加速电压为60至100keV的条件下进行的。在本实施例中,掺杂是在剂量为1.5×1015/cm2和加速电压为80keV的条件下进行的。作为提供n型的杂质元素,该元素属于第15簇,通常使用磷(P)或砷(As)。这里使用磷(P)。在本实施例中,导电层113至116的功能相当于提供n型的杂质元素来说起着掩模的作用,凭此高浓度杂质区域118至121以自校准的方式而形成。提供n型的杂质元素被加入到浓度为1×1020至1×1021/cm3的高浓度杂质区域118至121中。
然后,不去除抗蚀剂掩模,就进行第二蚀刻处理。这里,蚀刻通过使用SF6,Cl2和O2作为蚀刻气体(流速速率:24/12/24(sccm)),同时在1.3Pa的气压下将700W的RF功率(13.56MHz)提供给线圈形状的电极而产生等离子。10W的RF功率(13.56MHz)也可提供给衬底侧(采样阶段),凭此一实质上是负自偏电压可提供给它。在第二蚀刻处理中,对W的蚀刻速率是227.3nm/min.,对TaN的蚀刻速率是32.1nm/min.,W相对于TaN的选择率为7.1。对SiON(绝缘膜106)的蚀刻速率是33.7nm/min.,W相对于TaN的选择率为6.83。在使用SF6作为蚀刻气体的情况下,相对于绝缘膜106的选择速率是比较高的,这样就抑制减小膜的厚度。
在第二蚀刻处理中,W的倾斜角度就变为70°。而且,在第二蚀刻处理中,能够形成第二导电层122b至125b。另一方面,第一导电层几乎不能经过蚀刻而形成第一导电层122a至125a。(图1D)虽然未图示,实际上,第一导电层的宽度与第二蚀刻处理前的情况相比变窄了大约0.15μm(即相对整个线宽度大约为0.3μm)。此外,沟道长度方向上的第二导电层的宽度对应于实施例方式中图示的第二宽度。
由第一导电层122a和第二导电层122b形成的电极将成为由下列步骤形成的CMOS电路的n沟道TFT的栅电极。由第一导电层125a和第二导电层125b形成的电极将成为由下列步骤形成的保留电容的一个电极。
在第二蚀刻处理中,还可使用CF4,Cl2和O2作为蚀刻气体。在此情况下,蚀刻通过在流速速率为25/25/10(sccm),同时在1Pa的气压下将500W的RF功率(13.56MHz)提供给线圈形状的电极产生等离子而进行的。20W的RF功率(13.56MHz)也可提供给衬底侧(采样阶段),凭此一实质上是负自偏电压可提供给它。在使用CF4,Cl2和O2情况下,对W的蚀刻速率是124.62nm/min.,对TaN的蚀刻速率是20.67nm/min.,W相对于TaN的选择率大约为6.05。因此,W膜能被有选择地进行蚀刻。而且,在此情况下,没有被第一形状的导电层122至125覆盖的绝缘膜106的区域被蚀刻成大约50nm薄的厚度。
然后,去除抗蚀剂掩模后,就能进行第二掺杂处理以获得图2A所示的情况。使用第二导电层122b至125b作为相对于杂质元素的掩模进行掺杂以便杂质元素能被加入到第一导电层锥形部下面的半导体层中。在本实施例中,使用磷(P)作为杂质元素,等离子体掺杂是在剂量为1.5×1014/cm2,加速电压为90keV,离子电流密度为0.5μA/cm2,5%的氢稀释气体的三氢化磷(PH3),流速速率为30sccm的条件下进行的。因此,低浓度杂质区域127至136就能形成以便以自校准的方式与第一导电层相叠加。加入到低浓度杂质区域127至136中的磷(P)的浓度为1×1017至1×1019/cm2,低浓度杂质区域127至136具有一个与第一导电层锥形部厚度相应的浓度梯度。在与第一导电层锥形部相叠加的半导体层中,杂质浓度(P的浓度)从第一导电层的锥形部向内逐渐递减。更具体地说,在第二掺杂处理中,形成了一浓度分布。而且,杂质元素还可以加入到高浓度杂质区域118至121中以形成高浓度杂质区域137至145。
在本实施例中,锥形部的宽度(沟道长度方向的宽度)最好至少为0.5μm或更少,其上限为1.5至2μm。因此,虽然取决于膜的厚度,但是在具有浓度梯度的杂质区域(低浓度)的沟道长度方向上的宽度也可以为1.5至2μm。杂质区域(低浓度)和杂质区域(高浓度)在附图中表示为分离的区域。事实上,二者之间没有明确的界限,除了一个仅具有浓度梯度的区域。同样,沟道形成区域和杂质区域(低浓度)在它们之间也没有一个明确的界限。
接着,除了象素部分之外的区域被抗蚀剂掩模146和147覆盖以进行第三蚀刻处理。在第三蚀刻处理中,第一导电层的锥形部被有选择地进行蚀刻以能去除叠加半导体层的区域。第三蚀刻处理使用相对W具有较高选择率的蚀刻气体Cl3,和使用了ICP蚀刻装置。在本实施例中,Cl3的气体流速速率设定为80sccm,350W的RF功率(13.56MHz)在1.2Pa的气压下提供给线圈状的电极以产生30秒钟蚀刻处理的等离子。衬底侧(采样阶段)接收50W的RF功率(13.56MHz)以提供一实质上是负自偏电压。第一导电层124c通过第三蚀刻处理而形成(图2B)。
虽然在本实施例中说明的是执行第三蚀刻处理的一个实例,但是这里如果没有需要也不必实现第三蚀刻处理。
接着,抗蚀剂掩模146和147被去除以形成第一夹层绝缘膜154。第一夹层绝缘膜154是通过等离子CVD或溅镀由含硅的绝缘膜形成的,厚度为10至200nm。第一夹层绝缘膜154用作蚀刻停止器以避免在制造过程中接触孔在厚度减小的绝缘膜上后来形成时对半导体层的过度蚀刻。在本实施例中,厚度为50m的氧化硅膜是用等离子CVD形成的。第一夹层绝缘膜154不局限于氧化硅膜,当然,也可以使用其它单层或层状结构的绝缘膜。
然后,用于掺杂半导体层的杂质元素如图2D所示被激活。这种激活是使用退火炉通过热退火(thermal annealing)而实现的。衬底是在包含1ppm或更小氧气的氮气体,氮气体最好为0.1ppm或更小,温度为400至700℃,通常为500至550℃中热退火的。在本实施例中,激活处理是在550℃的高温中经过四小时的热处理而完成的。除了热退火外,也可以使用激光退火或快速热退火(RTA)。
虽然附图中未图示,杂质元素通过激活处理进行扩散以此几乎能够完全消除n型杂质区域(低浓度)和杂质区域(高浓度)之间的界限。
在本实施例中,在结晶中用作催化剂的镍在进行上述激活处理的同时被吸收,移至包含高浓度磷的杂质区域中。结果,在主要用作沟道形成区域的半导体层中镍的浓度就降低了。如果由此形成的沟道形成区域在TFT中使用,TFT由于偏电流的降低和结晶度的提高就能具有较高的场效应的迁移率和非常良好的特性。
激活处理可以在形成第一夹层绝缘膜前进行。然而,所使用电线的线路材料抗热性能较弱时,它最好与本实施例一样先形成第一夹层绝缘膜(绝缘膜主要包含硅,例如,氮化硅膜),然后再进行激活处理以保护栅电极。
下面,在氢气中进行热处理以氢化半导体层。其它可以使用的氢化方法包括等离子氢化(使用的氢气由等离子激活)。
激活处理使用激光退火时,用受激准分子激光器,YAG激光器等的激光在上述氢化过程后按所期望的那样照射衬底。
然后在第一夹层绝缘膜154中形成一源极电线线路126。(图3A),源极电线线路126最好由低阻材料,通常是铝,银,铜或主要包含上述材料的一种材料制成。
在本实施例中主要包含铝的导电膜通过溅镀而形成,此后,源极电线线路126使用光刻而形成。此外,作为源极电线线路126的另一种制造方法,也可以使用印刷和电镀方法。
然后,形成一第二夹层绝缘膜155以覆盖象素的源极电线。第二夹层绝缘膜155可以使用一种主要包含硅的无机绝缘膜。
虽然这里所图示的是一种在第一夹层绝缘膜154上形成源极电线线路126的情况,但是源极电线线路也可在第二夹层绝缘膜上形成。在此情况下,第二夹层绝缘膜在激活后使用氮化硅而形成,进行热处理(温度为300至550℃,时间为1至12小时)以氢化半导体层,然后源极电线线路在第二夹层绝缘膜上形成。在此情况下的氢化是为了用包含在第二夹层绝缘膜中的氢气半导体层中的悬空键。
下面,第三夹层绝缘膜156由有机绝缘材料形成在第二夹层绝缘膜155上。在本实施例中,一丙烯酸树脂形成的厚度为1.6μm。延伸至杂质区域(137,138,149,150,151,153,154和144)的接触孔,一延伸至象素部分的源极电线线路126的接触孔,延伸至栅电极124的接触孔,延伸至电极125b的接触孔通过制作图案而形成。
接着形成的是分别与杂质区域137,138,149和150形成电连接的电极157至160,还形成的是驱动器电路的源极电线。而且还形成与杂质区域144和杂质区域153相电连接的象素电极163,将用作源极区域的杂质区域151与象素部分的源极电线线路126相电连接的电极(连接器电极)161,与栅电极124相电连接的栅极电线线路162和与电极125b相电连接的电容器电线169。这些电极和象素电极是由具有非常高反射率的材料,如主要包含Al或Ag的膜,或主要包含Al的膜和主要包含Ag的膜的层状结构制成。
用作电容存储器207其中一个电极的杂质区域135,136,144和145与提供n型传导性的杂质元素相掺杂。电容存储器207是由与电容器电线169相连接的电极125a、125b和具有作为绝缘材料的绝缘膜106的半导体层组成。
这样,包括CMOS电路202的驱动电路201与具有象素TFT206和电容存储器的象素部分205形成在相同的衬底上,CMOS电路202由一n沟道TFT203和一n沟道TFT204组成,象素TFT206是一种n沟道TFT。(图3B)为了方便起见衬底在此称之为有源矩阵衬底一样。
在本实施例中,EMOS电路是由使用了图8A所示的n沟道的TFT203和n沟道的TFT204构成的。
图5表示根据本实施例构成的有源矩阵衬底的象素部分的顶视图。在图5中,与图3B中相同的部件用相同的标号表示,图3B中用点划线A-A’表示的剖视图沿图4中的点划线A-A’截取。图3B中用点划线B-B’表示的剖视图沿图5中的点划线B-B’截取。图4表示仅在象素部分的源极电线126形成后时的顶视图。
在根据本实施例的象素结构中,象素电极163的边缘叠加源极电线线路126以便象素电极之间的空隙不使用黑色矩阵就能屏蔽光。
本实施例中所示的过程在制造一个有源矩阵衬底时仅需要六个光掩模。
第二实施例
在本实施例中,将描述使用了实施例1中制造的有源矩阵衬底的有源矩阵液晶显示设备的制造过程。参考附图6进行描述。
首先,根据实施例1获得具有图3B所示状态的有源矩阵衬底后,在图3B的有源矩阵衬底上形成一定向膜301以进行摩擦(rubbing)处理。必须注意:在本实施例中,在定向膜301形成前,制作一有机树脂膜如丙烯酸树脂膜图案以形成一圆柱形间隔物,它用于在所需的位置保持衬底之间的空隙。而且,替换圆柱形间隔物,一球形间隔物也可分布在整个表面上。
接着,就制备一相对的衬底300。一对应于每个象素设有有色层302和光屏蔽层303的滤色器设置在相对的衬底300上。而且,光屏蔽层303设置在驱动电路部分上。还设置了用于覆盖滤色器和光屏蔽层303的整平膜(leveling film)304。然后,由透明导电膜制成的反电极305形成在整平膜304上的象素部分中,接着,在相对衬底300的全部表面上形成一定向膜306以进行摩擦(rubbing)处理。
然后,使用一密封件307使在其上形成象素部分和驱动电路的有源矩阵衬底和相对的衬底相互粘合。填充物与密封件307相混合,两个衬底通过填充物和圆柱形间隔物相互粘合而具有一相同的空隙。此后,一液晶材料308注入两个衬底之间的空间,然后用一密封件(未图示)进行完全密封。公知的液晶材料可用作液晶材料308。因此,就能完成图5所示的有源矩阵液晶显示设备。如果需要,有源矩阵衬底或相对的衬底可切成一设定的形状。而且,使用公知的技术可适当地设置一极化板等。使用公知的技术将FPC与有源矩阵液晶显示设备相连接。
一种由此获得的液晶模块的结构将使用图7的顶视图进行描述。注意:对于与图6中那些相同的部分使用相同的参考标号。
图7的顶视图表示有源矩阵衬底和相对的衬底通过密封件307相互粘合的状态。在有源矩阵衬底上,形成了一与象素部分,驱动电路和FPC(软性印刷电路)相连接的外输入端309,和一将外输入端309与相应电路的输入部分相连接的电线310等。而且,在相对的衬底300上形成了滤色器等。
一光屏蔽层303a设置在相对的衬底上以便与栅极电线侧的驱动器电路201a相叠加。此外,一光屏蔽层303b设置在相对的衬底上以便与源极电线侧的驱动器电路201b相叠加。在设置在象素部分205的相对衬底上的滤色器302中,对应于每个象素设置了一光屏蔽层和每种颜色红色(R),绿色(G)和蓝色(B)的有色层。实际上,彩色显示器是使用这三种颜色形成的,即,红色(R)的有色层,绿色(G)的有色层和蓝色(B)的有色层。注意:每种颜色的有色层是任意排列的。
这里,对于彩色显示器而言,滤色器302设置在相对的衬底上。然而,本发明不受这种情况特别地限制,在制造有源矩阵衬底时,滤色器可形成在有源矩阵衬底上。
而且,在滤色器中,光屏蔽层是设置在相邻象素之间以便能够屏蔽除了显示区域之外的部分。光屏蔽层303a和303b设置在覆盖驱动电路的区域中。然而,液晶显示设备作为其显示部分装在电子设备中时,覆盖驱动电路的区域被一外壳覆盖。因此滤色器可以在没有光屏蔽层的情况下构成。在制造有源矩阵衬底时,光屏蔽层可形成在有源矩阵衬底上。
而且,如果没有设置光屏蔽层,组成滤色器的有色层可适当地设置在相对衬底和反电极之间,这样光屏蔽能够通过由许多层叠压而成的叠层实现。因此,除了显示区域之外的部分(象素之间的空隙)和驱动器电路可被避光。
此外,使用一各向异性的导电树脂使由基极膜和电线组成的FPC411与外输入端相连接。而且,设置一加强板以提高机械强度。
上述制造的液晶模块能够用作各种电子设备的显示部分。
第三实施例
相对于第一实施例的n沟道型TFT而言,增强型和抑制型可以通过将属于元素周期表第15簇的元素(最好为磷)或属于元素周期表第13簇的元素(最好为硼)掺杂到作为沟道形成区域的半导体中而特殊形成。
而且,在通过组合n沟道型TFTs而形成的NMOS电路的情况下,存在两种情况,一种情况是它由增强型TFTs而形成(此下文称之为“EEMOS电路”),另一种情况是由增强型和抑制型组合而形成(此下文称之为“EDMOS电路)。
这里,图8A表示一种EEMOS电路的情况,图8B表示一种EDMOS电路的情况。在图8A中,每个参考标号31和32表示一增强型的n沟道型TFT(此下文称之为“E型NTFT“)。在图8B中,参考标号33表示一E型NTFT,参考标号34表示一抑制型的n沟道型TFT(此下文称之为”D型NTFT)。
在图8A和8B中,VDH表示施加正电压的电压源线(正电压源线),VDHL表示施加负电压的电压源线(负电压源线)。负电压源线可以是地电位的电源线(即地电压源线)。
图9表示一种使用图8A所示的EEMOS电路或图8B所示的EDMOS电路而形成移位寄存器的情况。在图9中,参考标号40,41表示触发电路。此外,标号42,43表示E型NTFTs。一时钟信号(CL)输入给E型NTFT42的栅极,一具有反极性的时钟信号(CL条(bar))输入给E型NTFT43的栅极。参考标号44表示反相器电路,图8A中所示的EEMOS电路或图8B中所示的EDMOS电路如图9B所示的一样使用。因此,显示设备的整个驱动电路可由n沟道型的TFTs构成。
本实施例可与第一实施例或第二实施例自由结合。
第四实施例
在本实施例中,如图10所示,与第一实施例不同的栅电极设置在象素TFT中。在图10中,仅显示了显示部分,因为公是显示部分的栅电极与第一实施例中的不同。
在本实施例中,没有进行图2B所示的第一实施例的第三蚀刻处理。因此,第一导电层604通过绝缘膜与杂质区域603,605相叠加,第一导电层607通过绝缘膜与杂质区域606,608相叠加。
具有锥形部的第一导电层604,607对应于第一实施例的第一导电层124a。
根据本实施例,与第一实施例相比,掩模层的数量能被减少一倍,需要形成有源矩阵板的光掩模层的数量能被减少至5层。
本实施例可与第一至第三实施例中任一个相结合。
第五实施例
在第一实施例中,已描述了在反射型液晶显示设备中使用的有源矩阵板的制造方法。在本实施例中,将描述在传输型液晶显示设备中使用的有源矩阵板的制造方法。在图11中,仅有象素部分显示在图11中,因为仅有象素部分不同。
图11A表示根据第一实施例形成第三夹层绝缘膜后的过程,包括透明导电膜的象素电极700使用光掩模经过制作图案处理以形成接触孔和形成每个电极和栅极电线。象素电极的700的透明导电膜可由ITO(氧化铟和氧化锡的合金),氧化铟和氧化锌的合金(In2O3-ZnO),氧化锌(ZnO)等形成。
象素电极700通过一与象素电极700相叠加的连接电极706与象素TFT702的杂质区域705相电连接。在图11A中,参考标号701表示一源极电线,参考标号703,704表示栅电极。在本实施例中,连接电极是在象素电极形成之后而形成的。然而,接触孔和连接电极形成后,包括透明导电膜的象素电极可形成以能与连接电极相叠加。
在实现图11A结构的制造方法中,需要制造有源矩阵板的光掩模的数量可设定为七个。
图11B表示在传输型液晶显示设备中使用的有源矩阵板的形成方法,该传输型液晶显示设备使用了第四实施例实现的象素TFT709。与图11A相同的部件用相同的参考标号表示。
在图11B中,象素TFT709的栅电极与图11A一样形成了包括透明导电膜的象素电极700。
在图11B中,栅电极的结构与图11A中的不相同,每个第一导电层707,708具有一锥形部。
在实现图11B结构的制造方法中,需要形成有源矩阵板的光掩模层的数量能被减少至6层。
本实施例可与第一至第四实施例中任一个自由地相结合。
第六实施例
本实施例的特征在于象素部分的源极电线和驱动电路的源极电线是在不同的过程中形成的。在下面的描述中,参考图12仅详细地描述不同点。在图12中,为了简化描述,图示的仅是象素部分的三个源极电线91和三个栅极电线92。象素部分的源极电线91设计为平行布置的条带,其间隔等于象素的间距。
图12还表示实现数字驱动操作的方框图。在本实施例中,设有一源极侧驱动电路93,一象素部分94和一栅极侧驱动电路95。在本说明书中,驱动电路是一个包含源极侧驱动电路和栅极侧驱动电路的通用术语。
源极侧驱动电路93包括一移位寄存器93a,一锁存器(A)93b,一锁存器(B)93c,一D/A转换器93d和一缓冲器93e。栅极侧驱动电路95包括一移位寄存器95a,一电位移相器95b和一缓冲器95c。如果需要,一电位移相器电路可设置在锁存器(B)93c,和D/A转换器93d之间。
在本实施例中,如图12所示,一接触部分设置在源极侧驱动电路93和象素部分94之间。这是因为源极侧驱动电路的源极电线和象素部分的源极电线91是在不同过程中形成的。在本实施例中,象素部分的源极电线是由低阻的材料形成,因此它们是在不同于源极侧驱动电路的源极电线形成过程中形成的。
在第一实施例中,象素部分的源极电线91是使用溅镀方法形成的,然后使用光刻方法进行蚀刻。
在本实施例中,象素部分的源极电线91是使用另一种方法(电镀方法,印刷方法)形成的。
图13A表示象素部分的源极电线801是使用电镀方法形成的。象素部分的源极电线801形成在与栅电极803,804不同的层中。
根据该电镀方法,直流电流提供给包含金属离子(电镀材料源)的水溶液以在阴极表面上形成金属膜。作为电镀的金属,例如可以使用铜,银,金,铬,铁,镍,铂或其合金。
在这种电镀方法中,膜的厚度在电流密度和电镀时间的控制下可由执行者进行适当地设定。
在本实施例中,电线是使用光刻方法在第一夹层绝缘膜中形成的,然后金属膜(铜)通过使用电镀方法形成在每个电线的表面上以完成源极电线的形成。铜最适宜于本发明的源极电线,因为其电阻非常小。在下面的步骤中,图13A所示的象素TFT802可根据第一实施例的方法而形成。
图13B表示一种象素部分的源极电线901是使用印刷方法(丝网印刷方法)而形成的情况。
根据丝网印刷方法,一具有所需窗孔图案的板用作掩模,一与金属粒子(银,铝等)混合的糊剂(稀释剂)或印剂通过掩模的窗孔部分形成在作为印刷介质的衬底上,然后由此印刷过的衬底经过氧化(燃烧(burned))以形成具有所需要图案的电线。如上所述的印刷方法相对来说成本较低,它能提供一种大面积的印刷图案,因此适合本发明。
在本实施例中,仅有象素部分的源极电线是使用丝网印刷方法在线路方向形成在第一夹层绝缘膜上,象素部分的源极电线901是形成在不同于栅电极903,904的层中。
在实现图13B结构的制造方法中,需要形成有源矩阵座的光掩模的数量可被减少到四个。
图13C表示使用印刷方法(丝网印刷方法)使一种象素部分的源极电线906形成在与栅电极相同层上的情况。在下面的情况中,设置导电层905a,905b以提高象素源极电线906的位置精度。
在本实施例中,导电层905a,906b是在与栅电极相同的形成过程中形成的。因此,杂质元素是在栅电极没有被绝缘膜覆盖时激活的。作为一种激活方法,热退火处理是在惰性气体减压的情况下实现的,这样就能抑制导电层由于被氧化而导致其电阻的增大。因此,够使用印刷方法形成源极电线906能以能填充在导电层905a,906b之间。通过沿源极电线906设置导电层905a,906b就能防止电线易于在印刷方法中产生损坏。
代替丝网印刷方法,一种使用了旋转磁鼓的活版印刷方法(aletterpress),一种凹刻方法和各种胶版印刷方法都可以适用于本发明。
象素部分的源极电线91也能够使用上述各种方法而形成。
象素部分94包含许多象素,一TFT元件提供给每个象素。而且,与栅极侧驱动电路相连接的许多栅极电线92以相互平行的方式提供给象素部分94。
栅极侧驱动电路也可以相对于象素部分94设置在栅极侧驱动电路95的相对侧。而且,该设备以模拟方式驱动时,可设置一采样电路以代替锁存器电路。
上述结构可以根据第一至第五实施例的制造方法而实现。
第七实施例
根据本发明的驱动器电路和象素部分可以各种形式的模块(有源矩阵型液晶模块,有源矩阵型EL模块和有源矩阵型EC模块)使用。换句话说,本发明能够适用于具有这些模块作为显示部分的各种电子设备。
下面给出电子设备的例子:视频摄像机;数字摄像机;头挂显示器(护目型显示器);汽车导航系统;投影仪;汽车立体声;个人电脑;便携式信息终端(如移动电脑;便携式电话和电子笔记本)。这些例子如图15和16所示。
图15A表示一种个人电脑,它包括一主体2001,一图象输入部2002,一显示部2003和一键盘2004。本发明适用于显示部2003。
图15B表示一种移动电脑,它包括一主体2201,一摄像部2202,一图象接收部2203,一操作开关2204,和一显示部2205。本发明适用于显示部2205。
图15C表示一种使用了能够记录程序的记录介质(此下文称之为记录介质)的播放器,它包括一主体2401;一显示部2402;一扬声器部2403;一记录介质2404;和操作开关2405。该播放器使用记录介质的DVD(数字化视频光盘),CD等,它能够用于音乐欣赏,电影欣赏,游戏和上网。本发明适用于显示部2402。
图16A表示一种便携式本(电子本),它包括一主体3001,显示部3002和3003,一记录介质3004,操作开关3005,和一天线3006。本发明适用于显示部3002和3003。
图16B表示一种显示器,它包括一主体3101,一支撑座3102和一显示部3103。本发明适用于显示部3103。
因此,本发明的应用范围非常广,它能够适用于所有领域中的电子设备。而且,实施例7的电子设备能够使用一种实施例1至6任意组合的结构而实现。
如上所述,根据本发明,即使显示部分的面积增加时,由有源矩阵型液晶显示设备表示的半导体设备也能够实现功耗的降低,因此该半导体设备具有大屏幕的显示器。

Claims (32)

1.一种液晶显示器的制造方法,包括:
在绝缘表面上形成半导体层;
在上述半导体层上形成第一绝缘膜;
在上述第一绝缘膜上形成栅电极;
使用上述栅电极作为掩模将提供n型的第一杂质元素以第一浓度掺杂到上述半导体层中,以形成第一n型杂质区域;
蚀刻上述栅电极以形成一锥形栅电极部;
将提供n型的第二杂质元素以小于所述第一浓度的第二浓度掺杂到具有第一n型杂质区域的半导体层中,同时穿过上述锥形栅电极部以此在第一n型杂质区域和沟道形成区域之间形成第二n型杂质区域;
形成第二绝缘膜以覆盖上述栅电极;以及
在上述第二绝缘膜上形成一导线。
2.如权利要求1所述的方法,其特征在于:上述栅电极具有叠层结构,包括具有第一宽度的作为下层的第一导电层和具有第二宽度的作为上层的第二导电层,第二宽度小于第一宽度。
3.如权利要求2所述的方法,其特征在于:上述第一导电层的未被所述第二导电层覆盖的一个部分的剖面形状是锥形形状。
4.一种液晶显示器的制造方法,包括:
在绝缘表面上形成半导体层;
在上述半导体层上形成第一绝缘膜;
在上述第一绝缘膜上形成栅电极;
使用上述栅电极作为掩模将提供n型的第一杂质元素以第一浓度掺杂到上述半导体层中,以形成第一n型杂质区域;
蚀刻上述栅电极以形成一锥形栅电极部;
将提供n型的第二杂质元素以小于所述第一浓度的第二浓度掺杂到具有第一n型杂质区域的半导体层中,同时穿过上述锥形栅电极部以此在第一n型杂质区域和沟道形成区域之间形成第二n型杂质区域;
形成第二绝缘膜以覆盖上述栅电极;
在上述第二绝缘膜上形成象素部分的源导线;
形成第三绝缘膜以覆盖象素部分的源导线;以及
在上述第三绝缘膜上形成驱动电路的源导线和象素部分的栅导线。
5.如权利要求4所述的方法,其特征在于:象素电极与上述驱动电路的源导线在相同时间形成。
6.如权利要求4所述的方法,其特征在于:上述驱动电路的源导线通过溅射方法、印刷方法、电镀方法之一或这些方法的结合形成。
7.如权利要求4所述的方法,其特征在于:上述栅电极具有叠层结构,包括具有第一宽度的作为下层的第一导电层和具有第二宽度的作为上层的第二导电层,第二宽度小于第一宽度。
8.如权利要求7所述的方法,其特征在于:上述第一导电层的未被所述第二导电层覆盖的一个部分的剖面形状是锥形形状。
9.一种液晶显示器的制造方法,包括:
在绝缘表面上形成半导体层;
在上述半导体层上形成第一绝缘膜;
在上述第一绝缘膜上形成栅电极,该栅电极包括第一导电层和在该第一导电层上形成的第二导电层;
使用上述栅电极作为掩模将提供n型的第一杂质元素以第一浓度掺杂到上述半导体层中,以形成第一n型杂质区域;
选择性地蚀刻一部分第二导电层以形成由第一导电层构成的一部分栅电极;
将提供n型的第二杂质元素以小于所述第一浓度的第二浓度掺杂到具有第一n型杂质区域的半导体层中,同时穿过所述部分的栅电极以此在第一n型杂质区域和沟道形成区域之间形成第二n型杂质区域;
形成第二绝缘膜以覆盖上述栅电极;
在上述第二绝缘膜上形成一导线。
10.如权利要求9所述的方法,其特征在于:第一导电层为第一宽度,第二导电层为第二宽度,第二宽度小于第一宽度。
11.如权利要求10所述的方法,其特征在于:上述由第一导电层构成的栅电极的部分的剖面形状是锥形形状。
12一种液晶显示器的制造方法,包括:
在绝缘表面上形成半导体层;
在上述半导体层上形成第一绝缘膜;
在上述第一绝缘膜上形成栅电极,该栅电极包括第一导电层和在该第一导电层上形成的第二导电层;
使用上述栅电极作为掩模将提供n型的第一杂质元素以第一浓度掺杂到上述半导体层中,以形成第一n型杂质区域;
选择性地蚀刻一部分第二导电层以形成由第一导电层构成的一部分栅电极;
将提供n型的第二杂质元素以小于所述第一浓度的第二浓度掺杂到具有第一n型杂质区域的半导体层中,同时穿过所述部分的栅电极以此在第一n型杂质区域和沟道形成区域之间形成第二n型杂质区域;
形成第二绝缘膜以覆盖上述栅电极;
在上述第二绝缘膜上形成象素部分的源导线;
形成第三绝缘膜以覆盖象素部分的源导线;以及
在上述第三绝缘膜上形成驱动电路的源导线和象素部分的栅导线。
13.如权利要求12所述的方法,其特征在于:象素电极与上述驱动电路的源导线在相同时间形成。
14.如权利要求12所述的方法,其特征在于:上述象素部分的源导线通过溅射方法、印刷方法、电镀方法之一或这些方法的结合形成。
15.如权利要求12所述的方法,其特征在于:第一导电层为第一宽度,第二导电层为第二宽度,第二宽度小于第一宽度。
16.如权利要求15所述的方法,其特征在于:由上述第一导电层构成的栅电极的上述部分的剖面形状是锥形形状。
17.一种电致发光显示器的制造方法,包括:
在绝缘表面上形成半导体层;
在上述半导体层上形成第一绝缘膜;
在上述第一绝缘膜上形成栅电极;
使用上述栅电极作为掩模将提供n型的第一杂质元素以第一浓度掺杂到上述半导体层中,以形成第一n型杂质区域;
蚀刻上述栅电极以形成一锥形栅电极部;
将提供n型的第二杂质元素以小于所述第一浓度的第二浓度掺杂到具有第一n型杂质区域的半导体层中,同时穿过上述锥形栅电极部以此在第一n型杂质区域和沟道形成区域之间形成第二n型杂质区域;
形成第二绝缘膜以覆盖上述栅电极;以及
在上述第二绝缘膜上形成一导线。
18.如权利要求17所述的方法,其特征在于:上述栅电极具有叠层结构,包括具有第一宽度的作为下层的第一导电层和具有第二宽度的作为上层的第二导电层,第二宽度小于第一宽度。
19.如权利要求18所述的方法,其特征在于:上述第一导电层的未被所述第二导电层覆盖的一个部分的剖面形状是锥形形状。
20.一种电致发光显示器的制造方法,包括:
在绝缘表面上形成半导体层;
在上述半导体层上形成第一绝缘膜;
在上述第一绝缘膜上形成栅电极;
使用上述栅电极作为掩模将提供n型的第一杂质元素以第一浓度掺杂到上述半导体层中,以形成第一n型杂质区域;
蚀刻上述栅电极以形成一锥形栅电极部;
将提供n型的第二杂质元素以小于所述第一浓度的第二浓度掺杂到具有第一n型杂质区域的半导体层中,同时穿过上述锥形栅电极部以此在第一n型杂质区域和沟道形成区域之间形成第二n型杂质区域;
形成第二绝缘膜以覆盖上述栅电极;
在上述第二绝缘膜上形成象素部分的源导线;
形成第三绝缘膜以覆盖象素部分的源导线;以及
在上述第三绝缘膜上形成驱动电路的源导线和象素部分的栅导线。
21.如权利要求20所述的方法,其特征在于:象素电极与上述驱动电路的源导线在相同时间形成。
22.如权利要求20所述的方法,其特征在于:上述驱动电路的源导线通过溅射方法、印刷方法、电镀方法之一或这些方法的结合形成。
23.如权利要求20所述的方法,其特征在于:上述栅电极具有叠层结构,包括具有第一宽度的作为下层的第一导电层和具有第二宽度的作为上层的第二导电层,第二宽度小于第一宽度。
24.如权利要求23所述的方法,其特征在于:上述第一导电层的未被所述第二导电层覆盖的一个部分的剖面形状是锥形形状。
25.一种电致发光显示器的制造方法,包括:
在绝缘表面上形成半导体层;
在上述半导体层上形成第一绝缘膜;
在上述第一绝缘膜上形成栅电极,该栅电极包括第一导电层和在该第一导电层上形成的第二导电层;
使用上述栅电极作为掩模将提供n型的第一杂质元素以第一浓度掺杂到上述半导体层中,以形成第一n型杂质区域;
选择性地蚀刻一部分第二导电层以形成由第一导电层构成的一部分栅电极;
将提供n型的第二杂质元素以小于所述第一浓度的第二浓度掺杂到具有第一n型杂质区域的半导体层中,同时穿过所述部分的栅电极以此在第一n型杂质区域和沟道形成区域之间形成第二n型杂质区域;
形成第二绝缘膜以覆盖上述栅电极;以及
在上述第二绝缘膜上形成一导线。
26.如权利要求25所述的方法,其特征在于:第一导电层为第一宽度,第二导电层为第二宽度,第二宽度小于第一宽度。
27.如权利要求26所述的方法,其特征在于:由上述第一导电层构成的栅电极的上述部分的剖面形状是锥形形状。
28.一种电致发光显示器的制造方法,包括:
在绝缘表面上形成半导体层;
在上述半导体层上形成第一绝缘膜;
在上述第一绝缘膜上形成栅电极,该栅电极包括第一导电层和在该第一导电层上形成的第二导电层;
使用上述栅电极作为掩模将提供n型的第一杂质元素以第一浓度掺杂到上述半导体层中,以形成第一n型杂质区域;
选择性地蚀刻一部分第二导电层以形成由第一导电层构成的一部分栅电极;
将提供n型的第二杂质元素以小于所述第一浓度的第二浓度掺杂到具有第一n型杂质区域的半导体层中,同时穿过所述部分的栅电极以此在第一n型杂质区域和沟道形成区域之间形成第二n型杂质区域;
形成第二绝缘膜以覆盖上述栅电极;
在上述第二绝缘膜上形成象素部分的源导线;
形成第三绝缘膜以覆盖象素部分的源导线;以及
在上述第三绝缘膜上形成驱动电路的源导线和象素部分的栅导线。
29.如权利要求28所述的方法,其特征在于:象素电极与上述驱动电路的源导线在相同时间形成。
30.如权利要求28所述的方法,其特征在于:上述驱动电路的源导线通过溅射方法、印刷方法、电镀方法之一或这些方法的结合形成。
31.如权利要求28所述的方法,其特征在于:第一导电层为第一宽度,第二导电层为第二宽度,第二宽度小于第一宽度。
32.如权利要求31所述的方法,其特征在于:由上述第一导电层构成的栅电极的上述部分的剖面形状是锥形形状。
CN2004100544168A 2000-11-28 2001-11-28 半导体装置及其制造方法 Expired - Fee Related CN1554974B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2000361971A JP4954366B2 (ja) 2000-11-28 2000-11-28 半導体装置の作製方法
JP361971/2000 2000-11-28
JP361971/00 2000-11-28

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
CNB011454555A Division CN100397642C (zh) 2000-11-28 2001-11-28 半导体装置及其制造方法

Publications (2)

Publication Number Publication Date
CN1554974A true CN1554974A (zh) 2004-12-15
CN1554974B CN1554974B (zh) 2012-01-11

Family

ID=18833323

Family Applications (3)

Application Number Title Priority Date Filing Date
CNB011454555A Expired - Fee Related CN100397642C (zh) 2000-11-28 2001-11-28 半导体装置及其制造方法
CN2004100544168A Expired - Fee Related CN1554974B (zh) 2000-11-28 2001-11-28 半导体装置及其制造方法
CNB2004100544219A Expired - Fee Related CN100517037C (zh) 2000-11-28 2001-11-28 半导体装置

Family Applications Before (1)

Application Number Title Priority Date Filing Date
CNB011454555A Expired - Fee Related CN100397642C (zh) 2000-11-28 2001-11-28 半导体装置及其制造方法

Family Applications After (1)

Application Number Title Priority Date Filing Date
CNB2004100544219A Expired - Fee Related CN100517037C (zh) 2000-11-28 2001-11-28 半导体装置

Country Status (7)

Country Link
US (3) US6737306B2 (zh)
JP (1) JP4954366B2 (zh)
KR (2) KR100858829B1 (zh)
CN (3) CN100397642C (zh)
MY (1) MY141568A (zh)
SG (1) SG100769A1 (zh)
TW (1) TW541704B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102386236A (zh) * 2008-10-24 2012-03-21 株式会社半导体能源研究所 半导体器件和用于制造该半导体器件的方法
CN105702744A (zh) * 2016-04-05 2016-06-22 京东方科技集团股份有限公司 薄膜晶体管及其制作方法、阵列基板、显示装置
CN111403488A (zh) * 2020-03-31 2020-07-10 合肥鑫晟光电科技有限公司 薄膜晶体管及其制备方法、显示用基板及显示装置

Families Citing this family (62)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6580475B2 (en) 2000-04-27 2003-06-17 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method of fabricating the same
TW525216B (en) 2000-12-11 2003-03-21 Semiconductor Energy Lab Semiconductor device, and manufacturing method thereof
SG111923A1 (en) 2000-12-21 2005-06-29 Semiconductor Energy Lab Light emitting device and method of manufacturing the same
SG160191A1 (en) 2001-02-28 2010-04-29 Semiconductor Energy Lab Semiconductor device and manufacturing method thereof
JP2003045874A (ja) 2001-07-27 2003-02-14 Semiconductor Energy Lab Co Ltd 金属配線およびその作製方法、並びに金属配線基板およびその作製方法
JP4969001B2 (ja) * 2001-09-20 2012-07-04 株式会社半導体エネルギー研究所 半導体装置及びその作製方法
JP3961310B2 (ja) 2002-02-21 2007-08-22 株式会社半導体エネルギー研究所 半導体装置の作製方法
US7579771B2 (en) * 2002-04-23 2009-08-25 Semiconductor Energy Laboratory Co., Ltd. Light emitting device and method of manufacturing the same
US7786496B2 (en) 2002-04-24 2010-08-31 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method of manufacturing same
JP2003317971A (ja) 2002-04-26 2003-11-07 Semiconductor Energy Lab Co Ltd 発光装置およびその作製方法
US7897979B2 (en) 2002-06-07 2011-03-01 Semiconductor Energy Laboratory Co., Ltd. Light emitting device and manufacturing method thereof
JP4216008B2 (ja) * 2002-06-27 2009-01-28 株式会社半導体エネルギー研究所 発光装置およびその作製方法、ならびに前記発光装置を有するビデオカメラ、デジタルカメラ、ゴーグル型ディスプレイ、カーナビゲーション、パーソナルコンピュータ、dvdプレーヤー、電子遊技機器、または携帯情報端末
AU2003264515A1 (en) * 2002-09-20 2004-04-08 Semiconductor Energy Laboratory Co., Ltd. Display device and manufacturing method thereof
US7094684B2 (en) * 2002-09-20 2006-08-22 Semiconductor Energy Laboratory Co., Ltd. Manufacturing method of semiconductor device
KR100915233B1 (ko) * 2002-11-05 2009-09-02 삼성전자주식회사 박막 트랜지스터 어레이 기판
JP4373086B2 (ja) 2002-12-27 2009-11-25 株式会社半導体エネルギー研究所 発光装置
US7476629B2 (en) * 2003-04-21 2009-01-13 Semiconductor Energy Laboratory Co., Ltd. Beam irradiation apparatus, beam irradiation method, and method for manufacturing thin film transistor
US7220627B2 (en) * 2003-04-21 2007-05-22 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing a semiconductor device where the scanning direction changes between regions during crystallization and process
US7238963B2 (en) * 2003-04-28 2007-07-03 Tpo Displays Corp. Self-aligned LDD thin-film transistor and method of fabricating the same
US20050074914A1 (en) * 2003-10-06 2005-04-07 Toppoly Optoelectronics Corp. Semiconductor device and method of fabrication the same
KR100560470B1 (ko) * 2003-11-24 2006-03-13 삼성에스디아이 주식회사 다이오드 접속된 트랜지스터의 제조 방법 및 이를 이용한화상 표시 장치
JP2005164854A (ja) * 2003-12-01 2005-06-23 Nec Lcd Technologies Ltd 液晶表示装置
JP4722391B2 (ja) * 2003-12-04 2011-07-13 株式会社半導体エネルギー研究所 薄膜トランジスタの製造方法
JP4447304B2 (ja) 2003-12-22 2010-04-07 株式会社半導体エネルギー研究所 半導体装置及びその作製方法
JP2005259848A (ja) * 2004-03-10 2005-09-22 Toshiba Corp 半導体装置及びその製造方法
US7374983B2 (en) 2004-04-08 2008-05-20 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
US20050258488A1 (en) * 2004-04-27 2005-11-24 Toppoly Optoelectronics Corp. Serially connected thin film transistors and fabrication methods thereof
US7521368B2 (en) * 2004-05-07 2009-04-21 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
US7554260B2 (en) 2004-07-09 2009-06-30 Semiconductor Energy Laboratory Co., Ltd. Display device provided with a conductive film connection between a wiring component and a metal electrode film
CN100459157C (zh) * 2004-08-26 2009-02-04 友达光电股份有限公司 用于平面显示装置的薄膜晶体管结构及其制造方法
US7374984B2 (en) * 2004-10-29 2008-05-20 Randy Hoffman Method of forming a thin film component
TWI382455B (zh) * 2004-11-04 2013-01-11 Semiconductor Energy Lab 半導體裝置和其製造方法
US7948171B2 (en) * 2005-02-18 2011-05-24 Semiconductor Energy Laboratory Co., Ltd. Light emitting device
US20060197088A1 (en) * 2005-03-07 2006-09-07 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method of the same
TWI336951B (en) * 2005-05-19 2011-02-01 Au Optronics Corp Method of forming thin film transistor
US7579220B2 (en) 2005-05-20 2009-08-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device manufacturing method
KR101151799B1 (ko) * 2005-11-09 2012-06-01 엘지디스플레이 주식회사 액정표시장치용 어레이기판과 그 제조방법
KR100729054B1 (ko) * 2005-11-16 2007-06-14 삼성에스디아이 주식회사 박막 트랜지스터 및 그 제조 방법
KR100722112B1 (ko) * 2005-12-09 2007-05-25 삼성에스디아이 주식회사 박막 트랜지스터 및 그의 제조방법
KR100729055B1 (ko) * 2005-11-29 2007-06-14 삼성에스디아이 주식회사 박막 트랜지스터 및 그 제조 방법
JP4680850B2 (ja) 2005-11-16 2011-05-11 三星モバイルディスプレイ株式會社 薄膜トランジスタ及びその製造方法
KR101446226B1 (ko) * 2006-11-27 2014-10-01 엘지디스플레이 주식회사 플렉서블 표시장치 및 그 제조 방법
KR100867921B1 (ko) * 2006-11-29 2008-11-10 삼성에스디아이 주식회사 박막 트랜지스터의 제조방법
JP5352081B2 (ja) 2006-12-20 2013-11-27 株式会社半導体エネルギー研究所 半導体装置の作製方法
US8319295B2 (en) * 2007-01-10 2012-11-27 Imec Use of F-based gate etch to passivate the high-k/metal gate stack for deep submicron transistor technologies
US9041202B2 (en) * 2008-05-16 2015-05-26 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method of the same
CN103928476A (zh) 2008-10-03 2014-07-16 株式会社半导体能源研究所 显示装置及其制造方法
TWI525603B (zh) 2009-01-16 2016-03-11 半導體能源研究所股份有限公司 液晶顯示裝置及其電子裝置
US8461582B2 (en) 2009-03-05 2013-06-11 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
US20100224878A1 (en) 2009-03-05 2010-09-09 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
DE102009038589B4 (de) * 2009-08-26 2014-11-20 Heraeus Materials Technology Gmbh & Co. Kg TFT-Struktur mit Cu-Elektroden
KR20120083341A (ko) 2009-10-09 2012-07-25 가부시키가이샤 한도오따이 에네루기 켄큐쇼 액정 표시 장치 및 액정 표시 장치를 포함하는 전자 기기
WO2011043216A1 (en) 2009-10-09 2011-04-14 Semiconductor Energy Laboratory Co., Ltd. Light-emitting display device and electronic device including the same
KR101849321B1 (ko) 2009-11-06 2018-04-16 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 반도체 장치의 제작 방법
CN103400857B (zh) 2009-11-27 2016-12-28 株式会社半导体能源研究所 半导体装置和及其制造方法
EP2426720A1 (en) * 2010-09-03 2012-03-07 Applied Materials, Inc. Staggered thin film transistor and method of forming the same
JP5825812B2 (ja) * 2011-03-24 2015-12-02 株式会社Joled 表示装置の製造方法
TWI651839B (zh) * 2013-02-27 2019-02-21 半導體能源研究所股份有限公司 半導體裝置、驅動電路及顯示裝置
CN105914202B (zh) * 2016-06-13 2018-11-13 上海珏芯光电科技有限公司 显示驱动背板、显示器以及制造方法
JP6847624B2 (ja) * 2016-10-14 2021-03-24 株式会社ジャパンディスプレイ 表示装置
CN106773338B (zh) * 2017-01-16 2020-02-18 京东方科技集团股份有限公司 一种液晶微波移相器
KR101977132B1 (ko) * 2018-12-28 2019-05-10 인하대학교 산학협력단 구리 박막의 건식 식각방법

Family Cites Families (58)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4394182A (en) * 1981-10-14 1983-07-19 Rockwell International Corporation Microelectronic shadow masking process for reducing punchthrough
JPS5888781A (ja) * 1981-11-20 1983-05-26 三菱電機株式会社 マトリクス型液晶表示装置
JPH01205569A (ja) 1988-02-12 1989-08-17 Seiko Epson Corp Mos型半導体装置の製造方法
GB8909011D0 (en) 1989-04-20 1989-06-07 Friend Richard H Electroluminescent devices
US5946561A (en) * 1991-03-18 1999-08-31 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for forming the same
JPH0575033A (ja) 1991-09-12 1993-03-26 Hitachi Ltd 半導体集積回路装置およびその製造方法
JPH06148685A (ja) 1992-11-13 1994-05-27 Toshiba Corp 液晶表示装置
JP3587537B2 (ja) 1992-12-09 2004-11-10 株式会社半導体エネルギー研究所 半導体装置
JP3210455B2 (ja) 1992-12-22 2001-09-17 川崎製鉄株式会社 半導体装置の製造方法
US5830787A (en) * 1993-03-18 1998-11-03 Lg Semicon Co., Ltd. Method for fabricating a thin film transistor
JP2949404B2 (ja) 1993-05-20 1999-09-13 エルジイ・セミコン・カンパニイ・リミテッド 薄膜トランジスタ及びその製造方法
JP3168770B2 (ja) * 1993-06-03 2001-05-21 松下電器産業株式会社 偏光装置および該偏光装置を用いた投写型表示装置
US5719065A (en) * 1993-10-01 1998-02-17 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device with removable spacers
US5923962A (en) 1993-10-29 1999-07-13 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing a semiconductor device
TW264575B (zh) 1993-10-29 1995-12-01 Handotai Energy Kenkyusho Kk
JP3431033B2 (ja) 1993-10-29 2003-07-28 株式会社半導体エネルギー研究所 半導体作製方法
US5616935A (en) * 1994-02-08 1997-04-01 Semiconductor Energy Laboratory Co., Ltd. Semiconductor integrated circuit having N-channel and P-channel transistors
JP3398453B2 (ja) 1994-02-24 2003-04-21 株式会社東芝 薄膜トランジスタの製造方法
JP2939865B2 (ja) * 1995-07-03 1999-08-25 カシオ計算機株式会社 薄膜半導体装置およびそれを用いた表示装置
JPH08274336A (ja) 1995-03-30 1996-10-18 Toshiba Corp 多結晶半導体薄膜トランジスタ及びその製造方法
JPH10198292A (ja) * 1996-12-30 1998-07-31 Semiconductor Energy Lab Co Ltd 半導体装置およびその作製方法
US6433841B1 (en) * 1997-12-19 2002-08-13 Seiko Epson Corporation Electro-optical apparatus having faces holding electro-optical material in between flattened by using concave recess, manufacturing method thereof, and electronic device using same
JP4458563B2 (ja) 1998-03-31 2010-04-28 三菱電機株式会社 薄膜トランジスタの製造方法およびこれを用いた液晶表示装置の製造方法
JPH11345975A (ja) * 1998-06-02 1999-12-14 Matsushita Electric Ind Co Ltd 薄膜トランジスタ及びその製造方法
JP3592535B2 (ja) 1998-07-16 2004-11-24 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP4583529B2 (ja) 1998-11-09 2010-11-17 株式会社半導体エネルギー研究所 半導体装置およびその作製方法
US6617644B1 (en) * 1998-11-09 2003-09-09 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method of manufacturing the same
US7141821B1 (en) * 1998-11-10 2006-11-28 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device having an impurity gradient in the impurity regions and method of manufacture
JP4641581B2 (ja) 1998-11-10 2011-03-02 株式会社半導体エネルギー研究所 半導体装置およびその作製方法
US6518594B1 (en) * 1998-11-16 2003-02-11 Semiconductor Energy Laboratory Co., Ltd. Semiconductor devices
JP3859915B2 (ja) 1998-11-16 2006-12-20 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP4159712B2 (ja) 1998-11-17 2008-10-01 株式会社半導体エネルギー研究所 半導体装置、アクティブマトリクス型表示装置、液晶表示装置、エレクトロルミネッセンス表示装置、ビデオカメラ、デジタルカメラ、プロジェクタ、ゴーグル型ディスプレイ、カーナビゲーションシステム、パーソナルコンピュータ又は携帯型情報端末
US6909114B1 (en) * 1998-11-17 2005-06-21 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device having LDD regions
US6501098B2 (en) * 1998-11-25 2002-12-31 Semiconductor Energy Laboratory Co, Ltd. Semiconductor device
JP3901893B2 (ja) 1998-11-25 2007-04-04 株式会社半導体エネルギー研究所 半導体装置およびその作製方法
US6365917B1 (en) * 1998-11-25 2002-04-02 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
JP4531175B2 (ja) * 1998-12-03 2010-08-25 株式会社半導体エネルギー研究所 半導体装置の作製方法
EP2264771A3 (en) * 1998-12-03 2015-04-29 Semiconductor Energy Laboratory Co., Ltd. MOS thin film transistor and method of fabricating same
JP4641582B2 (ja) 1998-12-18 2011-03-02 株式会社半導体エネルギー研究所 半導体装置の作製方法
US6469317B1 (en) * 1998-12-18 2002-10-22 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method of fabricating the same
JP4869464B2 (ja) 1998-12-25 2012-02-08 株式会社半導体エネルギー研究所 半導体装置およびその作製方法
US6524895B2 (en) * 1998-12-25 2003-02-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method of fabricating the same
JP4549475B2 (ja) * 1999-02-12 2010-09-22 株式会社半導体エネルギー研究所 半導体装置、電子機器、および半導体装置の作製方法
JP4372943B2 (ja) * 1999-02-23 2009-11-25 株式会社半導体エネルギー研究所 半導体装置およびその作製方法
US6531713B1 (en) * 1999-03-19 2003-03-11 Semiconductor Energy Laboratory Co., Ltd. Electro-optical device and manufacturing method thereof
US6281552B1 (en) * 1999-03-23 2001-08-28 Semiconductor Energy Laboratory Co., Ltd. Thin film transistors having ldd regions
US6399988B1 (en) * 1999-03-26 2002-06-04 Semiconductor Energy Laboratory Co., Ltd. Thin film transistor having lightly doped regions
TW518637B (en) * 1999-04-15 2003-01-21 Semiconductor Energy Lab Electro-optical device and electronic equipment
EP1049167A3 (en) * 1999-04-30 2007-10-24 Sel Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
JP4869472B2 (ja) 1999-07-22 2012-02-08 株式会社半導体エネルギー研究所 半導体装置
JP4801241B2 (ja) 1999-07-22 2011-10-26 株式会社半導体エネルギー研究所 半導体装置およびその作製方法
TW480554B (en) * 1999-07-22 2002-03-21 Semiconductor Energy Lab Semiconductor device and manufacturing method thereof
US6541294B1 (en) * 1999-07-22 2003-04-01 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
JP3538084B2 (ja) * 1999-09-17 2004-06-14 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP4801249B2 (ja) 1999-11-19 2011-10-26 株式会社半導体エネルギー研究所 半導体装置の作製方法
US6646287B1 (en) * 1999-11-19 2003-11-11 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device with tapered gate and insulating film
US7023021B2 (en) 2000-02-22 2006-04-04 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method of manufacturing the same
JP5046452B2 (ja) 2000-10-26 2012-10-10 株式会社半導体エネルギー研究所 半導体装置の作製方法

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102386236A (zh) * 2008-10-24 2012-03-21 株式会社半导体能源研究所 半导体器件和用于制造该半导体器件的方法
US10153380B2 (en) 2008-10-24 2018-12-11 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US10170632B2 (en) 2008-10-24 2019-01-01 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device including oxide semiconductor layer
US10763372B2 (en) 2008-10-24 2020-09-01 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device with dual and single gate structure transistors
CN105702744A (zh) * 2016-04-05 2016-06-22 京东方科技集团股份有限公司 薄膜晶体管及其制作方法、阵列基板、显示装置
WO2017173712A1 (zh) * 2016-04-05 2017-10-12 京东方科技集团股份有限公司 薄膜晶体管及其制作方法、阵列基板、显示装置
US10622483B2 (en) 2016-04-05 2020-04-14 Boe Technology Group Co., Ltd. Thin film transistor, array substrate and display device
CN105702744B (zh) * 2016-04-05 2020-07-28 京东方科技集团股份有限公司 薄膜晶体管及其制作方法、阵列基板、显示装置
CN111403488A (zh) * 2020-03-31 2020-07-10 合肥鑫晟光电科技有限公司 薄膜晶体管及其制备方法、显示用基板及显示装置

Also Published As

Publication number Publication date
KR100842728B1 (ko) 2008-07-01
KR100858829B1 (ko) 2008-09-17
KR20070009498A (ko) 2007-01-18
TW541704B (en) 2003-07-11
JP4954366B2 (ja) 2012-06-13
JP2002164546A (ja) 2002-06-07
CN1577851A (zh) 2005-02-09
KR20020041782A (ko) 2002-06-03
US20020063287A1 (en) 2002-05-30
CN100517037C (zh) 2009-07-22
CN100397642C (zh) 2008-06-25
US6737306B2 (en) 2004-05-18
MY141568A (en) 2010-05-14
US20070102703A1 (en) 2007-05-10
CN1554974B (zh) 2012-01-11
US7161179B2 (en) 2007-01-09
SG100769A1 (en) 2003-12-26
CN1366340A (zh) 2002-08-28
US7745824B2 (en) 2010-06-29
US20040124418A1 (en) 2004-07-01

Similar Documents

Publication Publication Date Title
CN1554974A (zh) 半导体装置及其制造方法
CN1311558C (zh) 半导体器件
CN1276508C (zh) 半导体器件、显示器件和发光器件
CN1268968C (zh) 液晶显示装置及其制造方法
CN1786801A (zh) 薄膜晶体管阵列面板及其制造方法
CN1462481A (zh) 薄膜晶体管及有源矩阵型显示装置及其制造方法
CN1949511A (zh) 显示器件及其制造方法
CN1940688A (zh) 显示装置及其制造方法
CN1407796A (zh) 显示装置
CN1652353A (zh) 薄膜晶体管及其制造方法
CN1652005A (zh) 显示装置及其制造方法
CN1620208A (zh) 显示器件
CN1491442A (zh) 半导体器件的接触部分和包括该接触部分的用于显示器的薄膜晶体管阵列板
CN1758304A (zh) 显示装置及驱动方法
CN1797739A (zh) 半导体器件制造方法
CN1866527A (zh) 薄膜晶体管阵列面板及其方法
CN1445853A (zh) 半导体器件及其制造方法
JP6291015B2 (ja) 半導体装置
CN1932595A (zh) 液晶显示器及其制造方法
CN1881014A (zh) 半透射型液晶显示装置
JP5577384B2 (ja) 半導体装置の作製方法
CN1645193A (zh) 电光装置,电光装置的制造方法,以及电子设备
CN1821841A (zh) 电光装置、其制造方法以及电子设备
JP2019207413A (ja) 半導体装置
JP2018148234A (ja) 半導体装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20120111

Termination date: 20171128