DE102004004406A1 - Determining the volume of an etched structure, comprises weighing the substrate, etching by targeted removal of material, and then weighing the substrate - Google Patents
Determining the volume of an etched structure, comprises weighing the substrate, etching by targeted removal of material, and then weighing the substrate Download PDFInfo
- Publication number
- DE102004004406A1 DE102004004406A1 DE102004004406A DE102004004406A DE102004004406A1 DE 102004004406 A1 DE102004004406 A1 DE 102004004406A1 DE 102004004406 A DE102004004406 A DE 102004004406A DE 102004004406 A DE102004004406 A DE 102004004406A DE 102004004406 A1 DE102004004406 A1 DE 102004004406A1
- Authority
- DE
- Germany
- Prior art keywords
- semiconductor substrate
- etching
- volume
- weighing
- trench
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Ceased
Links
Classifications
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01G—WEIGHING
- G01G9/00—Methods of, or apparatus for, the determination of weight, not provided for in groups G01G1/00 - G01G7/00
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01F—MEASURING VOLUME, VOLUME FLOW, MASS FLOW OR LIQUID LEVEL; METERING BY VOLUME
- G01F17/00—Methods or apparatus for determining the capacity of containers or cavities, or the volume of solid bodies
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L22/00—Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
- H01L22/10—Measuring as part of the manufacturing process
- H01L22/12—Measuring as part of the manufacturing process for structural parameters, e.g. thickness, line width, refractive index, temperature, warp, bond strength, defects, optical inspection, electrical measurement of structural dimensions, metallurgic measurement of diffusions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/01—Manufacture or treatment
- H10B12/02—Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
- H10B12/03—Making the capacitor or connections thereto
- H10B12/038—Making the capacitor or connections thereto the capacitor being in a trench in the substrate
- H10B12/0387—Making the trench
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Fluid Mechanics (AREA)
- Drying Of Semiconductors (AREA)
- Testing Or Measuring Of Semiconductors Or The Like (AREA)
Abstract
Description
Die vorliegende Erfindung betrifft ein Verfahren zum Bestimmen des Volumen einer Ätzstruktur in einem Halbleitersubstrat. Die Elektronik wird heute von mikroelektronischen Bauelementen mit integrierten Schaltkreisen dominiert. Solche integrierten Schaltkreise bestehen aus einer komplexen Anordnung elektronischer Strukturen, die in mehreren, übereinander angeordneten Ebenen auf einem Halbleitersubstrat, auch Chip bezeichnet, miteinander verschaltet sind. Die elektrischen Schaltkreise werden auf dem Chip in der Regel mithilfe der sogenannten Planartechnik realisiert. Diese beinhaltet eine komplizierte Abfolge von jeweils ganzflächig an der Scheibenoberfläche wirkenden Einzelprozessen, die über geeignete Maskierungsschichten gezielt zur lokalen Veränderung des Halbleitermaterials führen. Einen der wesentlichsten Bearbeitungsschritte stellt dabei der Ätzprozess dar, der vor allem dazu eingesetzt wird, lithografisch auf dem Halbleitersubstrat erzeugte Lackmuster in die darunter liegende Schicht auf dem Halbleitersubstrat zu übertragen.The The present invention relates to a method for determining the volume an etched structure in a semiconductor substrate. The electronics today are of microelectronic Components dominated by integrated circuits. Such integrated circuits consist of a complex arrangement of electronic structures, in several, one above the other arranged levels on a semiconductor substrate, also called chip, interconnected with each other. The electrical circuits will be on the chip usually using the so-called planar technology realized. This involves a complicated sequence of each the whole area at the disk surface acting single processes that over suitable masking layers targeted for local change lead the semiconductor material. a the most important processing steps is the etching process which is mainly used lithographically on the semiconductor substrate generated resist pattern in the underlying layer on the semiconductor substrate transferred to.
Hauptzielsetzung der Mikroelektronik ist eine stetige Leistungssteigerung durch immer schnellere Schaltkreise bei gleichzeitig weiterer Miniaturisierung der elektronischen Strukturen. Im Zuge dieser Entwicklung werden verstärkt dreidimensionale Strukturen bei der Fertigung der Chips auf einer Halbleiterscheibe, im weiteren auch Halbleiterwafer genannt, eingesetzt, um den Platzbedarf der Strukturen auf der Oberfläche des Halbleiterwafers zu reduzieren. Ein Schwerpunkt bei der Technologieentwicklung von dreidimensionalen Strukturen ist dabei der Speicherkondensator in DRAMs. Um bei Speicherkondensatoren ein ausreichendes Lesesignal zu erhalten, ist eine Speicherkapazität von 20 bis 40 fF erforderlich. Um für eine solche ausreichende Speicherkapazität bei der von Technologieschritt zu Technologieschritt ständig abnehmenden Zellenfläche pro DRAM-Zelle auf dem Halbleiterwafer zu sorgen, wurden dreidimensionale Speicherkondensatoren entwickelt, die in der Regel entweder als Stapelkondensator oder als Grabenkondensator ausgeführt werden.The main objective Microelectronics is a steady increase in performance through always faster circuits with further miniaturization of the electronic structures. In the course of this development are increasingly three-dimensional Structures in the manufacture of the chips on a semiconductor wafer, also called semiconductor wafer in the following, used to save space the structures on the surface to reduce the semiconductor wafer. A focus in technology development of three-dimensional structures is the storage capacitor in DRAMs. To memory capacitors sufficient reading signal to obtain a storage capacity of 20 to 40 fF is required. Around for one Such sufficient storage capacity at the technology step to technology step constantly decreasing cell area To provide for each DRAM cell on the semiconductor wafer, were three-dimensional Storage capacitors are usually designed either as a Stack capacitor or trench capacitor.
Grabenkondensatoren werden üblicherweise so hergestellt, dass zuerst in das Halbleitersubstrat tiefe Gräben geätzt werden, die dann mit einer dielektrischen Schicht ausgekleidet und anschließend mit einer Kondensatorelektrode aufgefüllt werden. Im Halbleitersubstrat wird außerdem eine zweite Kondensatorelektrode, vorzugsweise durch Diffusion, im Bereich um den unteren Abschnitt des Grabens herum erzeugt. Aufgrund der weiterhin zunehmenden Verkleinerung der DRAM-Zellen auf dem Halbleiterchip nimmt aber der Grabendurchmesser von DRAM-Generation zu DRAM-Generation ab. Um bei verkleinerten Grabenkondensator-Durchmessern noch für eine ausreichende Kondensatorkapazität zu sorgen, besteht die Möglichkeit, die Tiefe der Gräben zu erhöhen, wobei dies jedoch an technologische wie auch wirtschaftliche Grenzen stößt. Alternativ zu einer weiteren Vertiefung der Kondensatorgräben kommen deshalb verstärkt Verfahren zum Einsatz, die es erlauben, die Oberfläche innerhalb des Grabenkondensators zu vergrößern, um hierdurch für eine ausreichende Speicherkapazität zu sorgen. So wird insbesondere der für den Speicherkondensator vorgesehene Graben in einem unteren Bereich durch einen zusätzlichen Ätzschritt ausgeweitet, wodurch sich die Kondensatorfläche des Grabenkondensators vergrößern lässt.grave capacitors become common fabricated such that deep trenches are first etched into the semiconductor substrate, then lined with a dielectric layer and then with a capacitor electrode are filled. In the semiconductor substrate will also a second capacitor electrode, preferably by diffusion, generated in the area around the lower portion of the trench. by virtue of the continuing increase in size of DRAM cells on the However, semiconductor chip adopts the trench diameter of DRAM generation to DRAM generation from. For smaller trench capacitor diameters still for a sufficient capacitor capacitance it is possible to the depth of the trenches too increase, However, this is due to technological as well as economic limits encounters. alternative For a further deepening of the capacitor trenches are therefore increasingly methods used, which allow the surface within the trench capacitor to enlarge, to for this to provide sufficient storage capacity. This is how it works the for the storage capacitor provided trench in a lower region by an additional etching step extended, which can increase the capacitor area of the trench capacitor.
Mit der Miniaturisierung der elektronischen Strukturen steigen aber auch die Anforderungen an die Präzision der eingesetzten Herstellungstechniken. Gleichzeitig sind hochpräzise Messverfahren erforderlich, um die exakte Lage sowie die genaue geometrische Ausdehnung der erzeugten Strukturen bestimmen zu können. Bei dreidimensionalen Speicherkondensatoren kommt insbesondere der genauen Bestimmung des Volumens der Gräben eine große Bedeutung zu, da dieser Parameter einen wesentlichen Einfluss auf die Speicherkapazität und damit auf die Funktionalität der DRAM-Schaltkreise ausübt. Eine Volumenbestimmung bei flaschenförmig im unteren Bereich erweiterten Gräben ist jedoch nur sehr aufwändig und kostenintensiv möglich. So besteht die Möglichkeit, mit einem Infrarotmessgerät die Tiefe der geätzten Grabenstruktur sowie des oberen nicht verbreiterten Bereiches zu messen. Um eine genaue Aussage über die durch die zusätzliche Ätzung erreichte Verbreiterung im unteren Bereich des Grabens und damit für das Volumen der Ätzstruktur zu erhalten, ist es jedoch erforderlich, den Halbleiterwafer im Bereich der verbreiterten Grabenstruktur aufzubrechen, um die Bruchkante mithilfe eines Rasterelektronenmikroskops untersuchen zu können. Anhand der Bruchkantenaufnahme kann dann die Verbreiterung der Grabenstruktur ermittelt werden. Dieses herkömmliche Messverfahren ist jedoch sehr zeitaufwändig. Darüber hinaus wird der Halbleiter-Wafer aufgrund des für die Aufnahme erforderlichen Brechvorgangs zerstört, was das Messverfahren sehr teuer werden lässt.With But the miniaturization of electronic structures is increasing also the requirements for precision the production techniques used. At the same time are high-precision measuring methods required to the exact location as well as the exact geometric extension determine the generated structures. In three-dimensional Storage capacitors comes in particular the exact destination the volume of the trenches a big Meaning too, since this parameter has a significant impact on the storage capacity and thus on the functionality DRAM circuits. A Volume determination in bottle-shaped However, extended trenches in the lower area is very complex and difficult costly possible. So there is the possibility with an infrared measuring device the depth of the etched Trench structure as well as the upper non-widened area measure up. To get an accurate statement about which reached through the additional etching Broadening in the lower part of the trench and thus for the volume the etched structure too However, it is necessary to keep the semiconductor wafer in the range break up the widened trench structure to the breaking edge to investigate using a scanning electron microscope. Based the break edge pickup can then broaden the trench structure be determined. This conventional Measuring method is very time consuming. In addition, the semiconductor wafer is due to the for the Recording destroyed breaking process, causing the measurement process very expensive.
Die Aufgabe der vorliegenden Erfindung besteht deshalb darin, ein zerstörungsfreies, kostengünstiges und schnelles Verfahren zum Bestimmen des Volumens einer Ätzstruktur in einem Halbleitersubstrat bereitzustellen.The The object of the present invention is therefore to provide a nondestructive, cost-effective and a fast method for determining the volume of an etched structure in a semiconductor substrate.
Diese Aufgabe wird erfindungsgemäß mit einem Verfahren gemäß einem der Ansprüche 1, 2 oder 3 gelöst. Bevorzugte Weiterbildungen sind in den abhängigen Ansprüchen angegeben.These Task is according to the invention with a Method according to one the claims 1, 2 or 3 solved. Preferred developments are specified in the dependent claims.
Gemäß einer ersten Ausführungsform der Erfindung wird zum Bestimmen des Volumens einer Ätzstruktur in einem Halbleitersubstrat das Halbleitersubstrat vor dem Ätzvorgang gewogen, dann die Struktur in das Halbleitersubstrat durch gezielten Materialabtrag geätzt und anschließend das Halbleitersubstrat wieder gewogen, um dann das Volumen der Ätzstruktur aus der Gewichtsabnahme unter Berücksichtigung der Dichte des entfernten Materials zu berechnen. Durch das Messen des Gewichtsunterschiedes vor und nach dem Ätzprozess bei gleich zeitiger Kenntnis der Materialeigenschaften des abgetragenen Materials ist eine zerstörungsfreie Bestimmung der durch den Ätzprozess hervorgerufenen Volumenänderung und damit des Volumens der geätzten Struktur möglich. Der Wiegevorgang stellt darüber hinaus einen einfachen Messprozess dar und ermöglicht einen hohen Durchsatz bei den zu messenden Halbleitersubstraten bei gleichzeitig geringem apparativen Aufwand.According to one first embodiment The invention is used to determine the volume of an etched structure in a semiconductor substrate, the semiconductor substrate before the etching process weighed, then the structure in the semiconductor substrate through targeted Etched material removal and subsequently the semiconductor substrate weighed again, then the volume of the etched structure from the weight loss taking into account the density of to calculate the removed material. By measuring the difference in weight before and after the etching process at the same time knowledge of the material properties of the ablated Material is a non-destructive Determination of the etching process caused volume change and therefore the volume of the etched Structure possible. The weighing process puts over it It also provides a simple measurement process and enables high throughput in the semiconductor substrates to be measured at the same time low apparatus Effort.
Alternativ besteht gemäß einer zweiten Ausführungsform die Möglichkeit, zuerst die Struktur in das Halbleitersubstrat durch gezielten Materialabtrag zu ätzen, dann das Halbleitersubstrat zu wiegen, anschließend homogen eine dünne Opferschicht auf dem Halbleitersubstrat mit einer definierten Schichtdicke aufzubringen und dann das Halbleitersubstrat nochmals zu wiegen, um das Volumen der Ätzstruktur aus der Gewichtszunahme der Opferschicht unter Berücksichtigung der Dichte der Opferschicht und deren Schichtdicke und die Größe der Halbleitersubstratoberfläche vor dem Ätzen zu berechnen.alternative exists according to a second embodiment the possibility, first etch the structure into the semiconductor substrate by targeted material removal, then to weigh the semiconductor substrate, then homogeneously a thin sacrificial layer on the semiconductor substrate with a defined layer thickness and then weigh the semiconductor substrate again to the volume the etched structure taking into account the weight gain of the sacrificial layer the density of the sacrificial layer and its layer thickness and the size of the semiconductor substrate surface before the etching to calculate.
Gemäß einer weiteren alternativen Ausführungsform besteht die Möglichkeit, zuerst eine Opferschicht auf das Halbleitersubstrat aufzubringen und anschließend das Halbleitersubstrat zu wiegen, nach dem Ätzvorgang dann die Opferschicht ein zweites Mal auf dem Halbleitersubstrat aufzubringen und das Halbleitersubstrat dann nochmals wiegen, um das Volumen der Ätzstruktur aus der Gewichtszunahme unter Berücksichtigung der Dichte des Materials der Opferschicht und deren Schichtdicke zu berechnen.According to one further alternative embodiment it is possible, first apply a sacrificial layer to the semiconductor substrate and subsequently to weigh the semiconductor substrate, then the sacrificial layer after the etching process a second time on the semiconductor substrate and the semiconductor substrate then weigh again to reduce the volume of the etched structure from the weight gain consideration the density of the material of the sacrificial layer and its layer thickness to calculate.
Diese alternativen erfindungsgemäßen Prozessabläufe ermöglichen es, durch die Bestimmung der Gewichtszunahme einer zusätzliche eingesetzten Opferschicht, deren Zusammensetzung und Dicke bekannt ist, zerstörungsfrei die durch eine Ätzung hervorgerufene Volumenänderung zu ermitteln. Vorteilhaft an dieser Ausgestaltung ist, dass die Volumenänderung in einer geschlossenen Prozessfolge getrennt vom Ätzprozess selbst ermittelt werden kann.These allow alternative processes according to the invention It, by determining the weight gain of an additional used sacrificial layer, its composition and thickness known is, non-destructive by an etching caused volume change to investigate. An advantage of this design is that the volume change in a closed process sequence separate from the etching process itself can be determined.
Gemäß einer bevorzugten Weiterbildung lässt sich mithilfe der Gewichtsmessung die Verbreiterung von Ätzgräben zum Ausbilden von flaschenförmigen Speicherkondensatorgräben schnell und insbesondere zerstörungsfrei ermitteln.According to one preferred training leaves using the weight measurement widening of etch trenches for Forming bottle-shaped Storage capacitor trenches fast and in particular non-destructive determine.
Um eine hochexakte Bestimmung der beim Ätzvorgang erzeugten Volumenänderung zu erzielen, werden bei der Berechnung der Gewichtsänderung alle Veränderungen am Halbleitersubstrat zwischen dem ersten und dem zweiten Wiegevorgang mit einbezogen. Weiterhin wird vorzugsweise vor jedem Wiegevorgang ein zusätzlicher Reinigungsschritt durchgeführt.Around a highly accurate determination of the volume change generated during the etching process to be achieved when calculating the weight change all changes on the semiconductor substrate between the first and the second weighing process included. Furthermore, preferably before each weighing a additional Cleaning step performed.
Die Erfindung wird anhand der beigefügten Zeichnungen näher erläutert. Es zeigt:The Invention will become apparent from the accompanying drawings explained in more detail. It shows:
Die Erfindung wird anhand der Ätzung einer flaschenförmigen Verbreiterung eines Grabens zu Ausbilden eines Speicherkondensators im Rahmen einer Prozessfolge zum Herstellen von DRAM-Speicherzellen auf Siliziumbasis erläutert.The Invention is based on the etching a bottle-shaped Broadening a trench to form a storage capacitor as part of a process sequence for producing DRAM memory cells explained on silicon basis.
Um
das Volumen der Ätzverbreiterung schnell
und zerstörungsfrei
ermitteln zu können,
wird erfindungsgemäß so vorgegangen,
dass mithilfe eines bekannten, in der Regel optischen Messverfahrens,
die Höhe
des verbreiterten unteren Grabenbereiches
Um
die durch den zweiten Ätzprozess
erfolgte Verbreiterung des Grabens im unteren Bereich genau bestimmen
zu können,
wird erfindungsgemäß ein durch
die Volumenänderung
hervorgerufener Gewichtsunterschied des Halbleiterwafers mithilfe
einer hochauflösenden
Waage
Gemäß einer
ersten Variante wird der Halbleiterwafer zuerst vor dem zweiten Ätzprozess
zur Verbreiterung der Gräben
für die
Speicherkondensatoren gewogen. Dann wird der zweite Ätzprozess
zur Verbreiterung des unteren Grabenbereiches durch gezielten Materialabtrag
ausgeführt
und anschließend
wird der Halbleiter-Wafer nochmals gewogen. Die an die Waage
Werden zwischen dem ersten und zweiten Wiegevorgang neben dem Ätzschritt zur Grabenverbreiterung noch weitere Strukturänderungen, z.B. Änderungen der Schichtdicken außerhalb oder innerhalb der geätzten Graben-Struktur vorgenommen, so werden diese Veränderungen bei der Berechnung der Gewichtsabnahme durch den Ätzvorgang mit einbezogen, um die Messgenauigkeit zu erhöhen. Diese zusätzlichen Änderungen werden dadurch berücksichtigt, dass z.B. aus der sich ergebenden Änderung der Schichtdicke, der Dichte des veränderten Materials und dessen belegter Fläche die zusätzliche Gewichtsänderung ermittelt wird. Um die Messgenauigkeit weiter zu erhöhen, kann zusätzlich vor jeder Messung der Halbleiterwafer gereinigt werden, um eine Verfälschung des Messergebnisses durch sich auf dem Halbleiterwafer befindlichen Verunreinigungen zu vermeiden. Hierzu wird insbesondere mit einem zusätzlichen Ätzschritt die sich bei Kontakt mit Luft auf dem Halbleiterwafer bildende Oxidschicht abgenommen.Become between the first and second weighing processes in addition to the etching step for trench broadening, further structural changes, e.g. amendments the layer thickness outside or within the etched Trench structure, so these changes in the calculation of the Weight loss by the etching process included in order to increase the measuring accuracy. These additional changes are taken into account that e.g. from the resulting change in layer thickness, the Density of the changed Material and its occupied area the extra weight change is determined. To further increase the measurement accuracy, can additionally Before each measurement, the semiconductor wafers are cleaned to a adulteration of the measurement result by being on the semiconductor wafer To avoid contamination. This is done in particular with a additional etching step the oxide layer formed on contact with air on the semiconductor wafer decreases.
Als Beispiel für die Messempfindlichkeit soll angenommen werden, dass die Waage eine Auflösung von 0,01 mg und eine 1 sigma Wiederholbarkeit von 0,08 mg besitzt. Unter der Annahme, dass die mittlere Höhe des verbreiterten Grabenbereiches 5 μm ist und als Halbleitersubstrat Silizium mit einer Dichte von 2,33 g/cm3 verwendet wird, wobei die durch die ersten Ätzung erzeugten Gräben die Form eines Hohlzylinders besitzen, ergibt sich bei einer Verbreiterung des unteren Grabenbereiches um ein 0,1 nm eine Gewichtsänderung von 0,05 mg. Unter Berücksichtigung der oben angegebenen Auflösung der Waage kann dann eine Grabenverbreiterung um 0,5 nm zuverlässig be stimmt werden, wie sich gemäß der Formel ergibt: 0,05 mg × 5 = 0,25 mg > 0,24 mg (3 sigma Wiederholbarkeit).As an example of the measurement sensitivity, it should be assumed that the scale has a resolution of 0.01 mg and a 1 sigma repeatability of 0.08 mg. Assuming that the mean height of the widened trench region is 5 μm and silicon having a density of 2.33 g / cm 3 is used as the semiconductor substrate, with the trenches produced by the first etching being in the form of a hollow cylinder, this results in a Widening of the lower trench area by a 0.1 nm a weight change of 0.05 mg. Taking into account the above-mentioned resolution of the balance, a trench broadening of 0.5 nm can then be reliably determined, as is the result according to the formula: 0.05 mg × 5 = 0.25 mg> 0.24 mg (3 sigma repeatability) ,
Mit der erfindungsgemäßen Vorgehensweise, die Grabenverbreiterung über die Gewichtsabnahme durch den zweiten Ätzprozess zu bestimmen, besteht auch die Möglichkeit, Ätzdefekte zu überwachen. Solche Ätzdefekte treten dann auf, wenn die als regelmäßiges Muster auf dem Halbleiterwafer ausgeführten Gräben zur Ausbildung der Speicherkondensatoren aufgrund der zur Grabenverbreiterung eingesetzten Zusatzätzung durchbrechen und sich dann eine ungewünschte zusätzliche Materialabtragung ergibt. Dieser unerwünschte Materialabtrag kann als über den Erwartungsrahmen hinausgehende Gewichtsabnahme beim Wiegeprozess festgestellt und dann mithilfe weiterer bekannter Messverfahren der entsprechende Defektbereich ermittelt werden. Auch besteht die Möglichkeit, durch eine kontinuierliche Überwachung der Gewichtsabnahme während des Ätzprozesses die sich fortlaufend ergebende Verbreiterung zu ermitteln, um so dann z.B. den Zeitpunkt für einen Stop der Verbreiterungsätzung festzulegen.With the procedure according to the invention of determining the trench broadening via the weight decrease by the second etching process, it is also possible to monitor etching defects. Such etch defects occur when the trenches, designed as a regular pattern on the semiconductor wafer, form the memory Capacitors break due to the additional etching used for trench broadening and then results in an unwanted additional material removal. This unwanted removal of material can be detected as beyond the expectations of weight loss in the weighing process and then determined using other known measurement methods of the corresponding defect area. It is also possible, by continuously monitoring the weight loss during the etching process, to determine the consecutive broadening in order then, for example, to determine the time for stopping the broadening etch.
Alternativ
zur dargestellten Vorgehensweise, das Gewicht des Halbleiterwafers
vor und nach dem Ätzprozess
zu bestimmen, besteht die Möglichkeit, die
durch den Ätzprozess
erfolgte Volumenänderung unabhängig vom Ätzprozess
selbst zu ermitteln. Hierzu wird nach erfolgter Verbreiterungsätzung der Gräben eine
zusätzliche
Opferschicht, z.B. einen dünne
Oxidschicht mit einer definierten Dicke auf den Halbleiterwafer
aufgebracht. Der Halbleiterwafer wird dabei jeweils vor und nach
Erzeugung der Opferschicht gewogen. Aus der sich ergebenden Gewichtszunahme
unter Berücksichtigung
der Dichte des als Opferschicht eingesetzten Materials und deren
Schichtdicke wird dann die Größe der Oberfläche des
Halbleiterwafers berechnet. Dieser Größenwert wird dann mit z.B.
aus dem Schaltungsdesign der bekannten Oberflächenausdehnung des Halbleiterwafers
vor der Verbreiterungsätzung
der Gräben
korreliert, um die durch die Verbreiterungsätzung hervorgerufene Volumenänderung
bestimmen zu können. Aus
dieser wird in der vorbeschriebenen Weise durch die an die Waage
Um die Oberflächenausdehnung des Halbleiterwafers vor der Verbreiterungsätzung der Gräben direkt zu bestimmen, besteht gemäß einer weiteren erfindungsgemäßen Vorgehensweise die Möglichkeit, vor dem Ätzprozess zur Grabenverbreiterung eine Opferschicht in homogener Weise mit einer vorgegebenen Schichtdicke auf dem Halbleiterwafer aufzutragen und das Gewicht des Halbleiterwafers mit dieser Opferschicht zu messen. Die Opferschicht wird dann anschließend wieder entfernt und die Verbreiterungsätzung zur Ausbildung der flaschenförmigen Grabenstruktur durchgeführt. Dann wird nochmals eine Opferschicht mit derselben Schichtdicke wie vor der Ätzung auf den Halbleiterwafer aufgebracht und der Halbleiterwafer erneut gewogen. Aus dem Gewichtsunterschied sowie der Kenntnis der Dichte des Materials der Opferschicht und dessen Schichtdicke lässt sich die durch die Verbreiterungsätzung hervorgerufene Flächenvergrößerung und damit Volumenänderung bestimmen, aus der sich wiederum dann die Grabenverbreiterung unter Berücksichtigung der Höhe des Verbreiterungsabschnitts im Graben berechnen lässt.Around the surface area of the semiconductor wafer before the trench widening etch directly to determine, according to one another approach according to the invention the possibility, before the etching process for trench broadening a sacrificial layer in a homogeneous manner with Apply a predetermined layer thickness on the semiconductor wafer and the weight of the semiconductor wafer with this sacrificial layer measure up. The sacrificial layer is then removed and the Verbreiterungsätzung for the formation of the bottle-shaped Trench structure performed. Then again a sacrificial layer with the same layer thickness as before the etching applied to the semiconductor wafer and the semiconductor wafer again weighed. From the weight difference as well as the knowledge of the density the material of the sacrificial layer and its layer thickness can be by the broadening etch caused surface enlargement and thus volume change determine, in turn, then the trench broadening below consideration the height of the widening section in the trench.
Mit der erfindungsgemäßen Vorgehensweise besteht die Möglichkeit, auf einfache Weise und zerstörungsfrei über die Erfassung einer durch eine Ätzung erzeugten Gewichtsänderung das erzeugte Ätzvolumen bestimmen zu können. Diese Vorgehensweise kann für beliebige Ätzstrukturen eingesetzt werden.With the procedure according to the invention exists the possibility, easily and non-destructively over the Detecting a by an etching generated weight change the generated etching volume to be able to determine. This procedure can be for any etching structures be used.
Claims (6)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE102004004406A DE102004004406A1 (en) | 2004-01-29 | 2004-01-29 | Determining the volume of an etched structure, comprises weighing the substrate, etching by targeted removal of material, and then weighing the substrate |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE102004004406A DE102004004406A1 (en) | 2004-01-29 | 2004-01-29 | Determining the volume of an etched structure, comprises weighing the substrate, etching by targeted removal of material, and then weighing the substrate |
Publications (1)
Publication Number | Publication Date |
---|---|
DE102004004406A1 true DE102004004406A1 (en) | 2005-08-25 |
Family
ID=34801173
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE102004004406A Ceased DE102004004406A1 (en) | 2004-01-29 | 2004-01-29 | Determining the volume of an etched structure, comprises weighing the substrate, etching by targeted removal of material, and then weighing the substrate |
Country Status (1)
Country | Link |
---|---|
DE (1) | DE102004004406A1 (en) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109030277A (en) * | 2018-09-27 | 2018-12-18 | 苏州润阳光伏科技有限公司 | A kind of chain type polycrystalline acid etch automatic weighing device |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5625170A (en) * | 1994-01-18 | 1997-04-29 | Nanometrics Incorporated | Precision weighing to monitor the thickness and uniformity of deposited or etched thin film |
DE19744618A1 (en) * | 1997-10-09 | 1999-04-22 | Wacker Siltronic Halbleitermat | Gravimetric method for determining material removal from semiconductor wafers |
US6194234B1 (en) * | 1999-06-04 | 2001-02-27 | Taiwan Semiconductor Manufacturing Company | Method to evaluate hemisperical grain (HSG) polysilicon surface |
US20030061890A1 (en) * | 2001-09-28 | 2003-04-03 | Infineon Technologies North America Corp. | Direct, non-destructive measurement of recess depth in a wafer |
US20030141572A1 (en) * | 2000-07-05 | 2003-07-31 | Wilby Robert John | Apparatus and method for investigating semiconductors wafer |
-
2004
- 2004-01-29 DE DE102004004406A patent/DE102004004406A1/en not_active Ceased
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5625170A (en) * | 1994-01-18 | 1997-04-29 | Nanometrics Incorporated | Precision weighing to monitor the thickness and uniformity of deposited or etched thin film |
DE19744618A1 (en) * | 1997-10-09 | 1999-04-22 | Wacker Siltronic Halbleitermat | Gravimetric method for determining material removal from semiconductor wafers |
US6194234B1 (en) * | 1999-06-04 | 2001-02-27 | Taiwan Semiconductor Manufacturing Company | Method to evaluate hemisperical grain (HSG) polysilicon surface |
US20030141572A1 (en) * | 2000-07-05 | 2003-07-31 | Wilby Robert John | Apparatus and method for investigating semiconductors wafer |
US20030061890A1 (en) * | 2001-09-28 | 2003-04-03 | Infineon Technologies North America Corp. | Direct, non-destructive measurement of recess depth in a wafer |
Non-Patent Citations (1)
Title |
---|
JP 57030332 A (abstract) * |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109030277A (en) * | 2018-09-27 | 2018-12-18 | 苏州润阳光伏科技有限公司 | A kind of chain type polycrystalline acid etch automatic weighing device |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE102005046973B4 (en) | A structure and method for simultaneously determining overlay accuracy and pattern placement error | |
DE112018002123B4 (en) | METHOD OF DETERMINING A UNIFORMITY AND UNIFORMITY OF AN EFFECTIVE DOSE OF A LITHOGRAPHY TOOL AND SYSTEM FOR DETERMINING AN EFFECTIVE DOSE OF A LITHOGRAPHY TOOL | |
DE69933726T2 (en) | Method and apparatus for improved inspection measurements | |
DE102013213785A1 (en) | Method and system for determining overlap process windows in semiconductors by inspection techniques | |
DE102019217455A1 (en) | DEVICE AND METHOD FOR ALIGNING LAYERS OF AN INTEGRATED CIRCUIT USING MULTIPLE GRID MATERIALS | |
DE10393364B4 (en) | Hole microprobe using a MEMS technique and a method of making the same | |
US20150243568A1 (en) | Inline residual layer detection and characterization post via post etch using cd-sem | |
DE102016212693A1 (en) | Pressure sensor device and manufacturing method | |
DE60215821T2 (en) | METHOD OF MEASURING PERFORMANCE A GRID ELECTRONIC MICROSCOPE | |
DE102004007952B3 (en) | Determining depth of recesses formed in supporting substrate involves recording and evaluating time profile of reduction in weight of substrate during evaporation of moistening substance | |
DE102004004406A1 (en) | Determining the volume of an etched structure, comprises weighing the substrate, etching by targeted removal of material, and then weighing the substrate | |
DE112017007219T5 (en) | Semiconductor manufacturing apparatus and method for semiconductor manufacturing | |
DE102004018454A1 (en) | Method and device for monitoring the etching process of a regular depth structure in a semiconductor substrate | |
Seo et al. | Non-destructive depth measurement using SEM signal intensity | |
Gronheid et al. | High throughput grating qualification for rating directed self-assembly pattern performance using optical metrology | |
US4717445A (en) | Etch bias monitoring technique | |
CN103280440B (en) | The semiconductor structure of preparation TEM sample and method | |
DE102004028425A1 (en) | Semiconductor device e.g. integrated circuit comprises dummy pattern formed within measurement pattern so as to decrease empty space in surface cross-section of measurement pattern | |
DE102005049075A1 (en) | Optical system and method for measuring small dimensions | |
EP1851523B1 (en) | Method for recording local residual stresses in solid objects using an ion beam technique | |
Tanaka et al. | Cross-sectional gate feature identification method using top-down SEM images | |
US8679864B2 (en) | Method and system for determining semiconductor characteristics | |
US7049157B2 (en) | Calibration standard for critical dimension verification of sub-tenth micron integrated circuit technology | |
DE10341322A1 (en) | Optical measuring system and method | |
US7989228B2 (en) | Method and structure for sample preparation for scanning electron microscopes in integrated circuit manufacturing |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
OP8 | Request for examination as to paragraph 44 patent law | ||
8127 | New person/name/address of the applicant |
Owner name: QIMONDA AG, 81739 MUENCHEN, DE |
|
8131 | Rejection |