DE4426841A1 - Signalübertragungseinrichtung, Schaltungsblock und integrierte Schaltung für schnelle Signalübertragung - Google Patents

Signalübertragungseinrichtung, Schaltungsblock und integrierte Schaltung für schnelle Signalübertragung

Info

Publication number
DE4426841A1
DE4426841A1 DE4426841A DE4426841A DE4426841A1 DE 4426841 A1 DE4426841 A1 DE 4426841A1 DE 4426841 A DE4426841 A DE 4426841A DE 4426841 A DE4426841 A DE 4426841A DE 4426841 A1 DE4426841 A1 DE 4426841A1
Authority
DE
Germany
Prior art keywords
transmission line
circuit
signal
block
impedance
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
DE4426841A
Other languages
English (en)
Other versions
DE4426841B4 (de
Inventor
Toshitsugu Takekuma
Ryoichi Kurihara
Akira Yamagiwa
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LG Electronics Inc
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to DE4447755A priority Critical patent/DE4447755B4/de
Publication of DE4426841A1 publication Critical patent/DE4426841A1/de
Application granted granted Critical
Publication of DE4426841B4 publication Critical patent/DE4426841B4/de
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/0298Arrangement for terminating transmission lines
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • G06F13/4072Drivers or receivers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • G06F13/4086Bus impedance matching, e.g. termination
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B3/00Line transmission systems
    • H04B3/02Details
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/0278Arrangements for impedance matching
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/028Arrangements specific to the transmitter end
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/0292Arrangements specific to the receiver end
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0213Electrical arrangements not otherwise provided for
    • H05K1/0216Reduction of cross-talk, noise or electromagnetic interference
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0213Electrical arrangements not otherwise provided for
    • H05K1/0237High frequency adaptations
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/14Structural association of two or more printed circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Dc Digital Transmission (AREA)
  • Logic Circuits (AREA)
  • Memory System (AREA)
  • Small-Scale Networks (AREA)
  • Dram (AREA)

Description

Die vorliegende Erfindung betrifft die Technik der Si­ gnalübertragung zwischen Elementen wie etwa einer CPU und einer Speichereinrichtung wie etwa einer integrierten Speicherschaltung (beispielsweise zwischen digitalen Schaltungen, die jeweils aus CMOS-Elementen oder aus funktionalen Blöcken von CMOS-Elementen aufgebaut sind) und insbesondere eine derartige Technik zur schnellen Übertragung von Signalen über einen Bus, der eine Haupt­ übertragungsleitung enthält, an die mehrere Elemente angeschlossen sind.
Für die schnelle Übertragung von Signalen zwischen digi­ talen Schaltungen, die jeweils aus integrierten Halblei­ terschaltungen aufgebaut sind, ist eine Technik vorge­ schlagen worden, die auf einer Schnittstelle mit kleiner Amplitude basiert, welche Signale überträgt, deren Si­ gnalamplitude nur ungefähr 1 Volt beträgt.
Ein repräsentatives Beispiel einer solchen Schnittstelle mit kleiner Amplitude ist eine GTL-Schnittstelle ("Gunning Transceiver Logic") oder eine CTT-Schnittstelle ("Center Tapped Termination"). Diese Schnittstellen mit kleiner Amplitude sind im einzelnen in Nikkei-Electro­ nics, 27. November 1993, S. 269 bis 290, diskutiert.
In Fig. 4 ist eine herkömmliche Anordnung einer solchen Schnittstelle mit kleiner Amplitude gezeigt, in der von einer Hauptübertragungsleitung mehrere Leitungen abge­ zweigt sind.
Das Bezugszeichen 100 bezeichnet eine Übertragungslei­ tung, die durch Abschlußleistungsversorgungen 60 und 61 und durch Abschlußwiderstände 50 und 51 abgeschlossen ist. Die Übertragungsleitung 100 ist mit einem Sende­ schaltungsblock 1 und mit Empfangsschaltungsblöcken 2, 3 und 4 verbunden. Die Übertragungsleitung 100 besitzt eine Impedanz von 50 Ω. Jede der abgezweigten Leitungen 11 bis 14 besitzt eine Impedanz von 50 Ω. Jeder Abschlußwi­ derstand 50 und 51 besitzt ebenfalls eine Impedanz von 50 Ω. Die Spannungen der Abschlußleistungsversorgungen 60 und 61 betragen jeweils 0,5 Volt. Die Sendeschaltung 21 besitzt einen Einschaltwiderstand von 10 Ω.
Wenn die Sendeschaltung 21 auf logisch hohem Ausgangspe­ gel liegt, verbindet sie die Übertragungsleitung 11 mit einer (nicht gezeigten) 1-Volt-Leistungsversorgung. Wenn die Sendeschaltung 21 auf logisch niedrigem Pegel liegt, verbindet sie die Übertragungsleitung 11 mit Masse, d. h. mit einer (nicht gezeigten) 0-Volt-Leistungsversorgung. Die Bezugszeichen 32 bis 34 bezeichnen Empfangsschaltun­ gen, die jeweils in einem der Empfangsschaltungsblöcke 2, 3 und 4 enthalten sind. Diese Empfangsschaltungen ver­ gleichen die empfangenen Signale mit einer Referenzspan­ nung Vref, um festzustellen, ob das empfangene Signal logisch niedrigen oder logisch hohen Pegel besitzt. In dieser Anordnung ist Vref auf 0,5 V gesetzt.
Im folgenden wird mit Bezug auf Fig. 4 beschrieben, wie ein Signal an jeden Punkt des Busses dieser Schaltungsan­ ordnung übertragen wird, wenn die Sendeschaltung 21 vom niedrigen Pegel zum hohem Pegel wechselt. Zunächst wird ein Potential des Übertragungsbusses 100 abgeleitet, wenn die Sendeschaltung 21 auf logisch niedrigem Pegel liegt. Die Spannung im Punkt A der Übertragungsleitung ent­ spricht in diesem Zeitpunkt einer Spannung, die durch Multiplizieren der Spannung von 0,5 Volt der Abschlußlei­ stungsquelle mit dem Quotienten des Einschaltwiderstands der Sendeschaltung 21 und der Summe aus den Abschlußwi­ derständen 50 und 51 und dem Einschaltwiderstand der Sendeschaltung 21 erhalten wird. Das heißt, daß die Spannung gemäß der folgenden Formel abgeleitet wird:
Dann wird das Potential auf der Übertragungsleitung abge­ leitet, das auftritt, wenn der Ausgang der Sendeschaltung 21 vom niedrigen Pegel zum hohen Pegel wechselt, so daß ein Signal an den Punkt A in Fig. 4 übertragen wird. Unmittelbar nach dem Wechsel des Ausgangs der Sendeschal­ tung 21 zum hohen Pegel wird die Leistungsquellenspannung mit dem Quotienten aus der Impedanz von 50 Ω der Über­ tragungsleitung 11 und der Summe aus dem Einschaltwider­ stand der Sendeschaltung 21 und der Impedanz von 50 Ω der Übertragungsleitung 11 multipliziert. Daher wird die Potentialerhöhung im Punkt A gemäß der folgenden Formel abgeleitet:
Die Summe aus der Anfangsspannung von 0,14 V und der Spannungserhöhung, d. h. 0,97 V, entspricht dem Potential im Punkt A. Das Potential, das auftritt, wenn die Welle mit der Amplitude von 0,83 V den Verzweigungspunkt B erreicht, wird folgendermaßen abgeleitet. Wenn die Über­ tragungsleitung 100 von der Übertragungsleitung 11 aus betrachtet wird, wird die virtuelle Impedanz der Übertra­ gungsleitung 100, die dann bei Betrachtung von der Über­ tragungsleitung 11 aus in einen linken und in einen rech­ ten Abschnitt unterteilt ist, gleich der halben Impedanz von 50 Ω der Übertragungsleitung 100, also 25 Ω. Da andererseits die Impedanz der Übertragungsleitung 11 50 Ω beträgt, hat die Impedanzfehlanpassung eine Refle­ xion des Signals im Punkt B zur Folge.
Der Reflexionskoeffizient wird gemäß der folgenden Formel abgeleitet:
Das bedeutet, daß ein Drittel der zum Punkt A übertrage­ nen Signalamplitude von 0,83 V, also ein Signal mit der Amplitude von 0,28 V, reflektiert und zur Seite der Sen­ deschaltung zurückgeleitet wird. Das Signal mit der ver­ bleibenden Amplitude von 0,55 V wird als erste übertra­ gene Welle auf die Übertragungsleitung 100 übertragen. Folglich entspricht das Potential des übertragenen Si­ gnals der Summe aus dem Potential des verbleibenden Si­ gnals von 0,55 V und dem Anfangspotential, d. h. 0,69 V.
Wenn das zur Sendeschaltung zurückgeleitete Signal mit der Amplitude von 0,28 V die Sendeschaltung erreicht, wird das Signal erneut reflektiert und erreicht wieder den Punkt B. Zwei Drittel des Signals verlaufen durch den Übertragungsleitung 100, während das verbleibende Drittel des Signals zur Übertragungsleitung 11 zurückgeleitet wird. Daher wird das Signal auf der Übertragungsleitung 11 mehrmals hin und her geschickt. Jedesmal, wenn die Signalwelle den Punkt B erreicht, werden zwei Drittel der Welle zur Übertragungsleitung 100 ausgegeben. Durch die­ sen Vorgang wird die ursprünglich im Punkt A vorhandene Amplitude von 0,83 V bitweise zur Übertragungsleitung 100 übertragen.
Das Signal von 0,69 V, das sich durch den Punkt B bewegt hat und auf die Übertragungsleitung 100 übertragen wird, erreicht den Punkt C. In diesem Punkt besitzen die zwei Übertragungsleitungen vor dem Durchgang des Signals je­ weils eine Impedanz von 50 Ω. Daher hat die Fehlanpas­ sung der in Vorwärtsrichtung synthetisierten Impedanz von 25 Ω gegenüber der Impedanz von 50 Ω der Übertragungs­ leitung, auf der sich das Signal bewegt hat, eine Refle­ xion des Signals zur Folge.
Der Reflexionskoeffizient ergibt sich wie oben gemäß der folgenden Formel:
Das Potential der Welle, die sich durch den Punkt C be­ wegt hat, entspricht einem Potential, das durch Multipli­ zieren der Signalamplitude von 0,55 V im Punkt B mit dem Durchlaßgrad 2/3 (= 1 - 1/3) und durch Addition des An­ fangspotentials zum Multiplikationsergebnis abgeleitet wird. Das Potential wird daher gemäß der folgenden Formel abgeleitet:
Eine ähnliche Reflexion findet im Punkt E oder im Punkt G statt. Das Potential im Punkt E beträgt 0,38 V, während das Potential im Punkt G 0,30 V beträgt.
Die Ergebnisse sind in den Fig. 2A bis 2C gezeigt. Fig. 2A zeigt Signale, die auf den Punkt C zulaufen und von diesem weglaufen, d. h. ein Signal des Punkts B, das auf den Punkt C zuläuft, und Signale des Punkts D und des Punkts E, die vom Punkt C weglaufen. Zur Erläuterung ist auch das Signal im Punkt A gezeigt. Auf ähnliche Weise zeigt Fig. 2B die Signale, die auf den Punkt E zulaufen und von diesem weglaufen. Fig. 2C zeigt Signale, die auf den Punkt G zulaufen und von diesem weglaufen. In den Fig. 2A bis 2C bezeichnet das Bezugszeichen 201 eine Signalwelle im Punkt A in Fig. 4; das Bezugszeichen 202 bezeichnet eine Welle im Punkt B; das Bezugszeichen 203 bezeichnet eine Welle im Punkt C; das Bezugszeichen 204 bezeichnet eine Welle im Punkt D; das Bezugszeichen 205 bezeichnet eine Welle im Punkt E; das Bezugszeichen 206 bezeichnet eine Welle im Punkt F. Das Bezugszeichen 207 bezeichnet eine Welle im Punkt G; und das Bezugszeichen 208 bezeichnet eine Welle im Punkt H. Wenn das Signal abfällt, findet der gleiche Vorgang statt. Die Signalwel­ len bei abfallendem Potential sind in den Fig. 3A bis 3C gezeigt. In Fig. 3 bezeichnen die Bezugszeichen 201 bis 208 die jeweiligen Signalwellen in den in Fig. 4 gezeig­ ten Punkten A bis H.
Aus der obenbeschriebenen Situation wird verständlich, daß es bei Verwendung der herkömmlichen Signalübertra­ gungsschaltung nicht möglich ist, daß das erste Signal im Punkt A, das den logisch hohen Pegel der Sendeschaltung 21 besitzt, die Referenzspannung Vref (0,5 V unter den obigen Bedingungen) in sämtlichen Empfangsschaltungs­ blöcken übersteigt, um das Signal mit logisch hohem Pegel herzustellen. Mit anderen Worten, wegen des hohen Refle­ xionsgrades in den einzelnen Punkten B, C, E und G wird die ursprüngliche Spannung mit logisch hohem Pegel im Punkt A des ersten Signals auf sehr niedrige Spannungspe­ gel gedämpft, die die Referenzspannung Vref bei den Emp­ fängern nicht übersteigt. Selbst wenn daher die Sende­ schaltung 21 hohen Pegel besitzt, können die Empfänger 32, 33 und 34 diesen logisch hohen Pegel des ersten Si­ gnals nicht erkennen. Eventuell kann nach mehreren Signa­ len der Spannungspegel in den Punkten B, C und D auf Pegel ansteigen, die näher am Pegel im Punkt A liegen, bis dahin können die Empfänger jedoch den logisch hohen Pegel nicht erkennen.
Das Signal, das an den Verzweigungspunkten C, E oder G in die jeweiligen abgezweigten Leitungen 12, 13 bzw. 14 eintritt, wird wie in der Übertragungsleitung 11 in der abgezweigten Leitung mehrmals reflektiert. Wenn die re­ flektierte Welle zum Verzweigungspunkt zurückgeleitet wird, geht der Zweidrittel-Anteil des Signals in die Übertragungsleitung 100 über. Dadurch wird in der Über­ tragungsleitung 100 eine Wellenverzerrung erzeugt.
Wie erwähnt, treten in der obigen Schaltung des Standes der Technik an jedem Verzweigungspunkt Reflexionen auf. Die Potentialabfälle, die aus diesen Reflexionen resul­ tieren, überlappen gegenseitig. Daher wird der Anstieg des Signalpotentials an einem von der Sendeschaltung entfernten Ort verzögert. Dies hat eine nachteilige Erhö­ hung der Verzögerungszeit zur Folge, wodurch eine schnel­ le Signalübertragung verhindert wird.
Ferner wird das in den Empfangsschaltungsblock eintre­ tende Signal im Empfangsschaltungsabschnitt reflektiert und tritt dann in die Übertragungsleitung 100 ein. Dies hat eine nachteilige Verzerrung der Signalwelle zur Folge, wodurch die Zuverlässigkeit der Signalübertragung abgesenkt wird.
Um die Signalübertragung zu beschleunigen und um die Signalamplitude auf der Leitung 100 zu verkleinern, ist die obige Schaltung des Standes der Technik so ausgebil­ det, daß die Versorgungsspannung 1 V beträgt. Um in der in dem obenerwähnten Artikel diskutierten Schaltung bei der normalerweise verwendeten Leistungsversorgung von 3,3 V eine Amplitude von 1 V zu erzielen, ist die Sendeschal­ tung so beschaffen, daß ihr Einschaltwiderstand einen speziellen Wert von 100 Ω besitzt, um die kleine Ampli­ tude zu verwirklichen.
Der dem Einschaltwiderstand verliehene spezielle Wert, der in dem obigen Artikel genannt wird, macht jedoch die in großem Umfang erhältlichen Transistoren mit einem Einschaltwiderstand von ungefähr 10 Ω nutzlos. Daher sind speziell entworfene Transistoren erforderlich.
Weiterhin führt ein solcher höherer Einschaltwiderstand der Sendeschaltung 21 zu einer Erhöhung des Leistungsver­ brauchs der Sendeschaltung, wodurch der Gesamtleistungs­ verbrauch nachteilig erhöht wird.
Eine weitere Schaltungsanordnung des Standes der Technik, die für die vorliegende Erfindung relevant ist, ist aus dem US-Patent Nr. 4,922,449, Donaldson u. a., bekannt. Dieses US-Patent offenbart eine Technik, in der in einer Schaltungsanordnung mit mehreren Schaltungsblöcken, die eine Sendeschaltung bzw. Empfangsschaltungen umfassen, sowie mit einer Zwischenblock-Signalübertragungsleitung für die Übertragung von Signalen zwischen den Schaltungs­ blöcken zwischen einem Schaltungsblock und der Zwischen­ block-Signalübertragungsleitung ein Widerstand vorgesehen ist. Die Aufgabe des dazwischengeschalteten Widerstandes besteht in der Reduzierung des Durchlaßstroms, der im Zeitpunkt einer Signalkollision durch die Quellenschal­ toperation auftritt, d. h. in der Reduzierung der Ampli­ tude des Signals im Zwischenblock-Signalübertragungsbus. Der Widerstand ist auf 20 Ω bis 40 Ω gesetzt. Dieser Widerstand kann zu einer Signalreflexion in einem Ver­ zweigungspunkt zwischen der Übertragungsleitung innerhalb eines Schaltungsblocks und der Zwischenblock-Übertra­ gungsleitung führen. Die Signalreflexion kann die Ver­ wirklichung einer schnellen Signalübertragung nachteilig behindern. Das heißt, daß die Technik keinerlei Widerstand auf der Grundlage einer Impedanzbeziehung zwischen der Zwi­ schenblock-Signalübertragungsleitung und der Signalüber­ tragungsleitung innerhalb des Blocks definiert.
Darüber hinaus ist aus der JP-B-54-5929 eine weitere herkömmliche Schaltungsanordnung bekannt, in der zwischen einer Zwischenblock-Signalübertragungsleitung und einer Signalübertragungsleitung innerhalb des Schaltungsblocks ein Widerstand vorgesehen ist. In dieser Schaltungsanord­ nung des Standes der Technik ist der Widerstand nur zwi­ schen dem Schaltungsblock auf seiten der Empfangsschal­ tung und der Zwischenblock-Signalübertragungsleitung vorgesehen, zwischen dem mit einer Sendeschaltung verse­ henen Schaltungsblock und dem Zwischenblock-Signalüber­ tragungsbus ist jedoch kein Widerstand vorgesehen. Ähn­ lich wie in dem US-Patent Nr. 4,922,449 tritt eine Si­ gnalreflexion auf, wenn das von der Sendeschaltung ausge­ gebene Signal zum Zwischenblock-Signalübertragungsbus übertragen wird. Wie in der vorher beschriebenen Schal­ tungsanordnung kann diese Signalreflexion eine schnelle Signalübertragung nachteilig behindern.
Es ist die Aufgabe der vorliegenden Erfindung, eine Si­ gnalübertragungseinrichtung, einen Schaltungsblock und eine integrierte Schaltung zu schaffen, die die obener­ wähnten Nachteile überwinden und somit einen Abfall eines Signalpotentials auf einer Übertragungsleitung mit abge­ zweigten Leitungen unterdrücken, wiederholte Reflexionen in jeder abgezweigten Leitung verhindern und die Ampli­ tude eines Signals in der Leitung klein halten, um das Signal schnell zu übertragen.
Diese Aufgabe wird erfindungsgemäß gelöst durch eine Signalübertragungsschaltung, einen Schaltungsblock und eine integrierte Schaltung, wie sie in den Ansprüchen beansprucht sind.
In einer bevorzugten Ausführungsform umfaßt eine Si­ gnalübertragungseinrichtung einen ersten Schaltungsblock, der eine Sendeschaltung zum Senden eines Signals sowie eine blockinterne Übertragungsleitung für die Übertragung eines Signals von der Sendeschaltung aus dem Schaltungs­ block hinaus enthält, einen zweiten Schaltungsblock, der eine Empfangsschaltung für den Empfang eines Signals und eine blockinterne Übertragungsleitung für die Übertragung eines eingegebenen Signals zur Empfangsschaltung enthält, sowie eine Zwischenblock-Übertragungsleitung für die Übertragung des Signals zwischen den Schaltungsblöcken, wobei die Zwischenblock-Übertragungsleitung durch ein oder zwei Elemente abgeschlossen ist, die jeweils einen Widerstand besitzen, der im wesentlichen gleich dem Wert der charakteristischen Impedanz der Zwischenblock-Über­ tragungsleitung ist. Außerdem ist der Wert von jeweiligen Anpassungswiderständen in den Schaltungsblöcken im we­ sentlichen gleich einem Wert, der durch Subtraktion der halben Impedanz der Zwischenblock-Übertragungsleitung von der Impedanz der blockinternen Übertragungsleitung erhal­ ten wird.
In einer Schaltungseinrichtung mit mehreren Blöcken, die jeweils sowohl eine Sendeschaltung als auch eine Emp­ fangsschaltung besitzen, ist die Zwischenblock-Übertra­ gungsleitung auf ähnliche Weise durch ein oder zwei Ele­ mente abgeschlossen, die jeweils einen Widerstandswert besitzen, der im wesentlichen gleich der charakteristi­ schen Impedanz der Zwischenblock-Übertragungsleitung ist. Jede blockinterne Übertragungsleitung ist mit einem An­ passungswiderstand versehen, dessen Widerstandswert im wesentlichen gleich einem Wert ist, der durch Subtraktion der halben charakteristischen Impedanz der Zwischenblock- Übertragungsleitung von der Impedanz der blockinternen Übertragungsleitung selbst erhalten wird.
In dem Fall, in dem ein Gehäuse mit einem langen Lei­ tungsrahmen wie etwa ein vierseitiges Flachgehäuse (QFP) oder ein Pin Grid Array (PGA) für eine integrierte Schal­ tung verwendet wird, in der eine Sendeschaltung und/oder eine Empfangsschaltung integriert sind, ist für die Zwi­ schenblock-Übertragungsleitung ein Abschluß vorgesehen, ist für die Impedanzanpassung zwischen der Zwischenblock- Übertragungsleitung und der blockinternen Übertragungs­ leitung ein Widerstand vorgesehen und sind die Impedanz des Leitungsrahmens und die Impedanz der blockinternen Übertragungsleitung aneinander angepaßt.
Gemäß der vorliegenden Erfindung ist es durch Einfügen eines Widerstandes, dessen Wert im wesentlichen gleich einem Wert ist, der durch Subtrahieren der halben Impe­ danz der Hauptübertragungsleitung von der Impedanz der abgezweigten Leitung erhalten wird, möglich, wiederholte Reflexionen innerhalb der abgezweigten Leitung und die Dämpfung der Amplitude auf der Übertragungsleitung zu verhindern, weil durch den eingefügten Widerstand und den Abschlußwiderstand dividiert wird, wodurch eine schnelle Signalübertragung ermöglicht wird.
Wenn in der Zwischenblock-Übertragungsleitung eine große Anzahl von Verzweigungspunkten vorhanden sind, kann die Zwischenblock-Übertragungsleitung wegen der durch das Vorhandensein der Widerstände geschaffenen Kapazität die abgezweigte Leitung (d. h. die Summe aus der Lastkapazität der Übertragungsleitung und der Kapazitäten der Sende- und Empfangsschaltungen) nicht direkt "sehen". Dies hat die Wirkung, daß die Absenkung der Leitungsimpedanz un­ terdrückt werden kann. Ferner kann die Wellenverzerrung durch Einfügen des Widerstandes unter Spannung unter­ drückt werden.
Weitere Aufgaben, Merkmale und Vorteile der Erfindung sind in den weiteren unabhängigen Ansprüchen sowie in den abhängigen Ansprüchen angegeben, die sich auf bevorzugte Ausführungsformen der vorliegenden Erfindung beziehen.
Die Erfindung wird im folgenden anhand bevorzugter Aus­ führungsformen mit Bezug auf die Zeichnungen näher erläu­ tert; es zeigen:
Fig. 1 ein Blockschaltbild einer ersten Ausführungs­ form der Signalübertragungseinrichtung gemäß der vorliegenden Erfindung;
Fig. 2A-C Signalwellen (Anstiegsflanken), die bei Ver­ wendung der herkömmlichen Übertragungsleitung auftreten;
Fig. 3A-C Signalwellen (Abstiegsflanken), die bei Ver­ wendung der herkömmlichen Übertragungsleitung auftreten;
Fig. 4 ein Blockschaltbild einer herkömmlichen, unidirektionalen Übertragungsleitung;
Fig. 5 ein Schaltbild eines Beispiels einer Sende­ schaltung;
Fig. 6 ein Schaltbild eines Beispiels einer diffe­ rentiellen Empfangsschaltung;
Fig. 7A-C Graphen von Signalwellen (Anstiegsflanken) in der ersten Ausführungsform der vorliegenden Erfindung;
Fig. 8A-C Graphen von Signalwellen (Abstiegsflanken) in der ersten Ausführungsform der vorliegenden Erfindung;
Fig. 9 einen Graphen einer Wellenverzerrung, die auftritt, wenn bei Verwendung der herkömmli­ chen Übertragungsleitung eine Einheit unter Spannung eingefügt wird;
Fig. 10 einen Graphen, der eine Wellenverzerrung zeigt, die bei Verwendung der Schaltung gemäß der ersten Ausführungsform der vorliegenden Erfindung bei Einfügung einer Einheit unter Spannung auftritt;
Fig. 11 ein Blockschaltbild einer zweiten Ausfüh­ rungsform der Signalübertragungseinrichtung gemäß der vorliegenden Erfindung;
Fig. 12A, B Graphen von Signalwellen, die auftreten, wenn die Sendeschaltung bei Verwendung der her­ kömmlichen Übertragungsleitung umgeschaltet wird;
Fig. 13A, B Graphen von Signalwellen, die auftreten, wenn die Sendeschaltung bei Verwendung der Über­ tragungsleitung gemäß der zweiten Ausfüh­ rungsform der vorliegenden Erfindung umge­ schaltet wird;
Fig. 14 ein Blockschaltbild einer dritten Ausfüh­ rungsform der Signalübertragungseinrichtung gemäß der vorliegenden Erfindung;
Fig. 15 ein Blockschaltbild, das eine Abwandlung der dritten Ausführungsform zeigt;
Fig. 16A-C Graphen von Signalwellen (Anstiegsflanken), die bei Verwendung der Schaltung gemäß der dritten Ausführungsform der vorliegenden Er­ findung auftreten;
Fig. 17A-C Graphen von Signalwellen (Abstiegsflanken), die bei Verwendung der Schaltung gemäß der dritten Ausführungsform der vorliegenden Er­ findung auftreten;
Fig. 18A-C Graphen von Signalwellen (Anstiegsflanken), die bei Veränderung der Impedanz der Übertra­ gungsleitung in der Schaltung gemäß der er­ sten Ausführungsform der vorliegenden Erfin­ dung auftreten;
Fig. 19A-C Graphen von Signalwellen (Abstiegsflanken), die bei Veränderung der Impedanz der Übertra­ gungsleitung in der Schaltung gemäß der er­ sten Ausführungsform der vorliegenden Erfin­ dung auftreten;
Fig. 20 ein Schaltbild einer Anordnung der dritten Ausführungsform der vorliegenden Erfindung, in der anstatt des Widerstandes ein Kondensa­ tor verwendet wird;
Fig. 21 ein Blockschaltbild einer weiteren Anordnung der dritten Ausführungsform der vorliegenden Erfindung, in der anstatt des Widerstandes ein Kondensator verwendet wird;
Fig. 22A-C Graphen von Signalwellen (Anstiegsflanken), die bei Verwendung der in Fig. 20 gezeigten Anordnung auftreten;
Fig. 23A-C Graphen von Signalwellen (Abstiegsflanken), die bei Verwendung der in Fig. 20 gezeigten Anordnung auftreten;
Fig. 24 einen Graphen, der eine Signalwelle zeigt, die in der in Fig. 1 gezeigten Schaltungsan­ ordnung auftritt;
Fig. 25 den Graphen einer Signalwelle, die auftritt, wenn die Widerstände in den einzelnen Schal­ tungsblöcken der Schaltung von Fig. 1 kleine­ re Werte besitzen;
Fig. 26 den Graphen einer Signalwelle, die auftritt, wenn die Widerstände in den einzelnen Schal­ tungsblöcken der Schaltung von Fig. 1 größere Werte besitzen;
Fig. 27 ein Blockschaltbild einer vierten Ausfüh­ rungsform der vorliegenden Erfindung;
Fig. 28 eine Schnittansicht eines QFP-Gehäuses;
Fig. 29 eine Schnittansicht eines PGA-Gehäuses; und
Fig. 30 eine Darstellung eines Beispiels einer Ein­ richtung, in der das QFP-Gehäuse montiert ist.
Erste Ausführungsform
In Fig. 1 ist ein grundlegendes Blockschaltbild einer ersten Ausführungsform einer unidirektionalen Übertra­ gungsleitung gezeigt, auf die die vorliegende Erfindung angewendet wird.
In Fig. 1 bezeichnet das Bezugszeichen 1 einen Sende­ schaltungsblock (Sendeeinheit) mit einer Sendeschaltung 21. Die Bezugszeichen 2 bis 4 bezeichnen Empfangsschal­ tungsblöcke, die mit Empfangsschaltungen 32, 33 bzw. 34 versehen sind. Die Schaltungsblöcke enthalten Widerstände 80, 81, 82 bzw. 83 und Übertragungsleitungen 11, 12, 13 bzw. 14. Eine Hauptübertragungsleitung 100 ist mit den Schaltungsblöcken 1 bis 4 verbunden, ferner sind die beiden Enden des Übertragungsbusses 100 durch Widerstände 50 und 51 abgeschlossen, wobei jeder der Widerstände einen Wert besitzt, der im wesentlichen gleich dem Wert der charakteristischen Impedanz der Übertragungsleitung 100 ist.
In Fig. 1 besitzt die Übertragungsleitung 100 eine Impe­ danz von 50 Ω. Die abgezweigten Leitungen 11 bis 14 be­ sitzen jeweils eine Impedanz von 100 Ω. Jeder der Ab­ schlußwiderstände 50 und 51 besitzt einen Widerstand von 50 Ω. Abschlußleistungsversorgungen 60 und 61 liefern eine Spannung von 1,5 V. Die Sendeschaltung 21 besitzt einen Einschaltwiderstand von 10 Ω.
Die Sendeschaltung 21 arbeitet in der Weise, daß sie eine Übertragungsleitung an eine 3V-Leistungsversorgung (wie etwa 62 in Fig. 5) ankoppelt, wenn sie ihren Ausgang auf hohem Pegel hält, oder daß sie die Übertragungsleitung an Massepotential (wie etwa 63 in Fig. 5) ankoppelt, wenn die Sendeschaltung 21 ihren Ausgang auf niedrigem Pegel hält. In Fig. 1 bezeichnen die Bezugszeichen 32 bis 34 Empfangsschaltungen.
Die Widerstände 80 bis 83 sind jeweils so festgelegt, daß sie einen Wert von 75 Ω besitzen. Das Verfahren der Festlegung der Widerstände wird später beschrieben.
Es wird angemerkt, daß in dieser Ausführungsform die Übertragungsleitung 100 an ihren beiden Enden abgeschlos­ sen ist. Sie kann jedoch auch nur an einem Ende durch einen Widerstand abgeschlossen sein, falls dies bevorzugt wird. Weiterhin sind in dieser Ausführungsform drei Emp­ fangsschaltungsblöcke vorgesehen, die jeweils eine Emp­ fangsschaltung enthalten. Die vorliegende Erfindung ist jedoch auch auf eine Signalübertragungseinrichtung an­ wendbar, die wenigstens einen Block mit einer Empfangs­ schaltung enthält.
Fig. 5 zeigt ein Beispiel der in der Schaltungsanordnung von Fig. 1 verwendeten Sendeschaltung 21. Diese Sende­ schaltung 21 ist eine Gegentakt-Sendeschaltung, die aus einem Hochzieh-Transistor 70 und aus einem Herunterzieh- Transistor 71 aufgebaut ist.
Der in Fig. 5 gezeigte Hochzieh-Transistor 70 ist aus einem N-Kanal-MOS-Feldeffekttransistor (NMOS-Transistor) gebildet. Das Material des Transistors 70 ist nicht auf NMOS beschränkt. Beispielsweise kann für die Herstellung des Transistor ein P-Kanal-MOS-Feldeffekt-Transistor (PMOS-Transistor) verwendet werden.
Eine Sendeschaltung mit kleiner Amplitude, mit der die Gegentakt-Sendeschaltung versehen ist, ist im einzelnen in dem Artikel von Nikkei Electronics diskutiert, auf den weiter oben als Stand der Technik Bezug genommen wurde. In diesem Artikel verwendet die Sendeschaltung jedoch einen Transistor mit einem hohen Einschaltwiderstand von ungefähr 100 Ω. Dagegen verwendet die vorliegende Erfin­ dung einen Transistor mit einem Einschaltwiderstand von ungefähr 10 Ω, der nun in großem Umfang erhältlich ist. Die vorliegende Erfindung kann die herkömmliche Sende­ schaltung verwenden, weil die Summe aus den jeweiligen Anpassungswiderständen 80 bis 83, die in dieser Ausfüh­ rungsform hinzugefügt worden sind, und dem Transistor- Einschaltwiderstand von ungefähr 10 Ω angenähert gleich dem Widerstand von 100 Ω der herkömmlichen Einrichtung ist, so daß die Amplitude im Übertragungsbus 100 im we­ sentlichen die gleiche Größe wie diejenige des Standes der Technik hat.
Es werde beispielsweise angenommen, daß die Impedanz und der Abschlußwiderstand der Übertragungsleitung 100 50 Ω betragen, daß die Impedanz der abgezweigten Leitung 100 Ω beträgt, daß die Abschlußleistungsversorgung eine Spannung von 1,5 V liefert und daß die Leistungsversor­ gung für die Sendeschaltung eine Spannung von 3 V lie­ fert. Unter diesen Annahmen beträgt die Signalamplitude auf der Übertragungsleitung, die in dem obenerwähnten Artikel, der die Verwendung eines Transistors mit einem Einschaltwiderstand von 100 Ω beschreibt, verwendet wird, 0,6 V, wobei diese Amplitude im wesentlichen gleich der Amplitude von 0,68 V auf der in Fig. 1 gezeigten Übertragungsleitung 100 ist.
Durch Absenken des Einschaltwiderstandes der Sendeschal­ tung 21 von 100 Ω auf 10 Ω ist es möglich, die in der Sendeschaltung verbrauchte Leistung zu reduzieren. Bei­ spielsweise verbraucht unter den obigen Bedingungen die herkömmliche Einrichtung, die so beschaffen ist, daß sie einen Widerstand von 100 Ω verwendet, die Leistung von 14,4 mW, während die Einrichtung gemäß der vorliegenden Erfindung den Leistungsverbrauch in hohem Maß bis auf 1,9 mW verringern kann. Darüber hinaus kann in der erfin­ dungsgemäßen Einrichtung eine Sendeschaltung mit einem Einschaltwiderstand von 10 Ω oder mehr, konkret bis un­ gefähr 50 Ω verwendet werden. Eine solche Sendeschaltung kann die gleiche Wirkung wie oben beschrieben schaffen.
Nun wird mit Bezug auf Fig. 6 ein Beispiel der in Fig. 1 gezeigten Empfangsschaltungen beschrieben. Diese Emp­ fangsschaltung ist eine differentielle Empfangsschaltung, die auf der Grundlage, ob eine Eingangsspannung höher oder niedriger als die Referenzspannung Vref ist, be­ stimmt, ob ein Eingangssignal logisch hohen oder logisch niedrigen Pegel besitzt. Die hierbei verwendete Referenz­ spannung kann innerhalb einer integrierten Schaltung erzeugt werden. Wenn jedoch das innerhalb der integrier­ ten Schaltung auftretende Rauschen oder ein von außen eindringendes Rauschen eine Fluktuation der Leistungsver­ sorgung hervorruft, kann die Referenzspannung entspre­ chend fluktuieren. Daher ist es besser, die Referenzspan­ nung von außen zu liefern. Ferner ist die Empfangsschal­ tung vorzugsweise eine differentielle Empfangsschaltung vom NMOS-Typ, die ein Eingangssignal durch die Wirkung der NMOS-Eigenschaft empfängt. Wenn eine Empfangsschal­ tung dieses Typs verwendet wird, wird als Referenzspan­ nung die Spannung der Abschlußleistungsversorgung verwen­ det. In diesem Fall ist die Referenzspannung gleich der halben Versorgungsspannung. Daher ist es möglich, eine Welle mit kleiner Amplitude von 1 V oder weniger in der Umgebung der Referenzspannung zu empfangen.
Beispielsweise beträgt die Amplitude bei der Empfangs­ schaltung unter der folgenden Bedingung 0,68 V. Insbeson­ dere dann, wenn jeder der Abschlußwiderstände 50, 51 einen Wert von 50 Ω hat und jeder der Anpassungswider­ stände 80, 81, 82 und 83 einen Wert von 75 Ω hat und der Einschaltwiderstand der Sendeschaltung einen Wert von 10 Ω hat, die Versorgungsspannung für die Sendeschaltung 3 V beträgt und die Abschlußversorgungsspannung 1,5 V be­ trägt, beträgt die Spannung bei jeder Empfangsschaltung bei logisch niedrigem Pegel der Sendeschaltung
1,16 V (= 1,5 V - (1,5 V - 0) × (50 Ω/2)/(50 Ω/2 + 75 Ω + 10) = 1,5 - 0,34)
und bei logisch hohem Pegel der Sendeschaltung
1,84 V (= 1,5 V + (3 V - 1,5 V) × (50 Ω/2) / (50 Ω/2 + 75 Ω + 10 Ω) = 1,5 + 0,34) V.
Somit beträgt die Amplitude an jeder Empfangsschaltung
0,68 V (= 1,84 - 1,16).
In Fig. 1 ist beispielhaft in jedem Empfangsschaltungs­ block eine Empfangsschaltung 32 bis 34 enthalten. Die vorliegende Erfindung ist jedoch nicht auf die in Fig. 1 gezeigte Anzahl von Empfangsschaltungen begrenzt.
In der wie oben beschrieben angeordneten Signalübertra­ gungsschaltung ist der Widerstandswert eines jeden der Widerstände 80 bis 83 gleich einem Wert, der durch Sub­ traktion der halben Impedanz der Leitung 100 von der Impedanz der blockinternen Übertragungsleitung 11 erhal­ ten wird. Die Impedanz der Leitung 100 muß halbiert wer­ den, weil das Signal vom Sendeschaltungsblock an einem Anschlußpunkt B mit dem Bus 100 in zwei Wege aufgezweigt wird. Das heißt, daß der folgende Ausdruck gültig ist:
wobei Zs eine Impedanz der Übertragungsleitung 11 be­ zeichnet, Z0 eine Impedanz der Leitung 100 bezeichnet und Rm einen Widerstandswert des Widerstandes 80 bezeichnet.
Aus diesem Ausdruck wird verständlich, daß die Gesamtim­ pedanz des Widerstandes 80 und der Leitung 100 bei Be­ trachtung aus Richtung der Übertragungsleitung 11 gleich der Impedanz der Übertragungsleitung 11 selbst wird. Dadurch ist es möglich, wiederholte Reflexionen innerhalb einer abgezweigten Leitung zu verhindern. Die Widerstände 81 bis 83 können durch ein ähnliches Verfahren definiert werden. Ein weiterer Block kann die gleiche Wirkung wie der vorangehende Block 1 haben.
Nun wird für die Beschreibung der Wirkung des durch den Ausdruck (1) abgeleiteten Widerstandes mit Bezug auf das Schaltbild von Fig. 1 die Art der Welle, die an jeden Punkt von Fig. 1 übertragen wird, beschrieben, wenn die Sendeschaltung 21 vom niedrigen Pegel zum hohen Pegel geschaltet wird.
Zunächst ist es notwendig, ein Potential der Übertra­ gungsleitung 100 abzuleiten, das auftritt, wenn die Sen­ deschaltung 21 einen logisch niedrigen Pegel liefert. Die Spannung des Übertragungsbusses ist gleich der Spannung, die durch Dividieren der Abschlußversorgungsspannung von 1,5 V durch die Abschlußwiderstände 50 und 51, den Wider­ stand 80 und den Einschaltwiderstand der Sendeschaltung 21 erhalten wird. Konkret ergibt sich die Spannung im Punkt B auf der Übertragungsleitung bei niedrigem Pegel der Sendeschaltung folgendermaßen:
In der Schaltung von Fig. 1 wird das von der Sendeschal­ tung 21 gesendete Signal im Punkt B nicht reflektiert.
Daher wird das gesamte Signal zur Übertragungsleitung 100 übertragen. Das Potential des zum Punkt B übertragenen Signals ist dann, wenn der Ausgang der Sendeschaltung vom logisch niedrigen zum logisch hohen Pegel umgeschaltet wird, gleich der Spannung, die durch Dividieren der Ab­ schlußversorgungsspannung von 1,5 V und der Versorgungs­ spannung von 3 V der Sendeschaltung 21 durch die Ab­ schlußwiderstände 50 und 51, den Widerstand 80 und den Einschaltwiderstand der Sendeschaltung 21 erhalten wird. Daher lautet das Signalpotential im Punkt B dann, wenn die Sendeschaltung 21 einen hohen Pegel liefert, folgen­ dermaßen:
Das heißt, daß die Amplitude des zum Punkt B übertragenen Si­ gnals folgendermaßen lautet:
1,84 V - 1,16 V = 0,68 V
Wenn das Signal mit der Amplitude von 0,68 V, das zur Übertragungsleitung 100 übertragen worden ist, den Punkt C erreicht, führt die Fehlanpassung der Impedanz zu einer Reflexion, obwohl die Übertragungsleitung mit 50 Ω, der Widerstand mit 75 Ω und der Übertragungsbus mit 100 Ω von vorn gesehen werden, weil die Gesamtimpedanz von 38,9 Ω dieser beiden Leitungen von der Impedanz von 50 Ω der Übertragungsleitung, durch die das Signal läuft, ver­ schieden ist. Der Durchlaßkoeffizient ist
1 - Reflexionskoeffizient = 1 - (50-38,9) / (50+38,9) = 0,875 .
Das Potential des durch den Punkt C verlaufenden Signals ist gleich dem Wert, der durch Multiplizieren der Si­ gnalamplitude von 0,68 V im Punkt B mit dem Durchlaßkoef­ fizienten von 0,875 sowie durch Addition eines anfängli­ chen Potentials zum Multiplikationsergebnis abgeleitet wird. Das heißt, daß das Potential des Signals lautet:
0,68 V × 0,875 V + 1,16 V = 1,76 V.
Ähnliche Reflexionen finden im Punkt E oder im Punkt G statt. Das Potential im Punkt E oder im Punkt G beträgt 1,68 V bzw. 1,61 V.
Diese Ergebnisse sind in den Fig. 7A bis 7C gezeigt. Fig. 7A zeigt Signalwellen, die auf einen Punkt C zu- und von diesem weglaufen, d. h. einerseits die Signalwelle im Punkt B, die zum Punkt C läuft, und andererseits die Signalwellen, die von den Punkten D und E kommen und zum Punkt C laufen. Ähnlich zeigt Fig. 7B Signalwellen, die auf den Punkt E zu- und von diesem weglaufen. Fig. 7C zeigt Signalwellen, die auf den Punkt G zu- und von die­ sem weglaufen. In den Fig. 7A bis C bezeichnet das Be­ zugszeichen 702 eine Signalwelle im Punkt B von Fig. 1; das Bezugszeichen 703 eine Signalwelle im Punkt C; das Bezugszeichen 704 eine Signalwelle im Punkt D; das Be­ zugszeichen 705 eine Signalwelle im Punkt E; das Bezugs­ zeichen 706 eine Signalwelle im Punkt F; das Bezugszei­ chen 707 eine Signalwelle im Punkt G; und das Bezugszei­ chen 708 eine Signalwelle im Punkt H. Wenn das Signal abfällt, geschieht das gleiche. Die Signalwellen in die­ sem Zeitpunkt sind in den Fig. 8A bis 8C gezeigt. In diesen Fig. 8A bis 8C bezeichnen die Bezugszeichen 702 bis 708 jeweils eine Signalwelle in einem der Punkte B bis H von Fig. 1.
Bei Verwendung der umfassend beschriebenen Signalübertra­ gungsschaltung gemäß dieser ersten Ausführungsform kann jedes erste Signal, das den hohen Pegel der Sendeschal­ tung 21 besitzt, in jedem Verzweigungspunkt die Referenz­ spannung (1,5 V unter den obigen Bedingungen) überstei­ gen. Daher kann jede Empfangsschaltung den gesendeten hohen Pegel erkennen.
Diese Wirkung der vorliegenden Erfindung wird in ausrei­ chendem Maß sowohl durch den Wert der Widerstände 80 bis 83, der durch den Ausdruck (1) abgeleitet wird, als auch durch jeden Wert in der Umgebung dieses Widerstandwertes, der durch den Ausdruck (1) abgeleitet wird, erbracht.
Dies wird nun mit Bezug auf auf die Fig. 24 bis 26 be­ schrieben. Fig. 24 zeigt die Wellen in den Punkten A, C, D, G und H in Fig. 1 durch die Beziehung zwischen der Zeit und der Spannung, wenn die Sendeschaltung 21 fortge­ setzt eine Impulswelle in die Schaltungsanordnung von Fig. 1 aussendet, in welcher die Zwischenblock-Übertra­ gungsleitung (Hauptübertragungsleitung) eine Impedanz von 50 Ω besitzt, jede der blockinternen Übertragungsleitung 11 bis 14 eine Impedanz von 100 Ω besitzt, jeder der Abschlußwiderstände 50 und 51 einen Widerstand von 50 Ω besitzt, die Abschlußversorgungsspannung 1,65 V beträgt und jeder der Widerstände 80 bis 83 einen Widerstand von 75 Ω besitzt, der durch den Ausdruck (1) erhalten wird.
In Fig. 24 bezeichnet das Bezugszeichen 701 eine Signal­ welle im Punkt A. Das Bezugszeichen 703 bezeichnet eine Signalwelle im Punkt C. Das Bezugszeichen 704 bezeichnet eine Signalwelle im Punkt D. Das Bezugszeichen 707 be­ zeichnet eine Signalwelle im Punkt G. Das Bezugszeichen 708 bezeichnet eine Signalwelle im Punkt H. Es ist schwierig, die durch 707 bezeichnete Kurve von der mit 708 bezeichneten Kurve optisch erkennbar zu trennen, weil die beiden Kurven miteinander überlappen.
Andererseits sind in Fig. 25 die anderen Bedingungen dargestellt. Fig. 25 zeigt eine Welle, wenn die Werte der einzelnen Widerstände 80 bis 83 auf 50 Ω geändert wer­ den, um eine größere Amplitude zu erhalten. Wie in Fig. 24 bezeichnen die Bezugszeichen 701, 703, 704, 707 und 708 die Signalwellen in den Punkten A, C, D, G, bzw. H in Fig. 1. Der Widerstandswert von 50 Ω, der hier verwendet wird, macht lediglich 66% des durch den Ausdruck (1) erhaltenen Widerstandswertes von 75 Ω aus. Wie aus Fig. 25 hervorgeht, können solche Widerstandswerte ohne Pro­ bleme verwendet werden.
Wenn die Impedanz der blockinternen Leitung 75 Ω be­ trägt, kann jeder Widerstandswert der Widerstände 80 bis 83 auf 75 Ω festgelegt werden, um die Signalamplitude auf dem gleichen Wert wie in Fig. 24 zu halten. Die Welle für diesen Fall ist in Fig. 26 gezeigt. Hierbei sind die einzelnen Widerstandswerte der Widerstände 80 bis 83 um einen Faktor von 50% größer als der durch den Ausdruck (1) erhaltene Widerstandswert von 50 Ω. Im Hinblick dar­ auf wird bemerkt, daß die Wirkung der vorliegenden Erfin­ dung auch dann noch immer erzielt werden kann, wenn die einzelnen Widerstandswerte der Widerstände 80 bis 83 um ungefähr 50% relativ zu dem durch den Ausdruck (1) erhal­ tenen Wert nach oben oder nach unten verschoben werden.
Um ferner die Wirkung der vorliegenden Erfindung weiter zu steigern, werden die Widerstandswerte der Widerstände 80 bis 83 vorzugsweise auf einen höheren Wert als den der Impedanz der Hauptübertragungsleitung 100 gesetzt. Wenn die Übertragungsleitung 100 viele abgezweigte Leitungen aufweist, kann das Signal von der Sendeschaltung 21 die Referenzspannung selbst bei Ausnutzung der Wirkung der Signalübertragungsschaltung gemäß der vorliegenden Aus­ führungsform nicht übersteigen. Ein Verfahren zur Bewäl­ tigung dieses Problems wird in der dritten Ausführungs­ form der vorliegenden Erfindung verdeutlicht.
Jedes Signal, das in die Übertragungsleitungen 12 bis 14 in den Punkten C, E bzw. G eintritt, wird an der entspre­ chenden Empfangsschaltung reflektiert und dann zum Ver­ zweigungspunkt zurückgeleitet. Da diese Schaltung die Impedanzen geeignet angepaßt hält, wird das Gesamtsignal gleichzeitig ohne Reflexion des Signals am Verzweigungs­ punkt zur Übertragungsleitung 100 übertragen.
Wie aus dieser Figur deutlich hervorgeht, ermöglichen die gemäß der vorliegenden Erfindung eingefügten Widerstände eine starke Reduzierung des Potentialabfalls, der sich aus dieser Reflexion ergeben würde. Ferner bewirken diese Widerstände, daß der Signalpotentialabfall an einer von der Sendeschaltung entfernten Empfangsschaltung vernach­ lässigbar ist.
Durch Einfügen eines Widerstandes mit vorgegebenem Wider­ standswert in der Nähe eines Kontakts zwischen der block­ internen Übertragungsleitung und der Zwischenblock-Über­ tragungsleitung ist es möglich, die Signalamplitude im Übertragungsbus kleiner zu halten und das Signal mit hoher Geschwindigkeit zu übertragen. Das Ausmaß, um das die Amplitude verkleinert wird, kann durch Verändern der Impedanzen der Übertragungsleitung 100 und jeder blockin­ ternen Übertragungsleitung beliebig vorgesehen werden. Wenn beispielsweise die Sendeschaltung 21 einen Ein­ schaltwiderstand von 10 Ω besitzt und wenn angenommen wird, daß die blockinterne Übertragungsleitung eine Impe­ danz von 100 Ω und die Übertragungsleitung 100 eine Im­ pedanz von 25 Ω besitzen, kann die Signalamplitude des Übertragungsbusses folgendermaßen berechnet werden:
1,5 V × 12,5 Ω/(12,5 Ω + 87,5 Ω + 10 Ω) × 2 = 0,34 V,
wobei jeder der Widerstände 80 bis 83 einen Widerstandswert von 87,5 Ω besitzt. Für diesen Fall sind die Wellen in den Fig. 18A bis 18C und 19A bis 19C gezeigt. In diesen Figuren bezeichnen die Bezugszeichen 702 bis 708 die jeweiligen Signalwellen in den Punkten B bis H von Fig. 1. Aus dieser Figur geht hervor, daß eine Welle mit kleinerer Amplitude und geringem Abfall erhalten wird.
Ferner haben die Widerstände 80 bis 83 die Wirkung, die Absenkung der Impedanz der Übertragungsleitung 100, die sich aus der Lastkapazität im Schaltungsblock ergibt, zu unterdrücken. Das heißt, daß durch Einfügen eines Widerstandes zwischen die Übertragungsleitung 100 und jeden der Schal­ tungsblöcke 1 bis 5 die Zwischenblock-Übertragungsleitung die Kapazität im Schaltungsblock (d. h. die Summe aus der Übertragungsleitungs-Lastkapazität und der Kapazität der Sende- und Empfangsschaltungen) nicht direkt "sehen" kann. Daher ist es möglich, die Absenkung der Impedanz der Übertragungsleitung zu unterdrücken.
Darüber hinaus bietet das Signalübertragungssystem gemäß der vorliegenden Erfindung in einer Situation, in der eine neue Karte während des Betriebs zum Übertragungsbus hinzugefügt wird oder während des Betriebs herausgezogen wird, d. h. wenn ein sogenannter Einfüge- oder Entnahme­ vorgang unter Spannung ausgeführt wird, eine weitere vorteilhafte Wirkung. Beispielsweise soll der Fall be­ trachtet werden, in dem eine auf hohen Pegel gebrachte Karte in die Übertragungsleitung eingefügt wird, auf der ein Signal mit logisch niedrigem Pegel übertragen wird. Da in diesem Fall das Potential der karteninternen Kapa­ zität von dem Potential der Übertragungsleitung verschie­ den ist, fließt von der Karte zur Übertragungsleitung ein Strom. Der Stromfluß setzt sich zur Übertragungsleitung fort. Der geflossene Strom wird weiter als verzerrte Welle zur Empfangsschaltung in der abgezweigten Leitung übertragen. Wenn diese Wellenverzerrung ein höheres Po­ tential als die Referenzspannung bewirkt, erkennt die Empfangsschaltung die Übertragung eines hohen Signals und arbeitet daher fehlerhaft.
Zur Erläuterung der Wirkung der Wellenverzerrung zeigt Fig. 9 eine Welle, die auftritt, wenn eine Einfügung unter Spannung in der herkömmlichen Übertragungsleitung ausgeführt wird, während Fig. 10 eine Welle zeigt, die auftritt, wenn die Einfügung unter Spannung in der Si­ gnalübertragungsschaltung gemäß der vorliegenden Erfin­ dung erfolgt. Wie in den Fig. 9 und 10 gezeigt, wird die durch die Einfügung unter Spannung verursachte Wellenver­ zerrung durch die Signalübertragungseinrichtung gemäß der vorliegenden Erfindung reduziert.
Zweite Ausführungsform
Die folgende Beschreibung ist auf die zweite Ausführungs­ form der Signalübertragungseinrichtung gemäß der vorlie­ genden Erfindung gerichtet, die eine bidirektionale Über­ tragungsleitung enthält.
Fig. 11 ist ein grundlegendes Blockschaltbild der zweiten Ausführungsform der Signalübertragungseinrichtung gemäß der vorliegenden Erfindung. Die Schaltungsblöcke 1 bis 4 enthalten Sendeschaltungen 21 bis 24, Empfangsschaltungen 31 bis 34, Widerstände 80 bis 83 und Übertragungsleitun­ gen 11 bis 14. Mit den Schaltungsblöcken 1 bis 4 ist eine Übertragungsleitung 100 verbunden, die durch die Wider­ stände 50 und 51 abgeschlossen ist, wovon jeder einen Widerstandswert besitzt, der gleich dem Wert der charak­ teristischen Impedanz der Übertragungsleitung 100 ist.
Fig. 11 zeigt eine Übertragungsleitung, die an ihren beiden Enden durch Widerstände abgeschlossen ist. Wenn gewünscht, kann der Übertragungsbus jedoch auch lediglich an einem Ende durch einen Widerstand abgeschlossen sein. Ferner zeigt Fig. 11 vier Blöcke. Tatsächlich kann die vorliegende Erfindung auch auf andere Übertragungsleitun­ gen angewendet werden, falls an sie zwei oder mehr Blöcke angeschlossen sind.
Die Anordnungen der Sendeschaltungen 21 bis 24 und der Empfangsschaltungen 31 bis 34, die in den in Fig. 11 gezeigten Schaltungsblöcken enthalten sind, sind denjeni­ gen gleich, die mit Bezug auf die Fig. 5 und 6 beschrie­ ben worden sind. Die Werte der Widerstände 80 bis 83 können auf die gleiche Weise wie in der in Fig. 1 gezeig­ ten ersten Ausführungsform festgelegt werden. Ferner sind unter der Annahme, daß der Schaltungsblock 1 ein Signal ausgibt, die Signalwellen an den Punkten A bis H gleich denjenigen der ersten Ausführungsform.
In der Anordnung, in der die Sendeschaltung und die Emp­ fangsschaltung in einem Schaltungsblock enthalten sind, wie dies in der zweiten Ausführungsform der Fall ist, ist es möglich, die Wartezeit, von der der Schaltvorgang der Sendeschaltung begleitet wird, zu verringern, wenn der Widerstandswert im wesentlichen gleich dem durch den obigen Ausdruck (1) erhaltenen Widerstandswert gemacht wird. Im folgenden wird für die in Fig. 11 gezeigte Schaltungsanordnung die Änderung der Signalwelle be­ schrieben, welche auftritt, wenn die Sendeschaltung umge­ schaltet wird.
Zunächst wird die Sendeschaltung gemäß der folgenden Prozedur umgeschaltet.
  • (1) Die Sendeschaltung 21 gibt ein Signal mit logisch hohem Pegel aus.
  • (2) 10 ns später als (1) wird die Sendeschaltung 21 in einen Zustand mit hoher Impedanz umgeschaltet. In diesem Zeitpunkt gibt die Sendeschaltung 24 ein Si­ gnal mit logisch hohem Pegel aus.
Nach dem Umschalten der Sendeschaltung 21 bewirkt das Abschlußpotential einen Abfall des Signalpotentials auf der Übertragungsleitung, das sich in der Nähe der Sende­ schaltung 21 befindet, bis das logisch hohe Signal von der Sendeschaltung 24 diesen Teil der Übertragungsleitung erreicht. Folglich wird über die Übertragungsleitung die abgefallene Welle an jede abgezweigte Leitung übertragen.
Die abgefallene Welle an jedem Punkt, die bei der her­ kömmlichen Übertragungsleitung ohne Anpassungswiderstand auftritt, ist in den Fig. 12A und 12B gezeigt, während die abgefallene Welle in jedem Punkt, die für die Über­ tragungsleitung gemäß der vorliegenden Erfindung ge­ schätzt wird, in den Fig. 13A und 13B gezeigt ist. Die Wellen in diesen Figuren sind diejenigen im Eingabeschal­ tungsblock der Empfangsschaltung 32, die in einem Schal­ tungsblock 2 in der Nähe des Schaltungsblocks 1 mit der Sendeschaltung 21 enthalten ist.
Wie aus den Fig. 12A und 12B hervorgeht, haben in der herkömmlichen Übertragungsleitung die einander überlap­ penden, gegenteiligen Wirkungen der wiederholten Refle­ xionen in der abgezweigten Leitung sowie das durch Um­ schalten der Sendeschaltung bewirkte abgefallene Signal eine Verzögerung zur Folge, wenn die Empfangsschaltung ein Eingangssignal liest, wobei die Verzögerung gegenüber dem Schaltvorgang der Sendeschaltung 2 Td beträgt. Td bezeichnet ein Zeitintervall, in dem ein Signal von einem Ende zum anderen Ende der Übertragungsleitung übertragen wird. Im vorliegenden Beispiel beträgt Td ungefähr 6 ns.
Andererseits benötigt die Übertragungsleitung gemäß der vorliegenden Erfindung lediglich eine Verzögerung von Td, wenn die Sendeschaltung umgeschaltet wird, bevor die Empfangsschaltung das Eingangssignal liest. Das heißt, daß die vorliegende Erfindung in der Lage ist, eine Wartezeit, die zum Lesen des Eingangssignals nach dem Umschalten der Sendeschaltung erforderlich ist, von 2 Td auf Td reduzie­ ren kann.
Die vorangehende Ausführungsform ist für einen Umschalt­ vorgang von hohem Pegel zu hohem Pegel beschrieben wor­ den.
Diese Operation gilt jedoch für alle Arten von Umschalt­ vorgängen wie etwa von niedrigem Pegel zu niedrigem Pe­ gel, von niedrigem Pegel zu hohem Pegel und von hohem Pegel zu niedrigem Pegel. Ferner wird diese Wirkung in jeder Kombination unabhängig von der zu schaltenden Sen­ deschaltung erhalten.
Dritte Ausführungsform
Die folgende Beschreibung ist auf eine dritte Ausfüh­ rungsform gerichtet, die insbesondere in dem Fall wirksam ist, in dem bei Vorhandensein vieler abgezweigter Leitun­ gen an der Spitze einer jeden abgezweigten Leitung eine große Kapazität vorgesehen ist. Fig. 14 zeigt ein grund­ legendes Blockschaltbild zur Erläuterung eines unidirek­ tionalen Übertragungsbusses gemäß dieser dritten Ausfüh­ rungsform. Fig. 15 ist ein grundlegendes Blockschaltbild zur Erläuterung eines bidirektionalen Übertragungsbusses gemäß dieser dritten Ausführungsform.
In Fig. 14 enthält ein Schaltungsblock 1 eine Sendeschal­ tung 21, während die Schaltungsblöcke 2 bis 4 jeweils eine Empfangsschaltung 32 bis 34 enthalten. Ferner ent­ halten die Blöcke jeweils einen Widerstand 80 bis 83 und jeweils eine Übertragungsleitung 11 bis 14. In Fig. 15 enthalten die Schaltungsblöcke 1 bis 4 jeweils Sende­ schaltungen 21 bis 24, Empfangsschaltungen 31 bis 34, Widerstände 80 bis 83 und Übertragungsleitungen 11 bis 14. In den Fig. 14 und 15 ist die Übertragungsleitung 100 mit jedem der Schaltungsblöcke 1 bis 4 verbunden und durch Widerstände 50 und 51 abgeschlossen, wovon jeder einen Widerstandswert besitzt, der dem Wert der charakte­ ristischen Impedanz der Übertragungsleitung 100 äquiva­ lent ist.
In den Fig. 14 und 15 ist die Übertragungsleitung an beiden Enden durch Widerstände abgeschlossen. Falls be­ vorzugt, kann die Übertragungsleitung jedoch auch ledig­ lich an einem Ende durch einen Widerstand abgeschlossen sein. Ferner sind in den Fig. 14 und 15 vier Schaltungs­ blöcke vorgesehen. Tatsächlich ist die vorliegende Erfin­ dung unter allen Bedingungen anwendbar, in denen zwei oder mehr Blöcke vorgesehen sind.
In den Fig. 14 und 15 bezeichnen die Bezugszeichen 90 bis 93 Schalter. Die Bezugszeichen 110 bis 113 bezeichnen Widerstände.
In dieser dritten Ausführungsform werden die Funktions­ weise und die Wirkung der Schalter mit Bezug auf die grundlegenden Blockschaltbilder der Fig. 14 und 15 be­ schrieben. Die anderen Teile der dritten Ausführungsform sind mit denjenigen der ersten und der zweiten Ausfüh­ rungsform identisch. Daher wird die Beschreibung dieser anderen Teile weggelassen, um Wiederholungen zu vermei­ den.
Wenn die Kapazität an der Spitze der abgezweigten Leitung groß ist oder wenn eine große Anzahl von abgezweigten Leitungen vorgesehen sind, ist der Abfall des Signalpo­ tentials am Abzweigungspunkt der Übertragungsleitung unannehmbar groß. Auch die erste und die zweite Ausfüh­ rungsform können einen solchen großen Abfall nicht besei­ tigen.
Es wird beispielhaft die Bedingung betrachtet, die in Verbindung mit der ersten Ausführungsform beschrieben worden ist, d. h., daß in der wie in Fig. 1 angeordneten Schaltung die Übertragungsleitung 100 eine Impedanz von 50 Ω besitzt, jede abgezweigte Leitung 11 bis 14 eine Impedanz von 100 Ω besitzt, jeder der Abschlußwiderstän­ de 50 und 51 einen Widerstandswert von 50 Ω besitzt, jede der Abschlußleistungsversorgungen eine Spannung von 1,5 V besitzt, jeder der Widerstände 80 bis 83 einen Widerstandswert von 75 Ω besitzt, der Einschaltwider­ stand der Sendeschaltung 21 10 Ω beträgt, die Sende­ schaltung 21 den Übertragungsbus an eine 3 V-Leistungs­ versorgung ankoppelt, wenn die Schaltung 21 ein Signal mit logisch hohem Pegel liefert und die Sendeschaltung 21 den Übertragungsbus an Masse oder an eine 0-V-Leistungs­ versorgung ankoppelt, wenn die Schaltung 21 ein Signal mit logisch niedrigem Pegel liefert. Wenn in einem sol­ chen Fall sieben oder mehr abgezweigte Leitungen vorgese­ hen sind, übersteigt das erste Signal von der Sendeschal­ tung 21, das ursprünglich einen hohen Pegel besitzt, die Referenzspannung (Vref) nach dem sechsten Abzweigungs­ punkt nicht mehr.
Um diesen Nachteil zu beseitigen, wird in der dritten Ausführungsform der vorliegenden Erfindung die durch ein abgefallenes Signalpotential verursachte Verzögerungszeit beseitigt. Dies wird dadurch erreicht, daß ein größerer Strom als der für die Kompensation des Abfalls des Si­ gnalpotentials am Abzweigungspunkt notwendiger Strombe­ trag geschickt wird.
Zunächst wird auf Fig. 14 Bezug genommen; wenn die Sende­ schaltung 21 betätigt wird, wird der Schalter 90 in der Schaltung 1 geschlossen, um den Widerstand zwischen der Übertragungsleitung 100 und der blockinternen Signalüber­ tragungleitung 11 abzusenken. Dadurch kann die Signalam­ plitude auf dem Bus 100 ansteigen. Das Gleiche gilt für die Betätigung der Sendeschaltungen 21 bis 24 und der entsprechenden Schalter 90 bis 93 in Fig. 15.
Unter der beispielhaften Voraussetzung, daß jeder der Abschlußwiderstände 50 und 51 einen Wert von 50 Ω be­ sitzt, jeder der Anpassungswiderstände 80 bis 83 einen Wert von 75 Ω besitzt, jede der Sendeschaltungen 21 bis 25 einen Einschaltwiderstand von 10 Ω besitzt und jeder der Schaltwiderstände 80 bis 83 einen Wert von 10 Ω be­ sitzt, wird durch Schließen des Schalters 90 der Wider­ stand zwischen der Übertragungsleitung 100 und der abge­ zweigten Leitung 11 von 75 Ω auf 8,8 Ω abgesenkt, ferner wird die Amplitude auf dem Übertragungsbus 100 von 0,68 V auf 1,34 V erhöht. Dadurch wird die durch das abgefallene Signalpotential am Verzweigungspunkt verursachte Verzöge­ rungszeit beseitigt.
Um das Signal mit hoher Geschwindigkeit zu übertragen, wenn das Signal im nächsten Zyklus umgekehrt ist, kann der Schalter 0,3 Zyklen nach dem Startzeitpunkt zur Aus­ gabe eines Signals von der Sendeschaltung geöffnet wer­ den. Dadurch kann die Signalamplitude wieder ihren vorge­ gebenen Wert annehmen, d. h. eine geeignet kleine Ampli­ tude für die schnelle Übertragung. Selbstverständlich könnte die Verzögerung auf einen Wert festgesetzt werden, der von 0,3 Zyklen verschieden ist, wenn dies günstig erscheint.
Die Fig. 16A bis 16C und 17A bis 17C dienen der Erläute­ rung der Wirkung der vorliegenden Erfindung. Die in die­ sen Figuren gezeigten Wellen treten auf, wenn die Sende­ schaltung 21 von den in den Fig. 14 und 15 gezeigten Schaltungen aktiviert wird. Die Fig. 16A bis 16C zeigen die Anstiegsflanken der Wellen. Die Fig. 17A bis 17C zeigen die Abstiegsflanken der Wellen. Beispielhaft sind die Widerstandswerte der Widerstände 110 bis 113 auf 20 Ω gesetzt, um diese Wellen zu erhalten.
Die Fig. 16A und 17A zeigen die Signalwellen, die auf den in Fig. 14 gezeigten Punkt zulaufen und von diesem weg­ laufen, d. h. die Welle im Punkt B, die im Punkt C an­ kommt, sowie die Wellen in den Punkten B und E, die vom Punkt C weglaufen. Ähnlich zeigen die Fig. 16B und 17B die Signalwellen, die auf den Punkt E zulaufen und von diesem weglaufen. Die Fig. 16C und 17C zeigen die Signal­ wellen, die auf den Punkt G zulaufen und von diesem weg­ laufen. Das Bezugszeichen 1402 bezeichnet die Signalwelle in dem in Fig. 14 gezeigten Punkt B. Das Bezugszeichen 1403 bezeichnet die Signalwelle im Punkt C. Das Bezugs­ zeichen 1404 bezeichnet die Signalwelle im Punkt D. Das Bezugszeichen 1405 bezeichnet die Signalwelle im Punkt E. Das Bezugszeichen 1406 bezeichnet die Signalwelle im Punkt G. Das Bezugszeichen 1408 bezeichnet die Signal­ welle im Punkt H.
Die Verwendung des Schalters ermöglicht die Erhöhung der Signalamplitude auf der Übertragungsleitung 100 und die Beseitigung der durch das abgefallene Signalpotential im Verzweigungspunkt verursachten Verzögerungszeit. Wie oben beschrieben, ermöglicht die Schaltersteuerung die Über­ tragung eines Signals mit kleiner Amplitude und hoher Geschwindigkeit selbst dann, wenn eine Übertragungslei­ tung eine hohe Lastkapazität besitzt oder wenn eine große Anzahl von abgezweigten Leitungen vorhanden sind. Obwohl die Schaltersteuerung nicht gezeigt ist, wird dieser Schalter durch eine Steuereinheit mit herkömmlichen Schaltungstechniken gesteuert, wobei die Steuereinheit in dem die Sendeschaltung enthaltenden Schaltungsblock ent­ halten ist.
Anstelle der Widerstände 110 und 113 können ähnliche Wirkungen durch Verwendung von Kondensatoren erhalten werden. In den Fig. 20 und 21 sind Ausführungsformen gezeigt, in denen solche Kondensatoren verwendet werden. Fig. 20 zeigt die gleiche Anordnung wie in Fig. 14, in der jedoch anstelle des Widerstandes 110 ein Kondensator 120 verwendet wird. Fig. 21 zeigt die gleiche Anordnung wie in Fig. 15, in der jedoch anstelle der Widerstände 110 bis 113 Kondensatoren 120 bis 123 verwendet werden. Vorzugsweise besitzt die Kapazität im allgemeinen unge­ fähr einige 10 Picofarad.
Wenn das Potential auf der Sendeseite des Kondensators aufgrund des Signals von der Sendeschaltung geändert wird, steigt das Potential des Kondensators auf der Über­ tragungsleitung 100 entsprechend des Ladungserhaltungsge­ setzes an. Daher kann relativ zu der lediglich durch die Widerstände 80 bis 83 geänderten Amplitude eine größere Amplitude erhalten werden.
Hinsichtlich der Schalter wird bevorzugt, den in der Einheit für die Betätigung der Sendeschaltung enthaltenen Schalter zu schließen und die anderen Schalter zu öffnen. Ferner wird die Signalamplitude im Übertragungsbus 100 durch die Wirkung der Kondensatorleitung erhöht und auf die anfängliche Amplitude durch die Wirkung der Ab­ schlüsse 50 und 51 ungefähr in einigen Nanosekunden zu­ rückgeführt. Während daher die Sendeschaltung in Betrieb ist, können die Schalter geschlossen bleiben.
In den Fig. 22A bis 22C und 23A bis 23C sind die An­ stiegsflanken der Wellen und die Abstiegsflanken der Wellen in jedem Punkt gezeigt, wenn die Sendeschaltung 21 in der in Fig. 20 gezeigten Anordnung betätigt wird. Die Fig. 22A und 23A zeigen die Signalwellen, die auf den Punkt C von Fig. 20 zulaufen und von diesem weglaufen, d. h. die Signalwelle im Punkt B, die auf den Punkt C zuläuft, und die Signalwellen in den Punkten D und E, die vom Punkt C weglaufen. Ähnlich zeigen die Fig. 22B und 23B die Signalwellen, die auf den Punkt E zulaufen und von diesem weglaufen. Die Fig. 22C und 23C zeigen die Signalwellen, die auf den Punkt G zulaufen und von diesem weglaufen. In diesen Figuren bezeichnet das Bezugszeichen 2002 die Signalwelle im Punkt B von Fig. 20.
Das Bezugszeichen 2003 bezeichnet die Signalwelle im Punkt C. Das Bezugszeichen 2004 bezeichnet die Signal­ welle im Punkt D. Das Bezugszeichen 2005 bezeichnet die Signalwelle im Punkt E. Das Bezugszeichen 2006 bezeichnet die Signalwelle im Punkt F. Das Bezugszeichen 2007 be­ zeichnet die Signalwelle im Punkt G. Das Bezugszeichen 2008 bezeichnet die Signalwelle im Punkt H.
Wie oben beschrieben, kann die Signalamplitude in der Übertragungsleitung 100 durch die Wirkung der Kondensato­ ren erhöht werden, wodurch die durch das abgefallene Signalpotential im Verzweigungspunkt verursachte Verzöge­ rungszeit beseitigt wird.
Vierte Ausführungsform
In Fig. 27 ist eine vierte Ausführungsform der vorliegen­ den Erfindung gezeigt, in der die Sendeschaltung und die Empfangsschaltung integriert sind, so daß eine Zwischen­ schaltungsblock-Übertragungsleitung mit einer schaltungs­ blockinternen Übertragungsleitung über einen Übertra­ gungsbus wie etwa eine Leiterbahn verbunden ist.
In Fig. 27 bezeichnet das Bezugszeichen 5 einen inneren Schaltungsblock (eine innere Einheit, z. B. eine inte­ grierte Schaltung), die auf einem Schaltungsblock (z. B. eine Karte, auf der integrierte Schaltungen montiert sind) montiert ist. Die Bezugszeichen 6 bis 8 bezeichnen innere Schaltungsblöcke, die jeweils eine der Empfangs­ schaltungen 32 bis 34 enthalten, wobei die inneren Schal­ tungsblöcke jeweils auf einem der Schaltungsblöcke 2 bis 4 montiert sind. Die Schaltungsblöcke 1 bis 4 besitzen Widerstände 80 bis 83 sowie Übertragungsleitungen 11 bis 14 und 41 bis 44. Die Übertragungsleitungen 11 bis 14 sind so beschaffen, daß sie im wesentlichen die gleiche charakteristische Impedanz wie die Übertragungsleitungen 41 bis 44 besitzen. Ferner sind an die Übertragungslei­ tung 100 die Schaltungsblöcke 1 bis 4 angeschlossen, außerdem ist die Übertragungsleitung 100 an ihren beiden Enden durch die Widerstände 50 bzw. 51 abgeschlossen, deren Widerstandswert im wesentlichen gleich der charak­ teristischen Impedanz der Übertragungsleitung 100 ist.
Auch in dieser vierten Ausführungsform kann die Übertra­ gungsleitung lediglich an einem Ende durch einen Wider­ stand abgeschlossen sein. Die notwendige Anzahl von Emp­ fangsschaltungsblöcken muß mindestens Eins sein.
In Fig. 28 ist ein Abschnitt eines QFP-Gehäuses (vierseitiges Flachgehäuse) gezeigt. In Fig. 29 ist ein Abschnitt eines PGA-Gehäuses (Pin Grid Array-Gehäuse) gezeigt. Wenn in Fig. 28 ein Sendesignal erzeugt werden soll, arbeitet ein Chip 130, der als Sendeschaltung dient, in der Weise, daß er über Kontaktierungsdrähte 140, 141 und Leitungsrahmen 120, 121 in dieser Reihen­ folge ein Signal ausgibt. Beim Empfang eines Signals empfängt der Chip 130 das Signal über die Leitungsrahmen 120, 121 und die Kontaktierungsdrähte 140, 141 in dieser Reihenfolge. Wenn in Fig. 29 ein Sendesignal erzeugt werden soll, arbeitet der Chip 131 in der Weise, daß er ein Signal über Kontaktierungsdrähte 142, 143, gehäusein­ terne Verdrahtungsmuster 170, 171 und E/A-Stifte 160, 161 in dieser Reihenfolge ein Signal ausgibt. Beim Empfang eines Signals empfängt der Chip 131 ein Signal über die E/A-Stifte 160, 161, die gehäuseinternen Verdrahtungsmu­ ster 170, 171 und die Kontaktierungsdrähte 142, 143 in dieser Reihenfolge. In den Fig. 28 und 29 müssen die Leitungsrahmen 120, 121, die gehäuseinternen Verdrah­ tungsmuster 170, 171 und die E/A-Stifte 160, 161 eine charakteristische Impedanz besitzen, die wie oben be­ schrieben angepaßt ist.
Im allgemeinen nimmt die charakteristische Impedanz der Karte oftmals einen Wert im Bereich von 60 bis 100 Ω an. Daher wird am meisten bevorzugt, daß die Leitungsrahmen 120, 121 und die gehäuseinternen Verdrahtungsmuster 170, 171 so beschaffen sind, daß sie jeweils eine charakteri­ stische Impedanz im Bereich von 60 bis 100 Ω besitzen. Zur Beschreibung der Beziehung zwischen den obigen Kompo­ nenten und den in Fig. 27 gezeigten Abschnitten wird angemerkt, daß die Sendeschaltung 21 und die Empfangs­ schaltungen 32 bis 34 den Chips 130 und 131 entsprechen; die Übertragungsleitungen 41 bis 44 entsprechen den Lei­ tungsrahmen 120, 121, den gehäuseinternen Verdrahtungsmu­ stern 170, 171 und den E/A-Stiften 160, 161. Die inneren Schaltungsblöcke 5 bis 8 entsprechen dem QFP-Gehäuse und/oder dem PGA-Gehäuse selbst. Außer den in den Fig. 28 und 29 gezeigten Gehäuseformen kann jede beliebige Gehäu­ seform verwendet werden, falls nur die im wesentlichen gleichen Komponenten darin integriert sind.
Fig. 30 zeigt ein Modell, in dem das QFP-Gehäuse von Fig. 28 montiert ist. Das Modell von Fig. 30 ist so beschaf­ fen, daß vier Karten 190 bis 193 auf einer Hauptplatine 180 über Anschlüsse 200 bis 203 montiert sind. Bezüglich der Entsprechung mit den Komponenten von Fig. 27 wird angemerkt, daß die Übertragungsleitungen 11 bis 14 den Übertragungsleitungen 230 bis 233 entsprechen und die Anpassungswiderstände 80 bis 83 den Anpassungswiderstän­ den 210 bis 213 entsprechen. Die Zwischenschaltungsblock- Übertragungsleitung 100 entspricht einem Datenbus 240. Die Abschlußwiderstände 50, 51 entsprechen den Abschluß­ widerständen 220, 221. Außerdem verlaufen in Fig. 30 die Übertragungsleitungen 230 bis 233 auf der äußeren Schicht der Karte. Andererseits können diese Leitungen in einer inneren Schicht der Karte ausgebildet sein. In der in Fig. 30 gezeigten Anordnung ist die Anzahl der zu montie­ renden Karten nicht beschränkt. Ferner kann eine ähnliche Schaltung auf einer einzigen Karte ohne Hauptplatine aufgebaut sein.
Gemäß der vorliegenden Erfindung sind für die Anpassung der Impedanzen aneinander die Komponenten mit größerer Gehäusekapazität und -induktivität wie etwa Logik-LSI- Schaltungen wirksamer.
In der vorliegenden Ausführungsform besitzt jeder innere Schaltungsblock genau eine Sendeschaltung oder Empfangs­ schaltung. Wie in der zweiten Ausführungsform kann ande­ rerseits ein innerer Schaltungsblock sowohl die Sende­ schaltung als auch die Empfangsschaltung enthalten.
Die vorliegende Erfindung bietet neue Ideen in bezug auf ein Verfahren zum Entwurf oder zur Herstellung einer integrierten Schaltung wie etwa eines IC oder einer LSI- Schaltung oder eines Moduls wie etwa eines Speichers. Bisher ist der Entwurfs- oder Herstellungsprozeß solcher Einrichtungen und die Schaffung der Impedanz der Übertra­ gungsleitung auf der zu montierenden Karte noch nicht betrachtet worden. Gemäß der vorliegenden Erfindung wird beim Entwurf oder bei der Herstellung solcher Einrichtun­ gen der folgende neue Entwurfs- und Herstellungsprozeß ausgeführt:
  • (1) Definieren der Impedanz einer Übertragungsleitung einer zu montierenden Karte.
  • (2) Definieren der Impedanz einer Übertragungsleitung auf einer Karte, an die eine Übertragungsleitung wie etwa ein Leitungsrahmen für eine zu entwerfende integrier­ te Schaltung angeschlossen werden soll. (Zunächst wird für jeden Leitungsrahmen eine Impedanz defi­ niert; wenn die Übertragungsleitung auf der Karte konstant ist, wird der Prozeß fortgesetzt.)
  • (3) Der Übertragungsbus wird entsprechend der Impedanz der entworfenen Übertragungsleitung hergestellt und dann unter Verwendung beispielsweise einer Drahtkon­ taktierungstechnik an einen integrierten Schaltungs­ chip angeschlossen.
  • (4) Anbringen der Übertragungsleitung am vorgesehenen Ort auf der Karte.
Mit diesem Herstellungsverfahren ist es möglich, eine integrierte Schaltung oder eine Signalübertragungsschal­ tung herzustellen, die für eine schnelle Übertragung geeignet ist.
Selbstverständlich dienen die obenbeschrieb 00450 00070 552 001000280000000200012000285910033900040 0002004426841 00004 00331enen Anordnun­ gen und Ausführungsformen lediglich der Erläuterung der Anwendung der Prinzipien der vorliegenden Erfindung. Der Fachmann kann zahlreiche andere Anordnungen ausbilden, die die Prinzipien der vorliegenden Erfindung enthalten und die daher in den Umfang der vorliegenden Erfindung fallen.

Claims (32)

1. Signalübertragungseinrichtung, gekennzeichnet durch
eine Hauptübertragungsleitung (100), die durch Elemente (50, 51) abgeschlossen ist, wovon jedes einen Widerstandswert in der Nähe eines Impedanzwertes der Hauptübertragungsleitung (100) besitzt;
einen ersten Schaltungsblock (1), der an die Hauptübertragungsleitung (100) angeschlossen ist und eine Sendeschaltung (21) zum Senden eines Signals sowie eine erste blockinterne Übertragungsleitung (11) für die Über­ tragung des von der Sendeschaltung (21) ausgegebenen Signals an die Hauptübertragungsleitung (100) enthält, wobei die erste blockinterne Übertragungsleitung (11) mit einem Element (80) versehen ist, dessen Widerstandswert im wesentlichen gleich einem Wert ist, der durch Subtra­ hieren der halben Impedanz der Hauptübertragungsleitung (100) von der Impedanz der ersten blockinternen Übertra­ gungsleitung (11) erhalten wird; und
wenigstens einen zweiten Schaltungsblock (2), der an die Hauptübertragungsleitung (100) angeschlossen ist und eine Empfangsschaltung (32) für den Empfang eines Signals sowie eine zweite blockinterne Übertragungslei­ tung (12) für die Übertragung eines von der Hauptübertra­ gungsleitung (100) eingegebenen Signals an die Empfangs­ schaltung (32) enthält, wobei die zweite blockinterne Übertragungsleitung (12) mit einem Element (81) versehen ist, dessen Widerstandswert im wesentlichen gleich einem Wert ist, der durch Subtrahieren der halben Impedanz der Hauptübertragungsleitung (100) von der Impedanz der zwei­ ten blockinternen Übertragungsleitung (12) erhalten wird.
2. Signalübertragungseinrichtung nach Anspruch 1, gekennzeichnet durch
eine Hauptplatine (180), auf der die Hauptüber­ tragungsleitung (240) ausgebildet ist;
eine erste Unterplatine (190), die an die Haupt­ platine (180) angeschlossen ist und die erste blockinter­ ne Übertragungsleitung (230) sowie die Sendeschaltung (152), die darauf montiert sind, enthält; und
eine zweite Unterplatine (191), die an die Haupt­ platine (180) angeschlossen ist und die zweite blockin­ terne Übertragungsleitung (231) sowie die Empfangsschal­ tung (153), die darauf montiert sind, enthält.
3. Signalübertragungseinrichtung nach Anspruch 2, gekennzeichnet durch Anschlüsse (200, 201), die jeweils die Hauptpla­ tine (180) und eine Unterplatine (190, 191) miteinander verbinden.
4. Signalübertragungseinrichtung nach Anspruch 1, dadurch gekennzeichnet, daß die blockinterne Übertragungsleitung (11) des ersten Schaltungsblocks (1) ferner eine Schaltung (90, 110) enthält, die die Amplitude des von der Sendeschal­ tung (21) ausgegebenen Signals in der als Hauptübertra­ gungsleitung (100) dienenden Zwischenblock-Übertragungs­ leitung ändert.
5. Signalübertragungseinrichtung nach Anspruch 4, dadurch gekennzeichnet, daß die Schaltung zum Ändern der Signalamplitude aus einem weiteren Widerstandselement (110) und einem Schalt­ element (90) aufgebaut ist und eine Parallelschaltung aus dem weiteren Widerstandselement (110) und dem in der ersten blockinternen Übertragungsleitung (11) vorgesehen Widerstandselement (80) bildet, wenn ein Signal geschickt wird und wenn das Schaltelement (90) nach einem bestimm­ ten Zeitintervall ab dem Senden des Signals geöffnet wird.
6. Signalübertragungseinrichtung nach Anspruch 4, dadurch gekennzeichnet, daß die Schaltung zum Ändern der Signalamplitude aus einem Kondensatorelement (120), das parallel zu einem in der ersten blockinternen Übertragungsleitung (11) vorge­ sehenen Element (80) vorgesehen ist, und aus einem Schaltelement (90) aufgebaut ist, welches das Kondensato­ relement (120) aktiviert, wenn ein Signal geschickt wird, und nach einem bestimmten Zeitintervall ab dem Schicken des Signals deaktiviert.
7. Signalübertragungseinrichtung nach Anspruch 1, dadurch gekennzeichnet, daß eine in der Empfangsschaltung (32) verwendete Referenzspannung (Vref) von außerhalb der Empfangsschal­ tung (32) geliefert wird.
8. Signalübertragungseinrichtung nach Anspruch 1, dadurch gekennzeichnet, daß das Verhältnis der Impedanz der blockinternen Übertragungsleitung (41) zur Impedanz der Hauptübertra­ gungsleitung (100) anhand der Versorgungsspannung, die an die Sendeschaltung (21) und die Empfangsschaltung (32) geliefert wird, sowie durch eine Signalamplitude der Hauptübertragungsleitung (100) definiert wird.
9. Signalübertragungseinrichtung nach Anspruch 1, dadurch gekennzeichnet, daß eine in der Empfangsschaltung (32) verwendete Referenzspannung (Vref) innerhalb der Empfangsschaltung (32) erzeugt wird.
10. Signalübertragungseinrichtung nach Anspruch 1, dadurch gekennzeichnet, daß
die Empfangsschaltung (32) eine differentielle Empfangsschaltung vom NMOS-Typ ist,
die Sendeschaltung (21) an die Leistungsversor­ gung und an Masse über ein Element mit Schaltfunktion angeschlossen ist und
der minimale Widerstandswert des die Schaltfunk­ tion besitzenden Elements 50 Ω oder weniger besitzt.
11. Signalübertragungseinrichtung, gekennzeichnet durch
eine Hauptübertragungsleitung (100), die durch Elemente (50, 51) abgeschlossen ist, wovon jedes einen Widerstandswert besitzt, der im wesentlichen gleich einem Impedanzwert der Hauptübertragungsleitung (100) ist; und
einen ersten und einen zweiten Schaltungsblock (1, 2), die an die Hauptübertragungsleitung (100) ange­ schlossen sind, wobei jeder der Blöcke (1, 2) eine Sende­ schaltung (21, 22) zum Senden eines Signals, eine Emp­ fangsschaltung (31, 32) zum Empfangen eines Signals sowie eine blockinterne Übertragungsleitung (11, 12) zum Über­ tragen eines von der Hauptübertragungsleitung (100) ein­ gegebenen Signals an die Empfangsschaltung (31, 32) ent­ hält, wobei die blockinterne Übertragungsleitung (11, 12) ein Element (80, 81) enthält, dessen Widerstandswert im wesentlichen gleich einem Wert ist, der durch Subtrahie­ ren der halben Impedanz der Hauptübertragungsleitung (100) von der Impedanz der blockinternen Übertragungslei­ tung (11, 12) erhalten wird.
12. Signalübertragungseinrichtung nach Anspruch 11, gekennzeichnet durch
eine Hauptplatine (180), auf der die Hauptüber­ tragungsleitung (240) ausgebildet ist; und
eine erste und eine zweite Unterplatine (190, 191), die an die Hauptplatine (180) angeschlossen sind, wobei in jeder der Unterplatinen (190, 191) die blockin­ terne Übertragungsleitung (11, 12) als gedruckte Leiter­ bahn (230, 231) ausgebildet ist und die Sendeschaltung (21, 22) sowie die Empfangsschaltung (31, 32) den Unter­ platinen (190, 191) montiert sind.
13. Signalübertragungseinrichtung nach Anspruch 12, gekennzeichnet durch Anschlüsse (200, 201) für die Verbindung der Hauptplatine (180) mit jeder der Unterplatinen (190, 191).
14. Signalübertragungseinrichtung nach Anspruch 11, dadurch gekennzeichnet, daß in der blockinternen Übertragungsleitung (11, 12) des Schaltungsblocks (1, 2) eine Schaltung (90, 110) vorgesehen ist, die die Signalamplitude in der blockin­ ternen Übertragungsleitung (100) ändert, wenn die Sende­ schaltung (21, 22) das Signal ausgibt.
15. Signalübertragungseinrichtung nach Anspruch 14, dadurch gekennzeichnet, daß die Schaltung zum Ändern der Signalamplitude aus einem Widerstandselement (100, 111), das zu den in der blockinternen Übertragungsleitung (11, 12) vorgesehenen Elementen parallel angeordnet ist, und aus einem Schalt­ element (90, 91) zum Ein- und Ausschalten des Wider­ standselements (100, 111) aufgebaut ist, wobei das Schaltelement (90, 91) geschlossen wird, wenn das Signal geschickt wird, und nach einem bestimmten Zeitintervall ab dem Empfang des Signals geöffnet wird.
16. Signalübertragungseinrichtung nach Anspruch 14, dadurch gekennzeichnet, daß die Schaltung zum Ändern der Signalamplitude aus einem Kondensatorelement (120, 121), das zu den in der blockinternen Übertragungsleitung (11, 12) vorgesehenen Elementen parallel angeordnet ist, und aus einem Schalt­ element (90, 91) zum Ein- und Ausschalten des Kondensato­ relements (120, 121) aufgebaut ist, wobei das Schaltele­ ment (90, 91) geschlossen wird, wenn das Signal geschickt wird und nach einem bestimmten Zeitintervall ab dem Sen­ den des Signals geöffnet wird.
17. Signalübertragungseinrichtung, gekennzeichnet durch
eine Hauptübertragungsleitung (100), die durch Elemente (50, 51) abgeschlossen ist, wovon jedes einen Widerstandswert besitzt, der im wesentlichen gleich einem Impedanzwert der Hauptübertragungsleitung (100) ist;
einen ersten Schaltungsblock (1), der mit der Hauptübertragungsleitung (100) verbunden ist und eine erste blockinterne Übertragungsleitung (11) des ersten Schaltungsblocks (1), die mit einem Element (80) versehen ist, dessen Widerstandswert im wesentlichen gleich einem Wert ist, der durch Subtrahieren der halben Impedanz der Hauptübertragungsleitung (100) von der Impedanz der er­ sten blockinternen Übertragungsleitung (11) des ersten Schaltungsblocks (1) erhalten wird, und einen Sendeschal­ tungsblock (5) enthält, der aus einer Schaltung (21) zum Senden eines Signals und aus einer zweiten blockinternen Übertragungsleitung (41) des ersten Schaltungsblocks (1) aufgebaut ist, mit der das Signal übertragen wird, wobei die zweite blockinterne Übertragungsleitung (41) des ersten Schaltungsblocks (1) im wesentlichen die gleiche Impedanz wie die erste blockinterne Übertragungsleitung (11) des ersten Schaltungsblocks (1) besitzt;
einen zweiten Schaltungsblock (2), der mit der Hauptübertragungsleitung (100) verbunden ist und eine erste blockinterne Übertragungsleitung (11) des zweiten Schaltungsblocks (2), die mit einem Element (81) versehen ist, dessen Widerstandswert im wesentlichen gleich einem Wert ist, der durch Subtrahieren der halben Impedanz der Hauptübertragungsleitung (100) von der Impedanz der er­ sten blockinternen Übertragungsleitung (12) des zweiten Schaltungsblocks (2) erhalten wird, und einen Empfangs­ schaltungsblock (6) enthält, der aus einer Empfangsschal­ tung (32) zum Empfangen des Signals und aus einer zweiten blockinternen Übertragungsleitung (42) des zweiten Schal­ tungsblocks (2) aufgebaut ist, die das Signal von der ersten blockinternen Übertragungsleitung (12) des zweiten Schaltungsblocks (2) überträgt, wobei die zweite blockin­ terne Übertragungsleitung (42) des zweiten Schaltungs­ blocks (2) im wesentlichen die gleiche Impedanz wie die erste blockinterne Übertragungsleitung (12) des zweiten Schaltungsblocks (2) besitzt.
18. Signalübertragungseinrichtung nach Anspruch 17, gekennzeichnet durch
eine Hauptplatine (180), auf der die Hauptüber­ tragungsleitung (240) ausgebildet ist;
eine erste Unterplatine (190), die an die Haupt­ platine (180) angeschlossen ist und auf der die erste blockinterne Übertragungsleitung (230) des ersten Schal­ tungsblocks (1) auf einer gedruckten Schaltungskarte ausgebildet ist;
ein Gehäuse (152) mit einer integrierten Schal­ tung, das auf der gedruckten Schaltungskarte montiert werden soll, wobei das Gehäuse (152) die Sendeschaltung (21) und die blockinterne Übertragungsleitung (41) des ersten Schaltungsblocks (1) enthält, die das Signal von der Sendeschaltung (21) zu der als gehäuseinterne Leitung dienenden gedruckten Verdrahtung überträgt;
eine zweite Unterplatine (191), die an die Haupt­ platine (180) angeschlossen ist und auf der die zweite blockinterne Übertragungsleitung (231) des zweiten Schal­ tungsblocks (2) auf der gedruckten Schaltungskarte ausge­ bildet ist;
ein auf der zweiten Unterplatine (191) montiertes Gehäuse (153) mit einer integrierten Schaltung, wobei das Gehäuse (153) die Empfangsschaltung (32) sowie die auf der gedruckten Schaltungskarte gebildete zweite blockin­ terne Übertragungsleitung (42) des zweiten Schaltungs­ blocks (2) enthält.
19. Signalübertragungseinrichtung nach Anspruch 18, gekennzeichnet durch Anschlüsse (200, 201, 202, 203), die die Haupt­ platine (180) mit den jeweiligen Unterplatinen (190, 191, 192, 193) verbinden.
20. Signalübertragungseinrichtung, gekennzeichnet durch
eine Hauptübertragungsleitung (100), die durch ein oder zwei Elemente (51, 52) abgeschlossen ist, wovon jedes einen Widerstandswert besitzt, der im wesentlichen gleich dem Impedanzwert der Hauptübertragungsleitung (100) ist;
einen ersten und einen zweiten Schaltungsblock (1, 2), die an die Hauptübertragungsleitung (100) ange­ schlossen sind und jeweils eine erste blockinterne Über­ tragungsleitung (11, 12), die mit einem Element (80, 81) versehen ist, dessen Widerstandswert im wesentlichen gleich einem Wert ist, der durch Subtrahieren der halben Impedanz der Hauptübertragungsleitung (100) von der Impe­ danz der blockinternen Übertragungsleitung (11, 12) er­ halten wird, sowie eine Signalsende- und Signalempfangs­ schaltung enthalten, die ihrerseits eine Sendeschaltung (21, 22) zum Senden eines Signals, eine Empfangsschaltung (31, 32) zum Empfangen eines Signals und eine zweite blockinterne Übertragungsleitung (41, 42) zum Übertragen des von der Sendeschaltung (21, 22) ausgegebenen Signals zur Empfangsschaltung (31, 32), wobei die zweite blockin­ terne Übertragungsleitung (41, 42) im wesentlichen die gleiche Impedanz wie die erste blockinterne Übertragungs­ leitung (11, 12) besitzt.
21. Signalübertragungseinrichtung nach Anspruch 20, gekennzeichnet durch
eine Hauptplatine (180), auf der die Hauptüber­ tragungsleitung (240) ausgebildet ist;
eine erste und eine zweite Unterplatine (190, 191), die an die Hauptübertragungsleitung (240) ange­ schlossen sind und jeweils in Form von gedruckten Ver­ drahtungen (230, 231) erste blockinterne Übertragungslei­ tungen (11, 12) besitzen; und
ein auf der gedruckten Schaltungskarte montiertes Gehäuse (152, 153) mit einer integrierten Schaltung, das die Sendeschaltung (21, 22) und die Empfangsschaltung (31, 32) sowie die zweite blockinterne Übertragungslei­ tung (41, 42) als gehäuseinterne Leitung enthält.
22. Signalübertragungseinrichtung nach Anspruch 21, gekennzeichnet durch Anschlüsse (200, 201), die die Hauptplatine (180) mit den jeweiligen Unterplatinen (190, 191) verbinden.
23. Signalübertragungseinrichtung, gekennzeichnet durch
eine Hauptübertragungsleitung (100), die durch Elemente (50, 51) abgeschlossen ist, deren Widerstands­ wert jeweils im wesentlichen gleich der Impedanz der Hauptübertragungsleitung (100) ist;
einen Schaltungsblock (1), der an die Hauptüber­ tragungsleitung (100) angeschlossen ist und eine Sende­ schaltung (21) zum Senden eines Signals zur Hauptübertra­ gungsleitung (100) enthält; und
eine blockinterne Übertragungsleitung (11), die das von der Sendeschaltung (21) ausgegebene Signal zur Hauptübertragungsleitung (100) überträgt und mit einem Element (80) versehen ist, dessen Widerstandswert im wesentlichen gleich einem Wert ist, der durch Subtrahie­ ren der halben Impedanz der Hauptübertragungsleitung (100) von der Impedanz der blockinternen Übertragungslei­ tung (11) erhalten wird.
24. Schaltungsblock, der an eine Hauptübertragungs­ leitung (100) angeschlossen ist, die durch ein oder zwei Elemente (50, 51) abgeschlossen ist, deren Widerstands­ werte im wesentlichen gleich dem Impedanzwert der Haupt­ übertragungsleitung (100) sind, gekennzeichnet durch
eine Sendeschaltung (21) zum Senden eines Si­ gnals; und
eine blockinterne Übertragungsleitung (11), die das Signal zwischen der Sendeschaltung (21) und der Hauptübertragungsleitung (100) überträgt und mit einem Element (80) versehen ist, dessen Widerstandswert im wesentlichen gleich einem Wert ist, der durch Subtrahie­ ren der halben Impedanz der Hauptübertragungsleitung (100) von der Impedanz der blockinternen Übertragungslei­ tung (11) erhalten wird.
25. Schaltungsblock nach Anspruch 24, gekennzeichnet durch eine Empfangsschaltung (31), die das Signal emp­ fängt, wobei die blockinterne Übertragungsleitung (11) das Signal zwischen der Hauptübertragungsleitung (100) und der Empfangsschaltung (31) überträgt.
26. Gedruckte Schaltungskarte, die mit einer Haupt­ übertragungsleitung (240) verbunden ist, die ihrerseits durch ein oder zwei Elemente (50, 51) abgeschlossen ist, deren Widerstandswerte im wesentlichen gleich der Impe­ danz der Hauptübertragungsleitung (240) sind, gekennzeichnet durch
eine integrierte Schaltung (152), die eine Sende­ schaltung (21) zum Senden eines Signals enthält;
eine Substratleitung (230), die ein Signal zwi­ schen der integrierten Schaltung (152) und der Hauptüber­ tragungsleitung (240) überträgt und mit einem Element (210) versehen ist, dessen Widerstandswert im wesentli­ chen gleich einem Wert ist, der durch Subtrahieren der halben Impedanz der Hauptübertragungsleitung (240) von der Impedanz der gedruckten Verdrahtung (230) erhalten wird; und
eine Karte (190), auf der die integrierte Schal­ tung (152) und die Substratleitung (230) montiert sind.
27. Gedruckte Schaltungskarte nach Anspruch 26, da­ durch gekennzeichnet, daß die integrierte Schaltung (152) außerdem eine Empfangsschaltung (31) enthält, die ein Signal empfängt.
28. Signalübertragungseinrichtung, gekennzeichnet durch
eine Hauptplatine (180), die eine Hauptübertra­ gungsleitung (240) enthält, die durch ein oder zwei Ele­ mente (220, 221) abgeschlossen ist, deren Widerstandswert jeweils im wesentlichen gleich der Impedanz der Haupt­ übertragungsleitung (240) ist;
zwei oder mehr Unterplatinen (190, 191, 192, 193), die mit der Hauptplatine (180) verbunden sind und darauf angebrachte Substratleitungen (230, 231, 232, 233) besitzen, wobei jede der gedruckten Verdrahtungen mit einem Element (210, 211, 212, 213) versehen ist, dessen Widerstandswert im wesentlichen gleich einem Wert ist, der durch Subtrahieren der halben Impedanz der Hauptüber­ tragungsleitung (240) von der Impedanz einer Substratlei­ tung (230, 231, 232, 233) erhalten wird; und
integrierte Schaltungen (152, 153, 154, 155), die auf den Unterplatinen (190, 191, 192, 193) angebracht sind, mit den gedruckten Verdrahtungen (230, 231, 232, 233) verbunden sind und aus einem Satz von Schaltungen aufgebaut sind, die Signale senden und empfangen.
29. Signalübertragungseinrichtung nach Anspruch 28, gekennzeichnet durch Anschlüsse (200, 201, 202, 203), die die Haupt­ platine (180) mit den Unterplatinen (190, 191) verbinden.
30. Gehäuse mit integrierter Schaltung, das mit einer eine gedruckte Verdrahtung (230) enthaltenden Unterplati­ ne (190) verbunden ist, gekennzeichnet durch
eine Sendeschaltung (21), die ein Signal sendet; und
eine gehäuseinterne Leitung (41), die ein von der Sendeschaltung (21) ausgegebenes Signal zur gedruckten Verdrahtung (230) überträgt, wobei die gehäuseinterne Leitung (41) im wesentlichen die gleiche Impedanz wie die gedruckte Verdrahtung (230) besitzt.
31. Gehäuse mit integrierter Schaltung nach Anspruch 30, dadurch gekennzeichnet, daß die gehäuseinterne Leitung (41) eine Impedanz besitzt, die im Bereich von 60 bis 100 Ω liegt.
32. Verfahren zur Herstellung eines Halbleitergehäu­ ses (151), gekennzeichnet durch die folgenden Schritte:
Entwerfen eines Leitungsrahmens (120, 121) oder einer gehäuseinternen Leitung (170, 171), dessen/deren Impedanz im wesentlichen gleich der Impedanz einer auf einem Substrat angebrachten Übertragungsleitung ist; und
Herstellen des Leitungsrahmens (120, 121) oder der gehäuseinternen Leitung (170, 171) in der Weise, daß sie den entworfenen Impedanzwert erhalten.
DE4426841A 1993-12-28 1994-07-28 Signalübertragungseinrichtung Expired - Lifetime DE4426841B4 (de)

Priority Applications (1)

Application Number Priority Date Filing Date Title
DE4447755A DE4447755B4 (de) 1993-12-28 1994-07-28 Signalübertragungseinrichtung

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP05-334631 1993-12-28
JP5334631A JP2882266B2 (ja) 1993-12-28 1993-12-28 信号伝送装置及び回路ブロック

Publications (2)

Publication Number Publication Date
DE4426841A1 true DE4426841A1 (de) 1995-06-29
DE4426841B4 DE4426841B4 (de) 2005-12-22

Family

ID=18279543

Family Applications (2)

Application Number Title Priority Date Filing Date
DE4447755A Expired - Lifetime DE4447755B4 (de) 1993-12-28 1994-07-28 Signalübertragungseinrichtung
DE4426841A Expired - Lifetime DE4426841B4 (de) 1993-12-28 1994-07-28 Signalübertragungseinrichtung

Family Applications Before (1)

Application Number Title Priority Date Filing Date
DE4447755A Expired - Lifetime DE4447755B4 (de) 1993-12-28 1994-07-28 Signalübertragungseinrichtung

Country Status (6)

Country Link
US (14) US5548226A (de)
JP (1) JP2882266B2 (de)
KR (1) KR970009693B1 (de)
CN (6) CN101127024B (de)
DE (2) DE4447755B4 (de)
TW (2) TW444447B (de)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE19504877A1 (de) * 1994-02-15 1995-08-17 Hitachi Ltd Signalübertragungsvorrichtung für schnelle Signalübertragung
EP0805577A2 (de) * 1996-04-30 1997-11-05 Sun Microsystems, Inc. Verfahren zur Verringerung von verdrahteten logischen ODER-Störungsimpulsen in einem Hochleistungsbusdesign
DE10130156A1 (de) * 2001-06-22 2003-01-23 Infineon Technologies Ag Verfahren und System zur bidirektionalen Signalübertragung

Families Citing this family (71)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5408146A (en) * 1992-01-31 1995-04-18 Lsi Logic Corporation High performance backplane driver circuit
US5668834A (en) * 1993-12-28 1997-09-16 Hitachi, Ltd. Signal transmitting device suitable for fast signal transmission including an arrangement to reduce signal amplitude in a second stage transmission line
JP2882266B2 (ja) * 1993-12-28 1999-04-12 株式会社日立製作所 信号伝送装置及び回路ブロック
US5955889A (en) * 1994-05-20 1999-09-21 Fujitsu Limited Electronic circuit apparatus for transmitting signals through a bus and semiconductor device for generating a predetermined stable voltage
FR2726708B1 (fr) * 1994-11-09 1997-01-31 Peugeot Dispositif d'adaptation d'une interface de ligne d'une station raccordee a un reseau de transmission d'informations multiplexees
JP3407469B2 (ja) * 1995-04-17 2003-05-19 株式会社日立製作所 情報処置装置
US5857118A (en) * 1995-08-04 1999-01-05 Apple Computer, Inc. shared video display in a multiple processor computer system
US5926032A (en) * 1995-08-14 1999-07-20 Compaq Computer Corporation Accommodating components
US6035407A (en) * 1995-08-14 2000-03-07 Compaq Computer Corporation Accomodating components
US5933623A (en) * 1995-10-26 1999-08-03 Hitachi, Ltd. Synchronous data transfer system
US5650757A (en) * 1996-03-27 1997-07-22 Hewlett-Packard Company Impedance stepping for increasing the operating speed of computer backplane busses
US6211703B1 (en) 1996-06-07 2001-04-03 Hitachi, Ltd. Signal transmission system
US6125419A (en) * 1996-06-13 2000-09-26 Hitachi, Ltd. Bus system, printed circuit board, signal transmission line, series circuit and memory module
JP3698828B2 (ja) 1996-08-29 2005-09-21 富士通株式会社 信号伝送システム、半導体装置モジュール、入力バッファ回路、及び半導体装置
JP3712476B2 (ja) * 1996-10-02 2005-11-02 富士通株式会社 信号伝送システム及び半導体装置
KR100447217B1 (ko) * 1997-05-10 2005-04-06 주식회사 하이닉스반도체 새로운배선시스템용신호전송및수신장치
US6323672B1 (en) * 1997-06-25 2001-11-27 Sun Microsystems, Inc. Apparatus for reducing reflections when using dynamic termination logic signaling
US6265912B1 (en) 1997-08-06 2001-07-24 Nec Corporation High-speed bus capable of effectively suppressing a noise on a bus line
US6058444A (en) * 1997-10-02 2000-05-02 Micron Technology, Inc. Self-terminating electrical socket
US6142830A (en) * 1998-03-06 2000-11-07 Siemens Aktiengesellschaft Signaling improvement using extended transmission lines on high speed DIMMS
US6195395B1 (en) * 1998-03-18 2001-02-27 Intel Corporation Multi-agent pseudo-differential signaling scheme
US6510503B2 (en) * 1998-07-27 2003-01-21 Mosaid Technologies Incorporated High bandwidth memory interface
US6198307B1 (en) * 1998-10-26 2001-03-06 Rambus Inc. Output driver circuit with well-controlled output impedance
US6222389B1 (en) 1999-03-25 2001-04-24 International Business Machines Corporation Assisted gunning transceiver logic (AGTL) bus driver
JP3755338B2 (ja) * 1999-05-13 2006-03-15 株式会社日立製作所 無反射分岐バスシステム
US20070162248A1 (en) * 1999-07-06 2007-07-12 Hardin Larry C Optical system for detecting intruders
JP3621608B2 (ja) * 1999-07-28 2005-02-16 ケル株式会社 マザーボード
US6552564B1 (en) * 1999-08-30 2003-04-22 Micron Technology, Inc. Technique to reduce reflections and ringing on CMOS interconnections
US6621155B1 (en) * 1999-12-23 2003-09-16 Rambus Inc. Integrated circuit device having stacked dies and impedance balanced transmission lines
US6407609B1 (en) * 2000-10-06 2002-06-18 Agere Systems Guardian Corp. Distortion precompensator and method of compensating for distortion in a transmission medium
US6910089B2 (en) * 2001-06-01 2005-06-21 Hewlett-Packard Development Company, L.P. Fault tolerant bus for highly available storage enclosure
JP3571013B2 (ja) * 2001-08-23 2004-09-29 エルピーダメモリ株式会社 半導体装置、その駆動方法及びその設定方法
US6737926B2 (en) * 2001-08-30 2004-05-18 Micron Technology, Inc. Method and apparatus for providing clock signals at different locations with minimal clock skew
JP2004254155A (ja) * 2003-02-21 2004-09-09 Kanji Otsuka 信号伝送装置および配線構造
JP4233360B2 (ja) * 2003-03-07 2009-03-04 三菱電機株式会社 高速通信用プリント配線基板
US7599524B2 (en) * 2003-04-04 2009-10-06 Sarnoff Corporation Method and apparatus for providing a robust object finder
JP4162630B2 (ja) * 2004-06-08 2008-10-08 Tdk株式会社 信号伝送回路並びに同回路を備えた電子機器及びケーブル
US7224595B2 (en) * 2004-07-30 2007-05-29 International Business Machines Corporation 276-Pin buffered memory module with enhanced fault tolerance
JP4387917B2 (ja) * 2004-10-06 2009-12-24 矢崎総業株式会社 車両用通信装置
US7095250B1 (en) * 2004-12-21 2006-08-22 Analog Devices, Inc. Single wire bus communication system with method for handling simultaneous responses from multiple clients
JP5043010B2 (ja) * 2005-08-10 2012-10-10 エヌエックスピー ビー ヴィ 通信ネットワークのケーブル終端抵抗値決定方法及び対応する通信ネットワーク
JP2007081821A (ja) * 2005-09-14 2007-03-29 Toshiba Corp 伝送線路装置とその終端処理方法
WO2007032079A1 (ja) * 2005-09-15 2007-03-22 Fujitsu Limited 抵抗を用いたハイブリッド回路
JP4819639B2 (ja) * 2005-10-12 2011-11-24 キヤノン株式会社 プリント回路板
US8213894B2 (en) * 2005-12-29 2012-07-03 Intel Corporation Integrated circuit passive signal distribution
CN101047404A (zh) * 2006-03-31 2007-10-03 鸿富锦精密工业(深圳)有限公司 高速信号传输架构
JP4631825B2 (ja) * 2006-07-31 2011-02-16 株式会社デンソー 通信システム
TW200921595A (en) * 2007-11-14 2009-05-16 Darfon Electronics Corp Multi-lamp backlight apparatus
KR100968419B1 (ko) * 2008-06-30 2010-07-07 주식회사 하이닉스반도체 병렬 저항 회로 및 이를 포함하는 온 다이 터미네이션장치, 반도체 메모리 장치
US8390316B2 (en) * 2008-09-09 2013-03-05 Airmar Technology Corporation Termination resistor scheme
US7915912B2 (en) * 2008-09-24 2011-03-29 Rambus Inc. Signal lines with internal and external termination
JP4692656B2 (ja) 2009-02-27 2011-06-01 株式会社デンソー 通信システム、及びノード
JP5418208B2 (ja) 2009-12-24 2014-02-19 株式会社デンソー 通信信号処理装置及び通信装置
US8599155B2 (en) * 2010-04-30 2013-12-03 Microchip Technology Incorporated Touch sense using time domain reflectometry
US8415986B2 (en) * 2010-12-28 2013-04-09 Texas Instruments Incorporated Voltage-mode driver with pre-emphasis
US8581622B1 (en) * 2012-05-16 2013-11-12 Hitachi, Ltd. Semiconductor device
JP5694445B2 (ja) 2012-08-03 2015-04-01 アンリツ株式会社 差動信号伝送線路
CN103927286B (zh) * 2013-01-16 2018-05-15 森富科技股份有限公司 降低反射讯号的内存结构
JP6091239B2 (ja) * 2013-02-13 2017-03-08 キヤノン株式会社 プリント回路板、プリント配線板および電子機器
JP2017530476A (ja) 2014-09-24 2017-10-12 プリンストン・アイデンティティー・インコーポレーテッド バイオメトリックキーを用いたモバイルデバイスにおけるワイヤレス通信デバイス機能の制御
US10484584B2 (en) 2014-12-03 2019-11-19 Princeton Identity, Inc. System and method for mobile device biometric add-on
CN204496889U (zh) * 2015-04-07 2015-07-22 京东方科技集团股份有限公司 一种电路、显示基板以及显示装置
EP3403217A4 (de) 2016-01-12 2019-08-21 Princeton Identity, Inc. Systeme und verfahren für biometrische analyse
WO2017172695A1 (en) 2016-03-31 2017-10-05 Princeton Identity, Inc. Systems and methods of biometric anaysis with adaptive trigger
US10366296B2 (en) 2016-03-31 2019-07-30 Princeton Identity, Inc. Biometric enrollment systems and methods
WO2018187337A1 (en) 2017-04-04 2018-10-11 Princeton Identity, Inc. Z-dimension user feedback biometric system
CN107122322A (zh) * 2017-05-05 2017-09-01 吉林瑞科汉斯电气股份有限公司 一种改进二线制rs‑485的通信方法
KR102573482B1 (ko) 2017-07-26 2023-08-31 프린스톤 아이덴티티, 인크. 생체 보안 시스템 및 방법
CN109270369B (zh) * 2018-09-10 2021-04-23 北京新能源汽车股份有限公司 一种电池管理系统的子板识别模组及编号处理方法
CN112467317B (zh) * 2020-11-18 2021-11-23 上海微波技术研究所(中国电子科技集团公司第五十研究所) 新型小型化低插损微波开关装置
JP2022088984A (ja) * 2020-12-03 2022-06-15 株式会社日立製作所 制御装置

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3694665A (en) * 1970-11-05 1972-09-26 Sanders Associates Inc Wired or circuit
US3832575A (en) * 1972-12-27 1974-08-27 Ibm Data bus transmission line termination circuit
US4987318A (en) * 1989-09-18 1991-01-22 International Business Machines Corporation High level clamp driver for wire-or buses
US5003467A (en) * 1987-05-01 1991-03-26 Digital Equipment Corporation Node adapted for backplane bus with default control
US5019728A (en) * 1990-09-10 1991-05-28 Ncr Corporation High speed CMOS backpanel transceiver
US5046072A (en) * 1989-03-14 1991-09-03 Kabushiki Kaisha Toshiba Signal distribution system
US5227677A (en) * 1992-06-10 1993-07-13 International Business Machines Corporation Zero power transmission line terminator

Family Cites Families (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2023503C3 (de) * 1970-05-13 1980-04-17 Siemens Ag, 1000 Berlin Und 8000 Muenchen Anordnung zur Verminderung von Reflexionsstörungen innerhalb von Netzwerken zur Impulsübertragung
JPS545929B2 (de) * 1972-12-25 1979-03-23
JPS6026780B2 (ja) * 1977-06-15 1985-06-25 三菱油化薬品株式会社 1−(4−イソプロピルチオフエニル)−2−アミノプロパン誘導体およびその製造法
JPS57120147A (en) 1981-01-20 1982-07-27 Nippon Telegr & Teleph Corp <Ntt> Signal transmission system
US4677321A (en) * 1985-09-10 1987-06-30 Harris Corporation TTL compatible input buffer
ATE58617T1 (de) * 1985-09-23 1990-12-15 Siemens Ag Schaltungsanordnung zur echokompensation.
US4744076A (en) * 1986-08-06 1988-05-10 E. I. Du Pont De Nemours And Company Bus structure having constant electrical characteristics
JPS6346009A (ja) * 1986-08-13 1988-02-26 Canon Inc インピ−ダンス整合用抵抗内蔵ic装置
US4814981A (en) * 1986-09-18 1989-03-21 Digital Equipment Corporation Cache invalidate protocol for digital data processing system
EP0312573B1 (de) * 1987-05-01 1993-09-01 Digital Equipment Corporation Rückwandplatinenbus
CN1020387C (zh) * 1987-10-05 1993-04-28 中国科学院自动化所 通用接口总线与std总线的连接方法与线路
JPH01161944A (ja) 1987-12-18 1989-06-26 Nec Corp パルス伝送回路
EP0364700B1 (de) * 1988-10-18 1995-05-03 ANT Nachrichtentechnik GmbH Buskoppelschaltung
GB8924229D0 (en) * 1989-10-27 1989-12-13 Bicc Plc An improved circuit board
JP2902016B2 (ja) * 1989-11-21 1999-06-07 株式会社日立製作所 信号伝送方法および回路
JPH0498932A (ja) * 1990-08-16 1992-03-31 Nippondenso Co Ltd 伝送用コネクタ
JP3062225B2 (ja) * 1990-08-18 2000-07-10 株式会社日立製作所 信号伝送方法及び回路
US5239214A (en) * 1990-09-03 1993-08-24 Matsushita Electric Industrial Co., Ltd. Output circuit and data transfer device employing the same
US5122064A (en) * 1991-05-23 1992-06-16 Amp Incorporated Solderless surface-mount electrical connector
US5274671A (en) * 1991-08-14 1993-12-28 Hewlett Packard Company Use of output impedance control to eliminate mastership change-over delays in a data communication network
US5220211A (en) * 1991-10-28 1993-06-15 International Business Machines Corporation High speed bus transceiver with fault tolerant design for hot pluggable applications
JPH05129924A (ja) * 1991-10-31 1993-05-25 Nec Corp 半導体集積回路
US5355391A (en) * 1992-03-06 1994-10-11 Rambus, Inc. High speed bus system
JPH05259942A (ja) * 1992-03-09 1993-10-08 Toshiba Corp 送信システム
US5296756A (en) * 1993-02-08 1994-03-22 Patel Hitesh N Self adjusting CMOS transmission line driver
JPH07131471A (ja) * 1993-03-19 1995-05-19 Hitachi Ltd 信号伝送方法と信号伝送回路及びそれを用いた情報処理システム
JP3237968B2 (ja) * 1993-08-18 2001-12-10 富士通株式会社 半導体素子モジュール
JP2882266B2 (ja) * 1993-12-28 1999-04-12 株式会社日立製作所 信号伝送装置及び回路ブロック
DE19523446A1 (de) * 1995-06-28 1997-01-02 Bayer Ag Benzotriazole
JP4249945B2 (ja) 2002-06-04 2009-04-08 株式会社リコー 電界効果トランジスタを用いた基準電圧源回路

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3694665A (en) * 1970-11-05 1972-09-26 Sanders Associates Inc Wired or circuit
US3832575A (en) * 1972-12-27 1974-08-27 Ibm Data bus transmission line termination circuit
US5003467A (en) * 1987-05-01 1991-03-26 Digital Equipment Corporation Node adapted for backplane bus with default control
US5046072A (en) * 1989-03-14 1991-09-03 Kabushiki Kaisha Toshiba Signal distribution system
US4987318A (en) * 1989-09-18 1991-01-22 International Business Machines Corporation High level clamp driver for wire-or buses
US5019728A (en) * 1990-09-10 1991-05-28 Ncr Corporation High speed CMOS backpanel transceiver
US5227677A (en) * 1992-06-10 1993-07-13 International Business Machines Corporation Zero power transmission line terminator

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE19504877A1 (de) * 1994-02-15 1995-08-17 Hitachi Ltd Signalübertragungsvorrichtung für schnelle Signalübertragung
EP0805577A2 (de) * 1996-04-30 1997-11-05 Sun Microsystems, Inc. Verfahren zur Verringerung von verdrahteten logischen ODER-Störungsimpulsen in einem Hochleistungsbusdesign
EP0805577A3 (de) * 1996-04-30 2002-06-26 Sun Microsystems, Inc. Verfahren zur Verringerung von verdrahteten logischen ODER-Störungsimpulsen in einem Hochleistungsbusdesign
DE10130156A1 (de) * 2001-06-22 2003-01-23 Infineon Technologies Ag Verfahren und System zur bidirektionalen Signalübertragung
US6794894B2 (en) 2001-06-22 2004-09-21 Infineon Technologies Ag Method and system for bidirectional signal transmission
DE10130156B4 (de) * 2001-06-22 2013-08-08 Qimonda Ag Verfahren und System zur bidirektionalen Signalübertragung

Also Published As

Publication number Publication date
US6441639B1 (en) 2002-08-27
US5568063A (en) 1996-10-22
TW444447B (en) 2001-07-01
US6420900B2 (en) 2002-07-16
CN101127024B (zh) 2012-03-14
US7015717B2 (en) 2006-03-21
CN1122078A (zh) 1996-05-08
US20100289522A1 (en) 2010-11-18
US6873179B2 (en) 2005-03-29
US20050088200A1 (en) 2005-04-28
US20010035769A1 (en) 2001-11-01
KR950022515A (ko) 1995-07-28
JP2882266B2 (ja) 1999-04-12
CN100514317C (zh) 2009-07-15
JPH07202947A (ja) 1995-08-04
US7911224B2 (en) 2011-03-22
US5548226A (en) 1996-08-20
CN1076558C (zh) 2001-12-19
DE4447755B4 (de) 2006-06-01
US7295034B2 (en) 2007-11-13
CN1527212A (zh) 2004-09-08
US7123048B2 (en) 2006-10-17
US20050127940A1 (en) 2005-06-16
KR970009693B1 (ko) 1997-06-17
CN101127024A (zh) 2008-02-20
TW318299B (de) 1997-10-21
US6172517B1 (en) 2001-01-09
US8106677B2 (en) 2012-01-31
CN1193556C (zh) 2005-03-16
US20030016050A1 (en) 2003-01-23
CN1525347A (zh) 2004-09-01
US5818253A (en) 1998-10-06
CN1354580A (zh) 2002-06-19
US20090015289A1 (en) 2009-01-15
DE4426841B4 (de) 2005-12-22
US20070018683A1 (en) 2007-01-25
CN100422971C (zh) 2008-10-01
US7372292B2 (en) 2008-05-13
CN101127025A (zh) 2008-02-20
US5627481A (en) 1997-05-06
US20020175701A1 (en) 2002-11-28

Similar Documents

Publication Publication Date Title
DE4426841A1 (de) Signalübertragungseinrichtung, Schaltungsblock und integrierte Schaltung für schnelle Signalübertragung
DE69930314T2 (de) On-chip abschluss
DE10201890B4 (de) Schaltung und Verfahren zur Kompensation eines Hochfrequenzsignalverlustes auf einer Übertragungsleitung
DE69434903T2 (de) Elektronisches System zum Abschluss von Busleitungen
DE19531962C2 (de) Taktsignalverteilerschaltung
EP0275941B1 (de) ECL-kompatible Eingangs-/Ausgangsschaltungen in CMOS-Technik
DE10101066A1 (de) Treiberschaltung, Empfangsschaltung und Signalübertragungs-Bussystem
DE19637444C2 (de) Eingabeschaltung
DE10063307B4 (de) Auffangschaltung für Daten und deren Ansteuerungsverfahren
DE19712840A1 (de) Schnittstellenschaltung und Verfahren zum Übertragen binärer logischer Signale mit reduzierter Verlustleistung
DE69732469T2 (de) Pegelumsetzer und Halbleitervorrichtung
DE19540647A1 (de) Integrierte Halbleiterschaltungseinrichtung
EP0953936B1 (de) Datenträger sowohl für den kontaktlosen als auch den kontaktbehafteten Betrieb
DE19651548C2 (de) CMOS-Ausgangsschaltung mit einer Ladevorspannungsschaltung
DE4128737A1 (de) Verzoegerungskompensationsschaltkreis
DE69725829T2 (de) Halbleiterausgangpufferschaltung
DE19757959A1 (de) Integrierte Halbleiterschaltungseinrichtung
DE4201516A1 (de) Vorrichtung zum automatischen testen eines beanspruchungsbetriebes einer halbleiterspeichervorrichtung
DE10062728B4 (de) Pegelumsetzerschaltung
DE19545904C2 (de) Integrierte Schaltung mit programmierbarem Pad-Treiber
EP0823148B1 (de) Gtl-ausgangsverstärker zum einkoppeln eines am eingang anliegenden eingangssignales in eine am ausgang anliegende übertragungsleitung
DE19811591C2 (de) Taktsignal modellierende Schaltung mit negativer Verzögerung
DE19834957C2 (de) Halbleitervorrichtung
DE19880406C2 (de) Integrierte CMOS-Schaltung
DE19504877C2 (de) Signalübertragungsvorrichtung für schnelle Signalübertragung

Legal Events

Date Code Title Description
OP8 Request for examination as to paragraph 44 patent law
8181 Inventor (new situation)

Free format text: TAKEKUMA, TOSHITSUGU, EBINA, JP KURIHARA, RYOICHI, HADANO, JP YAMAGIWA, AKIRA, HADANO, JP KASHIWAGI, KENJI, MINAMIASHIGARA, JP INOUE, MASAO, SAGAMIHARA, JP

8172 Supplementary division/partition in:

Ref document number: 4447733

Country of ref document: DE

Q171 Divided out to:

Ref document number: 4447733

Country of ref document: DE

8172 Supplementary division/partition in:

Ref document number: 4447755

Country of ref document: DE

Q171 Divided out to:

Ref document number: 4447755

Country of ref document: DE

8172 Supplementary division/partition in:

Ref document number: 4447994

Country of ref document: DE

Kind code of ref document: P

Q171 Divided out to:

Ref document number: 4447994

Country of ref document: DE

Kind code of ref document: P

8364 No opposition during term of opposition
R082 Change of representative

Representative=s name: BEETZ & PARTNER PATENT- UND RECHTSANWAELTE, DE

Representative=s name: BEETZ & PARTNER PATENT- UND RECHTSANWAELTE, 80538

R081 Change of applicant/patentee

Owner name: LG ELECTRONICS INC., KR

Free format text: FORMER OWNER: HITACHI, LTD., TOKYO, JP

Effective date: 20110812

R082 Change of representative

Representative=s name: VOSSIUS & PARTNER PATENTANWAELTE RECHTSANWAELT, DE

Effective date: 20110812

R081 Change of applicant/patentee

Owner name: LG ELECTRONICS INC., KR

Free format text: FORMER OWNER: HITACHI CONSUMER ELECTRONICS CO., LTD., TOKIO/TOKYO, JP

Effective date: 20120209

R082 Change of representative

Representative=s name: VOSSIUS & PARTNER PATENTANWAELTE RECHTSANWAELT, DE

Effective date: 20120209

R071 Expiry of right
R071 Expiry of right