WO2004036647A1 - パッケージ型電子部品におけるリード端子の切断方法 - Google Patents

パッケージ型電子部品におけるリード端子の切断方法 Download PDF

Info

Publication number
WO2004036647A1
WO2004036647A1 PCT/JP2003/013287 JP0313287W WO2004036647A1 WO 2004036647 A1 WO2004036647 A1 WO 2004036647A1 JP 0313287 W JP0313287 W JP 0313287W WO 2004036647 A1 WO2004036647 A1 WO 2004036647A1
Authority
WO
WIPO (PCT)
Prior art keywords
lead terminal
cutting
notch
electronic component
plating process
Prior art date
Application number
PCT/JP2003/013287
Other languages
English (en)
French (fr)
Inventor
Masahiko Kobayakawa
Original Assignee
Rohm Co.,Ltd.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Rohm Co.,Ltd. filed Critical Rohm Co.,Ltd.
Priority to US10/531,355 priority Critical patent/US7364947B2/en
Priority to KR1020057006634A priority patent/KR101090259B1/ko
Priority to AU2003273038A priority patent/AU2003273038A1/en
Publication of WO2004036647A1 publication Critical patent/WO2004036647A1/ja

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/50Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor for integrated circuit devices, e.g. power bus, number of leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49541Geometry of the lead-frame
    • H01L23/49548Cross section geometry
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4821Flat leads, e.g. lead frames with or without insulating supports
    • H01L21/4842Mechanical treatment, e.g. punching, cutting, deforming, cold welding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48247Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/48463Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
    • H01L2224/48465Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond the other connecting portion not on the bonding area being a wedge bond, i.e. ball-to-wedge, regular stitch
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L24/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation

Definitions

  • the present invention relates to an electronic component comprising: a part of an element such as a semiconductor chip or the like, which is packaged in a synthetic resin molded part such that a lead terminal for the element protrudes from the molded part;
  • the present invention relates to a method for cutting a portion of a terminal projecting from the molded part.
  • Japanese Unexamined Patent Publication No. Hei 3-248551 discloses that a semiconductor chip 4 ′ is connected to at least one of a pair of left and right lead terminals 2 ′ and 3 ′.
  • the semiconductor chip 4 ′ is mounted on the top surface of the lead terminal 2 ′, and the semiconductor chip 4 ′ is electrically connected to the top surface of the other lead terminal 3 ′ by wire bonding with a thin metal wire 5 ′.
  • the part of the semiconductor chip 4 ′ and the metal wire 5 ′ is fixed by a molding part 6 ′ made of a thermosetting synthetic resin, and the respective lead terminals 2 ′, 3 ′ are connected to the bottom surface 6 a
  • the electronic component 1 is packaged so as to protrude outward along the '.
  • the package-type electronic component 1 ′ has a fixed punch C 1 ′ and a vertical punch C 2, which are fixed at the cutting lines B 1 ′ and B 2 ′ of the respective lead terminals 2 ′ and 3 ′.
  • the cut surfaces 2 e ′ and 3 e ′ at the lead terminals 2 ′ and 3 ′ are separated from the lead frame A ′.
  • the cutting paris D 1, D 2 by cutting corresponds to the front surfaces (upper surface) 2 a ′, 3 a ′ and the rear surface (lower surface) 2 b ′, 3 b ′ of the lead terminals 2 ′, 3 ′.
  • defects such as obstruction of soldering and deterioration of heat dissipation are caused by connecting the lead terminals 2 ′ and 3 ′ protruding from the mold part 6 ′ to the mold part 6 ′.
  • the electronic component 1 ′ of the type configured to extend outward along the bottom surface 6 a ′ of the electronic component 1 this occurred remarkably.
  • Japanese Unexamined Patent Publication No. Hei 5-555436 as a prior art close to the present invention discloses, as shown in FIG. 5, the lower surfaces 2 b ′ and 3 b ′ of the lead terminals 2 ′ and 3 ′.
  • the notches 7 ′ and 8 ′ for cutting and the notches 7 ′ and 8 ′ are connected to the left and right of the lead terminals 2 ′ and 3 ′.
  • both longitudinal side surfaces 2 c ′, 2 d ′, 3 c ′, 3 d ′ in other words, by punching the lead terminals 2 ′, 3 ′ so as to traverse the width — fully.
  • the lead terminals 2 ′ and 3 ′ are fixed to the fixed punch C 1 along cutting lines B 1 ′ and B 2 ′ at the notches 7 ′ and 8 ′. Up and down »By cutting with punch C 2 And prevent cutting paris D 1 and D 2 from protruding downward from the lower surface 2 b ′ and 3 b ′ of each lead terminal 2 ′ and 3 ′ and reduce the cutting force required for cutting. I am trying to do it.
  • the notches 7 ′ and 8 ′ for cutting and the lead terminals 2 ′ and 3 ′ are full on the lower surface 2 b ′ and 3 b ′ of each lead terminal 2 ′ and 3 ′.
  • the method of cutting the lead terminals 2 'and 3' at the notches 7 'and 8' at the notches 7 'and 8' has the following problems.
  • An object of the present invention is to provide a cutting method that does not cause these problems.
  • an electronic component comprising an element such as a semiconductor chip packaged in a synthetic resin molded part such that a lead terminal for the element protrudes from the molded part.
  • a main notch for cutting is provided in a step prior to the molding step of the mold section, and both left and right sides of the main notch and the lead terminal are provided. Engraving with leaving no notch between the longitudinal side surface, and then cutting the lead terminal at the main notch at a step subsequent to the molding step of the mold section. It is characterized by
  • the main notch for cutting is provided between the main notch and the left and right long side surfaces of the lead terminal in a step before the molding step of the lead terminal.
  • the cutting paris generated on the cut surface is a notch-free portion at both ends of the main notch for cutting.
  • the cutting paris can be reduced and reduced, while the impact on the lead terminal when cutting the lead terminal can be reduced by the presence of the main notch. This ensures the tight sealing of the mold to the mold part.
  • the cutting paris generated on the cut surface is subjected to a process of removing the synthetic resin to the lead terminal after molding the mold portion.
  • the size can be reliably reduced and reduced while maintaining the tight sealing property to the shield.
  • a second aspect of the present invention relates to an electronic component formed by packaging an element such as a semiconductor chip in a molded part made of synthetic resin such that a lead terminal for the element protrudes from the molded part.
  • a main notch for cutting is provided in a step prior to the molding step of the mold section, and both left and right sides of the main notch and the lead terminal are provided. It is engraved, leaving a notch-free portion between itself and the longitudinal side surface, and then, in a step subsequent to the molding step of the mold portion, a cutting sub-notch is engraved in the portion without both notches. After setting, the lead terminal is cut at the main notch and the sub notch.
  • a sub-notch for cutting after forming a mold portion is engraved in portions of the main notch at the both ends of the main notch without a notch, Next, by cutting the lead terminal at the location of the main notch and the sub notch, the cut paris generated on the cut surface protrudes into the sub notch. It can be prevented from protruding from one surface of the lead terminal.
  • the lead terminal extends outward along a bottom surface of a mold portion.
  • One surface on which the tongue or the main notch and the sub notch are provided is a surface on the bottom surface side of the mold part.
  • the present invention can be applied to an electronic component in which a lead terminal is provided so as to extend outward along the bottom surface of a mold portion.
  • a metal shell for the lead terminal is provided between the step of engraving the main notch and the step of cutting the lead terminal. It is characterized by having a step of performing a lumber treatment.
  • At least the lead terminal is provided between a step of engraving the sub notch and a step of cutting the lead terminal. It is characterized by having a step of performing a metal plating process on the metal.
  • a metal plating layer can be formed on a portion of the cut surface of the lead terminal on the inner surface of the main notch, or the inner surface of the main notch can be formed.
  • a metal plating layer can also be formed at the portion of the inner surface of the sub-notch. It can be surely improved without causing a significant increase in costs.
  • a sixth aspect of the present invention in the second aspect, at least between the step of engraving the main notch and the step of cutting the lead terminal, Performing a first metal plating process on the lead terminal, and further comprising the step of engraving the sub-notch and the step of cutting the lead terminal.
  • a second metal plating process on the inner surface of the sub-notch whereby a metal plating layer is formed on the inner surface of the sub-notch by a second metal plating process.
  • the metal plating layer on the inner surface portion of the main notch is thickened by both the first metal plating process and the second metal plating process. To improve solderability. Can be improved.
  • FIG. 1 is a vertical sectional front view showing a conventional electronic component.
  • FIG. 2 is a bottom view of FIG.
  • FIG. 3 is a perspective view showing a lead frame used for manufacturing the electronic component.
  • FIG. 4 is a view showing a state in which an electronic component is cut from the lead frame.
  • FIG. 5 is an enlarged view showing a main part of FIG.
  • FIG. 6 is a view showing a state in which a main notch for cutting is engraved on a lead frame in the present invention.
  • FIG. 7 is a bottom view of FIG.
  • FIG. 8 is a diagram showing a state in which a semiconductor chip is mounted on a lead frame and then packaged in a molding part according to the present invention.
  • FIG. 9 is a view showing a state in which a cutting sub notch is engraved on the lead frame in the present invention.
  • FIG. 10 is a bottom view of FIG.
  • FIG. 11 is a diagram showing a state where an electronic component is cut from a lead frame in the present invention.
  • FIG. 12 is a longitudinal sectional front view showing an electronic component according to the present invention.
  • FIG. 13 is a bottom view of FIG.
  • FIG. 14 is a diagram illustrating an example of an electronic component to which the present invention is applied.
  • FIG. 15 is a diagram showing another example of an electronic component to which the present invention is applied.
  • FIG. 16 is a diagram showing still another example of an electronic component to which the present invention is applied.
  • reference numerals 1 and 3 indicate lead terminals formed integrally with a lead frame A made of a metal plate so as to face each other.
  • the tips of the lead terminals 2 and 3 in the lead frame A are plastically deformed into thin plate-like bodies 2 f and 3 f having a small thickness T.
  • Surface (upper surface) 2a, 3a and back surface (lower surface) of lead terminals 2 and 3 Back surface (lower surface) 2b and 3b of 2b and 3b are cut at lead terminals 2 and 3 Insert the main notches 7 and 8 for cutting at the locations of the lines B 1 and B 2 with a punch (not shown). Engraving is done by clinging.
  • each of the lead terminals 2 and 3 in the lead frame A protruding from a mold portion 6 described later is formed, for example, with a nickel plating layer as a base by a base plating process.
  • a metal plating layer having excellent solderability, such as tin or solder, is formed on the nickel plating layer by finish plating.
  • the semiconductor chip 4 is mounted on the upper surface of the thin plate 2f at the end of one of the lead terminals 2 and 3 and the semiconductor chip. 4 and the upper surface of the thin plate 3 f at the tip of the other lead terminal 3 are electrically connected by wire bonding with a thin metal wire 5, and then the semiconductor chip 4 and the metal wire 5 are connected.
  • the molded part 6 for packaging the part is made of, for example, a thermosetting synthetic resin such as an epoxy resin, and the two lead terminals 1 and 3 are moved outward along the bottom surface (lower surface) 6 a of the molded part 6.
  • the electronic component 1 is completed by molding so that it extends in the direction.
  • notches 9, 10, 11, 12 exist at both ends of the main notches 7, 8 on the lower surfaces 2 b, 3 b of the lead terminals 2, 3. Therefore, when molding the molded part 6, it is ensured that the molten synthetic resin enters and cures in the main notches 7 and 8, and the non-notched parts 9, 10 and 10, 1 1 and 1 2 can reliably prevent this.
  • the notches 9, 10, 11, and 12 on the lower surfaces 1 b, 3 b of the lead terminals 2, 3 are used for cutting.
  • Sub-notches 13, 14, 15, and 16 of these are notched by punching with a punch not shown.
  • the engraving of the sub-notches 13, 14, 15, and 16 is performed by engraving the notched portions 9, 10, 11, and 12 of the comparative dimension S described above.
  • the lead terminals 2 and 3 are affected. The impact can be made much smaller than when the cutting notch is carved so as to traverse the lead terminal as wide as in the conventional case.
  • the electronic component 1 in the lead frame A is replaced with the main notches 7 and 8 and the sub notches 13, 14, 15 and 15 of the respective lead terminals 2 and 3. 16 is cut along the cutting lines 81 and B2 by the fixed punch C1 and the up-and-down moving punch C2 to separate it from the lead frame A.
  • each of the electronic components 1 obtained here has a lead terminal 2, 3 for the semiconductor chip 4, and a synthetic resin mold part 6 for packaging the semiconductor chip 4. It is configured to protrude so as to extend outward along the bottom surface 6a.
  • Each of the lead terminals 2 and 3 of the electronic component 1 having this configuration has main notches 7 and 8 and sub notches 13, 14, 15, and 16 formed in the lower surfaces 2 b and 3 b by recesses. Therefore, even if a cut Paris occurs at the cut surfaces 2 e and 3 e due to the cut at this location, the cut burrs are formed by the main notches 7 and 8 and the sub notches 13 and Only the protrusions into the terminals 14, 15 and 16 do not protrude to the lower surfaces 2 b and 3 b of the lead terminals 2 and 3.
  • the respective lead terminals 2 and 3 can be in close contact with the electrodes on the circuit board or the like, so that reliable soldering can be performed. Heat radiation from the electronic component 1 to the circuit board or the like can be ensured.
  • a base plating by the nickel in a step before forming the mold portion 6 is provided.
  • a lumber layer is formed.
  • the sub-notches 13, 14, 15 and 16 are provided on the inner surface of the sub-notches 13, 14, 15 and 16.
  • the metal plating layer is thinner than the above. It is formed in an extended state.
  • the cut surfaces 2 e and 3 e of the lead terminals 2 and 3 can be soldered, so that the solderability can be surely improved.
  • the cutting twice and the second metal plating process performed after engraving the sub notches 13, 14, 15, and 16, the cut surface 2 e of each of the lead terminals 2 and 3 is formed.
  • a nickel plating layer as a base and a metal plating layer with excellent solderability such as tin or solder superimposed thereon are provided.
  • the thickness of the metal plating layer in the main notches 7 and 8 of the cut surfaces 2 e and 3 e can be increased by making the metal plating layer made of metal twice.
  • each lead terminal The sub-notches 13, 14, 15, 16 ⁇ ⁇ ⁇ ⁇ in 2 and 3 include the metal plating by the first metal plating treatment, which was also performed before the engraving of the sub-notches.
  • the layer is left in a thin and stretched state as described above, and the second metal plating is only a plating with a metal having excellent solderability such as tin or solder. Since the nickel plating process of the second metal plating process can be omitted, the cost can be reduced.
  • the present invention is not limited to the electronic component of the type in which each lead terminal is disposed so as to extend outward along the bottom surface of the mold portion as in the above-described embodiment.
  • the electronic terminal of the type formed by bending the lead terminal 21 protruding from the side surface 6 1 b of the mold portion 61 outwardly along the bottom surface 61 a of the mold portion 61.
  • parts or lead terminals 22 protruding from the side surface 62 b of the molded part 62 are turned inward so as to be along the bottom surface 62 a of the molded part 62.
  • the present invention can be similarly applied to electronic components.
  • the two lead terminals are not limited to two-terminal type electronic components, and three or more lead terminals such as a transistor are provided.
  • the present invention can be applied not only to the electronic components obtained above but also to electronic components in which the semiconductor chip and each lead terminal are connected by wire bonding with a thin metal wire.

Abstract

 半導体チップ等をパッケージするモールド部から、前記半導体チップに対するリード端子を突出して成る電子部品において、前記リード端子の表面に、前記モールド部を成形する前に、切断用のメインノッチを、その両端にノッチなしの部分を残して設け、次いで、前記モールド部を成形したあとで、前記リード端子を、前記メインノッチの箇所で切断することにより、その切断面に発生する切断バリを、小さく且つ少なくする。

Description

パッケージ型電子部品におけるリ一ド端子の切断方法
[発明の属する技術分野]
本発明は、 半導体チップ等のような素子の部分を合成樹脂製のモールド部にて 、 前記素子に対するリ一ド端子が当該モールド部から突出するようにパッケージ して成る電子部品において、 前記リー ド端子のうち前記モールド部から突出する 部分を切断する方法に関するものである。
[背景技術と発明が解決しょうとする課題]
先行技術としての特開平 3— 2 4 8 5 5 1 号公報等は、 図 1 及び図 2 に示すよ うに、 半導体チップ 4 ' を、 少なくとも左右一対のリー ド端子 2 ' , 3 ' のうち 一方のリー ド端子 2 ' の先端上面に搭載し、 この半導体チップ 4 ' と他方のリー ド端子 3 ' の先端上面との間を、 細い金属線 5 ' によるワイヤボンディ ングにし て電気的に接続し、 前記半導体チップ 4 ' 及び金属線 5 ' の部分を、 熱硬化性合 成樹脂製のモールド部 6 ' にて、 前記各リー ド端子 2 ' , 3 ' が当該モールド部 6 ' における底面 6 a ' に沿って外向きに突出するようにパッケージして成る電 子部品 1 を提供している。
また、 従来、 前記した構成のパッケージ型電子部品 1 を製造するに際しては、 従来から良く知られてぉリ、 且つ、 図 3 に示すように、 薄い金属板から打ち抜い たリー ドフ レーム A ' を使用して、 このリー ドフ レーム A ' に、 前記一対のリー ド端子 2 ' , 3 ' を内向きに相対向するように形成し、 この両リー ド端子 2 ' , 3 ' の先端を段状に曲げ加工したのち、 一方のリー ド端子 2 ' の先端上面に半導 体チップ 4 ' を搭載し、 この半導体チップ 4 ' と他方のリー ド端子 3 ' の先端上 面との間を細い金属線 5 ' によるワイヤポンデイ ングにて電気的に接続し、 次い で、 全体をパッケージするモールド部 6 ' を成形することによリ電子部品 1 ' の 完成品にし、 このリ一 ドフ レーム A ' における各電子部品 1 ' を、 図 4 に示すよ うに、 その各リ一ド端子 2 ' , 3 ' のうち切断線 B 1 ' , B 2 ' の箇所を固定パ ンチ C 1 ' と上下動パンチ C 2 ' とで切断することによって、 前記リ一 ドフ レー ム A ' から切り離すという方法を採用している。
前記パッケージ型の電子部品 1 ' は、 前記したように、 その各リー ド端子 2 ' , 3 ' のうち切断線 B 1 ' , B 2 ' の箇所を固定パンチ C 1 ' と上下動パンチ C 2 ' とで切断することによって、 リー ドフ レーム A' から切リ離されることによ リ、 前記各リー ド端子 2 ' , 3 ' における切断面 2 e ' , 3 e ' には、 図 1 に示 すように、 切断による切断パリ D 1 , D 2 が、 当該リー ド端子 2 ' , 3 ' におけ る表面 (上面) 2 a ' , 3 a ' 及び裏面 (下面) 2 b ' , 3 b ' のうち裏面 2 b ' , 3 b ' から下向きに突出するように形成されることになつて、 この切断パリ D 1 , D 2 が、 前記各リー ド端子 2 ' , 3 ' の曲げ加工を阻害するばかりか、 前 記各リー ド端子 2 ' , 3 ' の回路基板等に対する半田付けを阻害するとか、 各リ — ド端子 2 ' , 3 ' が回路基板から前記切断パリ D 1 , D 2のために浮き上がる ことによリ、 電子部品 1 から回路基板等への放熱性が悪化する等の不具合を招来 する。
これに加えて、 前記固定パンチ C 1 ' と上下動パンチ C 2 ' とで切断するとき に、 大きな切断力を必要として、 前記リー ド端子 2 ' , 3 ' には大きな衝撃が作 用するから、 各リー ド端子 2 ' , 3 ' がモールド部 6 ' から離れて、 モールド部 6 ' に対する密着シール性が損なわれることになる。
特に、 前記した半田づけを阻害すること及び放熱性の悪化等の不具合は、 前記 したように、 モールド部 6 ' から突出する各リー ド端子 2 ' , 3 ' を、 前記モ一 ルド部 6 ' の底面 6 a ' に沿って外向きに延びるように構成した形式の電子部品 1 ' の場合において、 顕著に発生するのであった。
そこで、 本発明に近い先行技術としての特開平 5 — 5 5 4 3 6号公報は、 図 5 に示すように、 前記各リ一ド端子 2 ' , 3 ' の下面 2 b ' , 3 b ' に、 当該リ一 ド端子 2 ' , 3 ' を切断する前において、 切断用のノ ッチ 7 ' , 8 ' を、 当該ノ ツチ 7 ' , 8 ' がリー ド端子 2 ' , 3 ' における左右両長手側面 2 c ' , 2 d ' 、 3 c ' , 3 d ' に達するように、 換言すると、 前記リー ド端子 2 ' , 3 ' を幅 —杯に横断するようにパンチの打ち付け等にて凹み刻設しておき、 前記リ一ド端 子 2 ' , 3 ' を、 このノ ッチ 7 ' , 8 ' の箇所における切断線 B 1 ' , B 2 ' に 沿って、 固定パンチ C 1 と上下 »パンチ C 2 とで切断することにより、 切断に際 して発生する切断パリ D 1 , D 2が各リー ド端子 2 ' , 3 ' の下面 2 b ' , 3 b ' から下向きに突出することがないようにするとともに、 切断に要する切断力を 軽減するようにしている。
しかし、 このように各リー ド端子 2 ' , 3 ' の下面 2 b ' , 3 b ' に、 切断用 のノ ッチ 7 ' , 8 ' を、 リー ド端子 2 ' , 3 ' を幅一杯に横断するように凹み刻 設し、 前記リ一 ド端子 2 ' , 3 ' を、 このノ ッチ 7 ' , 8 ' の箇所において切断 するという方法は、 以下に述べるような問題があった。
すなわち、 前記切断用のノ ッチ 7 ' , 8 ' の刻設を、 モールド部 6 ' を成形し た後において行うことは、 前記各リー ド端子 2 ' , 3 ' に、 前記ノ ッチ 7 ' , 8 ' を刻設するときにおける大きい衝撃が及ぶことになつて、 各リー ド端子 2 ' , 3 ' がモール ド部 6 ' から離れることになるから、 前記モールド部 6 ' の各リー ド端子 2 ' , 3 ' に対する密着シール性が損なわれるおそれが大きいという問題 がある。
—方、 前記切断用のノ ッチ 7 ' , 8 ' の刻設を、 モールド部 6 ' を成形する前 において行うことは、 前記各リー ド端子 2 ' , 3 ' のモールド部 6 ' への密着シ 一ル性は確保でき、 且つ、 前記ノ ッチ 7 ' , 8 ' の内面に、 半田メ ツキ層を形成 することができる等の利点をするが、 その反面、 前記モールド部 6 ' を成形する とき、 その溶融合成樹脂の一部がこのノ ッチ 7 ' , 8 ' 内に入り込んで硬化する ことにより、 前記ノ ッチ 7 ' , 8 ' 内には、 合成樹脂のバリが詰まった状態にな る。
この状態で、 各リー ド端子 2 ' , 3 ' を、 前記ノ ツチ 7 ' , 8 ' の箇所におい て切断することは、 切断刃物の損傷が増大するばかりか、 切断面が平滑にならず 、 しかも、 切断に際してリー ド端子に及ぼす衝撃が軽減されることがないから、 前記モールド部 6 ' を成形した後で、 前記リー ド端子 2 ' , 3 ' を切断する前に おいて、 各リー ト端子 2 ' , 3 ' に対して、 前記ノ ッチ 7 ' , 8 ' 内に入って硬 化している合成樹脂のバリを除去するための厄介なパリ取リエ程を施すことが必 要になり、 これに多大の手数を要するから、 コス トの大幅なアップを招来するの であり、 また、 小型の半導体装置、 つまり、 細幅寸法のリー ド端子においては、 前記のパリ取リができない場合があるという問題があつた。 本発明は、 これらの問題を招来することがないようにした切断方法を提供する ことを技術的課題とするものである。
[発明の開示]
本発明における第 1 の局面は、 半導体チップ等の素子を合成樹脂製のモールド 部にて、 前記素子に対するリ— ド端子が当該モールド部から突出するようにパッ ケージして成る電子部品において、 前記リ一ド端子における表裏両面のうち少な くとも一方の面に、 前記モールド部の成形工程よりも前の工程で、 切断用のメイ ンノ ッチを、 当該メインノ ッチとリー ド端子の左右両長手側面との間にノ ツチな しの部分を残して刻設し、 次いで、 前記モールド部の成形工程よりもあとの工程 で、 前記リ一ド端子を、 前記メインノ ツチの箇所において切断することを特徴と している。
このように、 リー ド端子に対して、 モールド部の成形工程よりも前の工程で、 切断用のメインノ ッチを、 当該メインノ ッチとリー ド端子の左右両長手側面との 間にノ ツチなしの部分を残して刻設し、 その後において前記モールド部を成形す ることにより、 前記リー ド端子を切断するときにリー ド端子に及ぼす衝撃を前記 メインノ ッチの存在によって軽減できることで、 リー ド端子のモールド部への密 着シール性を確実に確保できる一方、 前記モールド部を成形するときにおいて溶 融合成樹脂が、 前記リ一ド端子に対する切断用のメインノ ツチ内に入り込むこと を、 当該メインノ ッチの両端におけるノ ツチなしの部分によって確実に阻止でき る。
そして、 前記リ一ド端子を、 前記切断用メインノ ッチの箇所において切断する ことによリ、 その切断面に発生する切断パリは、 前記切断用メインノ ッチの両端 におけるノ ッチなしの部分のみになつて、 前記切断パリを小さく且つ少なくでき る一方、 前記リ一ド端子を切断するときにリ一ド端子に及ぼす衝撃を前記メイン ノ ッチの存在によって軽減できるから、 リ一ド端子のモールド部への密着シール 性を確実に確保できる。
つまり、 第 1 の局面によると、 リ一ド端子の切断に際し、 その切断面に発生す る切断パリを、 モールド部の成形後においてリ一ド端子に対して合成樹脂のパリ 取リを行う工程を省略してコス 卜の低減を図る状態で、 且つ、 リー ド端子のモ一 ルド部に対する密着シール性を確保した状態のもとで、 確実に小さく且つ少なく できる。
次に、 本発明における第 2の局面は、 半導体チップ等の素子を合成樹脂製のモ ールド部にて、 前記素子に対するリ一 ド端子が当該モールド部から突出するよう にパッケージして成る電子部品において、 前記リ一 ド端子における表裏両面のう ち少なくとも一方の面に、 前記モールド部の成形工程よりも前の工程で、 切断用 のメインノ ツチを、 当該メインノ ッチとリー ド端子の左右両長手側面との間にノ ツチなしの部分を残して刻設し、 次いで、 前記モールド部の成形工程よりもあと の工程で、 前記両ノ ツチなしの部分に、 切断用のサブノ ッチを刻設したのち、 前 記リ一 ド端子を、 前記メイ ンノ ッチ及びサブノ ツチの箇所において切断すること を特徴としている。
この第 2の局面は、 前記第 1 の局面に加えて、 前記メインノ ツチの両端におけ るノ ツチなしの部分の部分に、 モールド部を成形した後において切断用のサブノ ツチを刻設し、 次いで、 前記リー ド端子を、 前記メインノ ッチ及びサブノ ッチの 箇所において切断することにより、 切断面に発生する切断パリは、 前記サブノ ッ チ内に突出することになるから、 この切断パリが、 リー ド端子における一方の面 に突出しないようにできる。
この場合において、 前記ノ ツチなしの部分に対する切断用サブノ ツチの刻設は 、 モールド部を成形した後において行うことになるが、 この切断用のサブノ ッチ は、 リー ド端子における幅寸法から前記メインノ ッチを差し引いた極く狭い領域 のノ ツチなしの部分に対する刻設であることによリ、 リー ド端子に及ぼす衝撃が 、 前記従来のように切断用のノ ツチをリ一 ド端子を横断するように刻設する場合 よリも遥かに小さいから、 リ一 ド端子のモールド部に対する密着性が損なわれる のを僅少にとどめ得ることができる。
本発明における第 3の局面は、 前記第 1 の局面又は前記第 2 の局面において、 前記リー ド端子が、 モールド部の底面に沿って外向きに延びており、 このリー ド 端子のうち前記メインノ ツチ又はメインノ ツチ及びサブノ ツチを設ける一方の面 が、 前記モールド部における底面側の面であることを特徴としている。
この第 3の局面によると、 前記した第 1 の局面又は第 2の局面による効果を、 図 1 に示すように、 リー ド端子をモールド部の底面に沿って外向きに延びるよう に配設して成る形式の電子部品に対して発揮することができる。
本発明における第 4の局面は、 前記第 1 の局面において、 前記メインノ ッチを 刻設する工程と、 前記リー ド端子を切断する工程との間に、 前記リー ド端子に対 して金属メ ツキ処理を施す工程を備えていることを特徴と している。
また、 本発明における第 5の局面は、 前記第 2の局面において、 少なくとも、 前記サブノ ッチを刻設する工程と、 前記リー ド端子を切断する工程との間に、 前 記リ一 ド端子に対して金属メ ツキ処理を施す工程を備えていることを特徴として いる。
これら、 第 4又は第 5の局面によると、 リー ド端子における切断面のうち、 前 記メインノ ツチの内面における部分に、 金属メ ツキ層を形成することができるか 、 或いは、 前記メインノ ツチの内面における部分に金属メ ツキ層を形成すること ができることに加えて、 前記サブノ ッチの内面の部分にも金属メ ツキ層を形成す ることができるから、 リー ド端子における半田付け性を、 コス トの大幅なアップ を招来することなく、 確実に向上できる。
更にまた、 本発明における第 6 の局面は、 前記第 2の局面において、 少なくと も、 前記メインノ ツチを刻設する工程と、 前記リ一 ド端子を切断する工程との間 に、 前記リ一 ド端子に対して第 1 の金属メ ツキ処理を施す工程を備え、 更に、 前 記サブノ ッチを刻設する工程と、 前記リー ド端子を切断する工程との間に、 前記 リ一 ド端子に対して第 2 の金属メ ツキ処理を施す工程を備えることを特徴するも ので、 これによリ、 前記サブノ ツチの内面の部分に、 第 2の金属メ ツキ処理にて 金属メ ツキ層を形成することができることに加えて、 前記メインノ ツチの内面の 部分における金属メ ツキ層を、 前記第 1 の金属メ ツキ処理と前記第 2の金属メ ッ キ処理との両方によって、 ょリ厚くすることができるから、 半田付け性を更に向 上できる。
[図面の簡単な説明]
図 1 は、 従来における電子部品を示す縦断正面図である。
図 2 は、 前記図 1 の底面図である。
図 3 は、 前記電子部品の製造に使用するリー ドフ レームを示す斜視図である。 図 4 は、 前記リー ドフ レームから電子部品を切断している状態を示す図である 図 5 は、 前記図 4の要部を示す拡大図である。
図 6 は、 本発明においてリー ドフ レームに切断用のメインノ ッチを刻設した状 態を示す図である。
図 7は、 前記図 6の底面図である。
図 8 は、 本発明においてリー ドフ レームに半導体チップを搭載したのちモール ド部にパッケージした状態を示す図である。
図 9は、 本発明においてリー ドフ レームに切断用のサブノ ツチを刻設した状態 を示す図である。
図 1 0は、 前記図 9の底面図である。
図 1 1 は、 本発明においてリー ドフ レームから電子部品を切断している状態を 示す図である。
図 1 2 は、 本発明による電子部品を示す縦断正面図である。
図 1 3は、 前記図 1 2の底面図である。
図 1 4 は、 本発明を適用する電子部品の例を示す図である。
図 1 5 は、 本発明を適用する電子部品の別の例を示す図である。
図 1 6 は、 本発明を適用する電子部品の更に別の例を示す図である。
[発明を実施するための最良の形態]
以下、 本発明の実施の形態を図面について説明する。
図 6〜図 1 3は、 第 1 の実施の形態を示す。
この図において、 符号 1 , 3 は、 金属板製にリー ドフ レーム Aに互いに相対向 するように一体的に形成して成るリ一 ド端子を示。
図 6及び図 7に示すように、 前記リー ドフ レーム Aにおける前記両リ一 ド端子 2 , 3 における先端を、 薄い厚さ Tの薄板状体 2 f , 3 f に塑性変形する一方、 前記両リ一 ド端子 2 , 3における表面 (上面) 2 a , 3 a 及び裏面 (下面) 2 b , 3 bのうち裏面 (下面) 2 b , 3 bには、 前記リー ド端子 2 , 3における切断 線 B 1 , B 2の箇所に、 切断用のメインノ ッチ 7 , 8 を、 図示しないパンチの打 ち付け等にて凹み刻設する。
前記メインノ ッチ 7 , 8の凹み刻設に際しては、 このメインノ ッチ 7 , 8の両 端と、 リー ド端子 2 , 3における左右両長手側面 2 c , 2 d , 3 c , 3 dとの間 に比較的狭い寸法 Sのノ ッチなし部分 9 , 1 0 , 1 1 , 1 2 を残すようにして刻
5スする。
次いで、 前記リー ドフ レーム Aにおける各リー ド端子 2 , 3のうち少なくとも 、 後述するモールド部 6より突出する部分には、 例えば、 下地としてのニッケル メツキ層が、 下地メ ツキ処理にて形成するとともに、 前記ニッケルメ ツキ層に重 ねて錫又は半田等のような半田性に優れた金属メ ツキ層が、 仕上げメ ツキ処理に て形成する。
次いで、 図 8 に示すように、 前記両リ一 ド端子 2 , 3のうち一方のリ一 ド端子 2における先端の薄板状体 2 f の上面に半導体チップ 4を搭載し、 この半導体チ ップ 4 と、 他方のリ一ド端子 3の先端の薄板状体 3 f の上面との間を細い金属線 5によるワイヤボンディ ングにて電気的に接続したのち、 前記半導体チップ 4及 び金属線 5の部分をパッケージするモールド部 6を、 例えば、 エポキシ樹脂等の 熱硬化性合成樹脂にて、 前記両リ一ド端子 1 , 3が当該モールド部 6 における底 面 (下面) 6 aに沿って外向きに延びるように、 成形することによリ電子部品 1 の完成品にする。
この場合において、 前記両リー ド端子 2 , 3の下面 2 b , 3 bにおけるメイン ノ ッチ 7 , 8の両端にはノ ツチなしの部分 9 , 1 0 , 1 1 , 1 2 が存在している ことにより、 前記モ一ルド部 6を成形するときに、 このメインノ ッチ 7 , 8内に 、 溶融した合成樹脂が入り込んで硬化することを、 前記ノ ッチなしの部分 9 , 1 0 , 1 1 , 1 2 にて確実に阻止できる。
次いで、 図 9及び図 1 0 に示すように、 前記両リ一ド端子 2 , 3の下面 1 b , 3 bにおけるノ ッチなしの部分 9 , 1 0 , 1 1 , 1 2 に、 切断用のサブノ ッチ 1 3 , 1 4 , 1 5 , 1 6を、 図示しないパンチの打ち付け等にて凹み刻設する。
このサブノ ッチ 1 3 , 1 4 , 1 5 , 1 6の刻設は、 前記した比較的寸法 Sのノ ツチなしの部分 9 , 1 0 , 1 1 , 1 2 に対する刻設であることにより、 このサブ ノ ッチ 1 3 , 1 4 , 1 5 , 1 6を刻設するためにリー ド端子 2 , 3に対して及ぼ す衝撃を、 前記従来のように切断用のノ ツチをリー ド端子を幅一杯に横断するよ うに刻設する場合よリも遥かに小さくできる。
次いで、 前記リー ドフ レーム Aにおける電子部品 1 を、 図 1 1 に示すように、 その各リー ド端子 2 , 3のうちメインノ ッチ 7 , 8及びサブノ ッチ 1 3 , 1 4 , 1 5 , 1 6の箇所を切断線 8 1 , B 2 に沿って固定パンチ C 1 と上下動パンチ C 2 とで切断することによって、 前記リー ドフ レーム Aから切リ離す。
ここに得られた電子部品 1 は、 図 1 2及び図 1 3に示すように、 半導体チップ 4に対する各リ一 ド端子 2 , 3が、 前記半導体チップ 4をパッケージする合成樹 脂製モールド部 6における底面 6 aに沿って外向きに延びるように突出するとい う構成である。
この構成の電子部品 1 における各リー ド端子 2 , 3 は、 その下面 2 b , 3 bに 、 メインノ ッチ 7 , 8及びサブノ ツチ 1 3 , 1 4 , 1 5 , 1 6 を凹み刻設して、 この箇所において切断したものであることによリ、 その切断面 2 e , 3 eに切断 パリが発生しても、 この切断バリは前記メインノ ッチ 7 , 8及びサブノ ッチ 1 3 , 1 4 , 1 5 , 1 6 内に突出するだけで、 前記各リー ド端子 2 , 3における下面 2 b , 3 b側に突出することはないのである。
従って、 前記構成の電子部品 1 を、 回路基板等に対して半田付けする場合に、 その各リー ド端子 2 , 3が回路基板等における電極に密接できるから、 確実な半 田付けができるとともに、 電子部品 1 から回路基板等への放熱性を確保すること ができる。
また、 前記各リー ド端子 2 , 3における切断面 2 e , 3 eのうち前記メインノ ツチ 7 , 8の内面における部分には、 モールド部 6を成形する前の工程における 前記二ッケルによる下地メ ツキ処理と錫又は半田による仕上げメツキ処理とから 成る金属メ ツキ処理によつて、 下地としてのニッケルメ ツキ層とこれに重ねた錫 又は半田等の半田性に優れた金属メ ツキ層とからなる金属メ ツキ層が形成されて いる。
一方、 前記切断面 2 e , 3 eのうち前記サブノ ツチ 1 3 , 1 4 , 1 5 , 1 6の 内面における部分には、 このサブノ ッチ 1 3 , 1 4 , 1 5 , 1 6を前記金属メ ッ キ処理よリも後の工程で刻設することによって、 金属メツキ層が前記よリも薄く 延ばされた状態で形成されている。
これにより、 回路基板等に対して半田付けする場合には、 各リー ド端子 2 , 3 における切断面 2 e , 3 eについても半田付けできるから、 半田付け性を確実に 向上できる。
この場合において、 前記二ッケルによる下地メ ツキ処理と錫又は半田による仕 上げメ ツキ処理とから成る金属メ ツキ処理を、 モールド部 6を成形する前に行う 第 1 の金属メ ツキ処理と、 前記サブノ ッチ 1 3 , 1 4 , 1 5 , 1 6を刻設した後 において行う第 2の金属メ ツキ処理との二回にわたって行うことにより、 前記各 リー ド端子 2 , 3における切断面 2 e , 3 eのうちサブノ ッチ 1 3 , 1 4 , 1 5 , 1 6内に、 下地と してのニッケルメ ツキ層とこれに重ねた錫又は半田等の半田 性に優れた金属メ ツキ層とからなる金属メ ツキ層を厚く して確実に形成すること ができる一方、 前記切断面 2 e , 3 eのうちメインノ ッチ 7 , 8内における金属 メツキ層の厚さを、 二回にわたる金属メ ツキ処理にて更に厚くすることができる この場合、 前記各リ一 ド端子 2 , 3におけるサブノ ッチ 1 3 , 1 4 , 1 5 , 1 6內.には、 当該サブノ ツチの刻設ょリも前に施行された前記第 1 の金属メ ツキ処 理による金属メ ツキ層が、 前記したように、 薄く延ばされた状態で残っているこ とにょリ、 前記第 2 の金属メ ツキ処理は、 錫又は半田等の半田性に優れた金属に よるメ ツキ処理のみで良く、 前記第 2の金属メ ツキ処理のうち二ッケルメ ツキ処 理を省略できるから、 コス 卜を低減することができる。
また、 本発明は、 前記実施の形態のように、 各リー ド端子を、 モールド部の底 面に沿って外向きに延びるように配設して成る形式の電子部品に限らず、 図 1 4 に示すように、 モールド部 6 1 の側面 6 1 bから突出するリー ド端子 2 1 を、 前 記モールド部 6 1 の底面 6 1 aに沿わせて外向きに曲げ加工して成る形式の電子 部品とか、 又は図 1 5 に示すように、 モールド部 6 2の側面 6 2 bから突出する リ一 ド端子 2 2 を、 前記モールド部 6 2 の底面 6 2 aに沿わせるように内向きに 曲げ加工して成る形式の電子部品とか、 或いは、 図 1 6に示すように、 モールド 部 6 3の底面 6 3 aから下向き突出するリー ド端子 2 3を、 横向きに曲げ加工し て成る形式の電子部品に対しても同様に適用できることはいうまでもない。 これに加えて、 本発明は、 前記実施の形態のように、 二つのリー ド端子を二端 子型の電子部品に限らず、 トランジスタ一等のように三つ以上のリ一ド端子を備 えた電子部品は勿論のこと、 半導体チップと各リ一 ド端子との間を細い金属線に よるワイヤボンディ ングにて接続して成る電子部品に対しても同様に適用できる

Claims

言青求の範 囲
1 . 半導体チップ等の素子を合成樹脂製のモールド部にて、 前記素子に対するリ 一ド端子が当該モールド部から突出するようにパッケージして成る電子部品にお いて、
前記リ一ド端子における表裏両面のうち少なくとも一方の面に、 前記モールド 部の成形工程よリも前の工程で、 切断用のメインノ ッチを、 当該メインノ ッチと リ一ド端子の左右両長手側面との間にノ ツチなしの部分を残して刻設し、 次いで 、 前記モールド部の成形工程よリもあとの工程で、 前記リー ド端子を、 前記メイ ンノ ッチの箇所において切断することを特徴とするパッケージ型電子部品におけ るリー ド端子の切断方法。
2 . 半導体チップ等の素子を合成樹脂製のモール ド部にて、 前記素子に対するリ — ド端子が当該モールド部から突出するようにパッケージして成る電子部品にお いて、
前記リ一ド端子における表裏両面のうち少なくとも一方の面に、 前記モールド 部の成形工程よりも前の工程で、 切断用のメインノ ッチを、 当該メインノ ッチと リ一ド端子の左右両長手側面との間にノ ツチなしの部分を残して刻設し、 次いで 、 前記モールド部の成形工程よりもあとの工程で、 前記両ノ ッチなしの部分に、 切断用のサブノ ッチを刻設したのち、 前記リ一ド端子を、 前記メインノ ツチ及び サブノ ッチの箇所において切断することを特徴とするパッケージ型電子部品にお けるリー ド端子の切断方法。
3 . 前記リー ド端子が、 モールド部の底面に沿って外向きに延びてぉリ、 このリ ― ド端子のうち前記メインノ ッチ又はメインノ ッチ及びサブノ ッチを設ける一方 の面が、 前記モールド部における底面側の面であることを特徴とする前記請求の 範囲 1 又は 2 に記載したパッケージ型電子部品におけるリ一ド端子の切断方法。
4 . 少なくとも、 前記メイ ンノ ツチを刻設する工程と、 前記リ一ド端子を切断す る工程との間に、 前記リ一ド端子に対して金属メ ツキ処理を施す工程を備えてい ることを特徴とする前記請求の範囲 1 に記載したパッケージ型電子部品における リ一ド端子の切断方法。
5 . 少なくとも、 前記サブノ ッチを刻設する工程と、 前記リ一ド端子を切断する 工程との間に、 前記リ一ド端子に対して金属メ ツキ処理を施す工程を備えている ことを特徵とする前記請求の範囲 2 に記載したパッケージ型電子部品におけるリ 一ド端子の切断方法。
6 . 少なくとも、 前記メインノ ツチを刻設する工程と、 前記リ一ド端子を切断す る工程との間に、 前記リ一ド端子に対して第 1 の金属メツキ処理を施す工程を備 え、 更に、 前記サブノ ッチを刻設する工程と、 前記リー ド端子を切断する工程と の間に、 前記リ一ド端子に対して第 2の金属メ ツキ処理を施す工程を備えている ことを特徴とする前記請求の範囲 2 に記載したパッケージ型電子部品におけるリ 一ド端子の切断方法。
7 . 前記金属メ ツキ処理が、 下地と してのニッケルによるメ ツキ処理と、 これに 重ねた半田性に優れた金属によるメ ツキ処理であることを特徴とする前記請求の 範囲 4又は 5 に記載したパッケージ型電子部品におけるリ一ド端子の切断方法。
8 . 前記第 1 の金属メツキ処理が、 下地としての二ッケルによるメ ツキ処理と、 これに重ねた半田性に優れた金属によるメ ツキ処理であり、 前記第 2の金属メ ッ キ処理が、 半田性に優れた金属によるメ ツキ処理であることを特徴とする前記請 求の範囲 6 に記載したパッケージ型電子部品におけるリー ド端子の切断方法。
3
PCT/JP2003/013287 2002-10-17 2003-10-17 パッケージ型電子部品におけるリード端子の切断方法 WO2004036647A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
US10/531,355 US7364947B2 (en) 2002-10-17 2003-10-17 Method for cutting lead terminal of package type electronic component
KR1020057006634A KR101090259B1 (ko) 2002-10-17 2003-10-17 패키지형 전자부품에 있어서의 리드 단자의 절단 방법
AU2003273038A AU2003273038A1 (en) 2002-10-17 2003-10-17 Method for cutting lead terminal of package type electronic component

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2002-302984 2002-10-17
JP2002302984A JP3666594B2 (ja) 2002-10-17 2002-10-17 パッケージ型電子部品におけるリード端子の切断方法

Publications (1)

Publication Number Publication Date
WO2004036647A1 true WO2004036647A1 (ja) 2004-04-29

Family

ID=32105062

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2003/013287 WO2004036647A1 (ja) 2002-10-17 2003-10-17 パッケージ型電子部品におけるリード端子の切断方法

Country Status (6)

Country Link
US (1) US7364947B2 (ja)
JP (1) JP3666594B2 (ja)
KR (1) KR101090259B1 (ja)
CN (1) CN100382297C (ja)
AU (1) AU2003273038A1 (ja)
WO (1) WO2004036647A1 (ja)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080210065A1 (en) * 2005-01-21 2008-09-04 Rohm Co., Ltd. Method For Cutting Lead Terminal Of Packaged Electronic Component
JP2008117793A (ja) * 2005-01-21 2008-05-22 Rohm Co Ltd パッケージ型電子部品におけるリード端子の切断方法
JP2006294857A (ja) * 2005-04-11 2006-10-26 Sharp Corp リードフレーム、半導体装置、半導体装置の製造方法および射出成型用金型
JP2008218525A (ja) * 2007-02-28 2008-09-18 Sanyo Electric Co Ltd 導電部材の切断方法および回路装置の製造方法
JP5217800B2 (ja) 2008-09-03 2013-06-19 日亜化学工業株式会社 発光装置、樹脂パッケージ、樹脂成形体並びにこれらの製造方法
JP5755186B2 (ja) * 2012-06-25 2015-07-29 三菱電機株式会社 半導体装置の製造方法および半導体装置
WO2016117015A1 (ja) * 2015-01-20 2016-07-28 三菱電機株式会社 パワーモジュール

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04171854A (ja) * 1990-11-05 1992-06-19 Nec Kyushu Ltd 半導体装置用リードフレーム
JPH051246U (ja) * 1991-06-21 1993-01-08 山形日本電気株式会社 表面実装型半導体装置用リードフレーム
JPH06216298A (ja) * 1993-01-21 1994-08-05 Toppan Printing Co Ltd リードフレームおよびその製造方法
US5391439A (en) * 1990-09-27 1995-02-21 Dai Nippon Printing Co., Ltd. Leadframe adapted to support semiconductor elements
US20010052643A1 (en) * 1998-06-04 2001-12-20 Koichi Sugihara Semiconductor device and method for manufacturing same

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4862246A (en) * 1984-09-26 1989-08-29 Hitachi, Ltd. Semiconductor device lead frame with etched through holes
JPH01220466A (ja) * 1988-02-26 1989-09-04 Mitsui High Tec Inc リードフレーム及び該リードフレームを使った半導体装置の製造方法
JPH0821670B2 (ja) 1990-02-27 1996-03-04 ローム株式会社 合成樹脂封止型電子部品
JP3008470B2 (ja) 1990-09-27 2000-02-14 大日本印刷株式会社 リードフレーム
JPH051246A (ja) 1991-06-26 1993-01-08 Showa Highpolymer Co Ltd 防汚塗料組成物
JPH0555436A (ja) 1991-08-28 1993-03-05 Nec Corp 半導体装置用リードフレーム
US5647124A (en) * 1994-04-25 1997-07-15 Texas Instruments Incorporated Method of attachment of a semiconductor slotted lead to a substrate
JP3257904B2 (ja) * 1994-08-11 2002-02-18 新光電気工業株式会社 リードフレームとその製造方法
JPH11260981A (ja) * 1998-03-13 1999-09-24 Matsushita Electric Works Ltd リードフレームの製造方法
US6498099B1 (en) * 1998-06-10 2002-12-24 Asat Ltd. Leadless plastic chip carrier with etch back pad singulation
JP2000114426A (ja) * 1998-10-07 2000-04-21 Mitsui High Tec Inc 片面樹脂封止型半導体装置
US6452255B1 (en) * 2000-03-20 2002-09-17 National Semiconductor, Corp. Low inductance leadless package
US6399415B1 (en) * 2000-03-20 2002-06-04 National Semiconductor Corporation Electrical isolation in panels of leadless IC packages
US6355502B1 (en) * 2000-04-25 2002-03-12 National Science Council Semiconductor package and method for making the same
JP2001320007A (ja) * 2000-05-09 2001-11-16 Dainippon Printing Co Ltd 樹脂封止型半導体装置用フレーム
US6483178B1 (en) * 2000-07-14 2002-11-19 Siliconware Precision Industries Co., Ltd. Semiconductor device package structure
US6400004B1 (en) * 2000-08-17 2002-06-04 Advanced Semiconductor Engineering, Inc. Leadless semiconductor package
JP2003023134A (ja) * 2001-07-09 2003-01-24 Hitachi Ltd 半導体装置およびその製造方法
US6812552B2 (en) * 2002-04-29 2004-11-02 Advanced Interconnect Technologies Limited Partially patterned lead frames and methods of making and using the same in semiconductor packaging

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5391439A (en) * 1990-09-27 1995-02-21 Dai Nippon Printing Co., Ltd. Leadframe adapted to support semiconductor elements
JPH04171854A (ja) * 1990-11-05 1992-06-19 Nec Kyushu Ltd 半導体装置用リードフレーム
JPH051246U (ja) * 1991-06-21 1993-01-08 山形日本電気株式会社 表面実装型半導体装置用リードフレーム
JPH06216298A (ja) * 1993-01-21 1994-08-05 Toppan Printing Co Ltd リードフレームおよびその製造方法
US20010052643A1 (en) * 1998-06-04 2001-12-20 Koichi Sugihara Semiconductor device and method for manufacturing same

Also Published As

Publication number Publication date
US20060141672A1 (en) 2006-06-29
JP2004140156A (ja) 2004-05-13
JP3666594B2 (ja) 2005-06-29
KR101090259B1 (ko) 2011-12-06
CN100382297C (zh) 2008-04-16
KR20050053777A (ko) 2005-06-08
US7364947B2 (en) 2008-04-29
CN1703777A (zh) 2005-11-30
AU2003273038A1 (en) 2004-05-04

Similar Documents

Publication Publication Date Title
US7361983B2 (en) Semiconductor device and semiconductor assembly module with a gap-controlling lead structure
KR101156520B1 (ko) 면실장형 전자부품 및 그 제조방법
WO2002061835A9 (fr) Dispositif a semi-conducteur et procede de fabrication
WO2004036647A1 (ja) パッケージ型電子部品におけるリード端子の切断方法
JP4334364B2 (ja) 半導体装置及び半導体装置の製造方法
JP2008140788A (ja) 半導体装置
US4592131A (en) Method for manufacturing resin-sealed semiconductor device
KR100192870B1 (ko) 리드 프레임
JP2006294857A (ja) リードフレーム、半導体装置、半導体装置の製造方法および射出成型用金型
JP2008117793A (ja) パッケージ型電子部品におけるリード端子の切断方法
JP2580740B2 (ja) リードフレーム
JP4500819B2 (ja) 面実装型電子部品の製造方法
JP2714526B2 (ja) ワイヤーボンディング方法
JPH08306844A (ja) 面実装部品リード端子の製造法
JP4200150B2 (ja) リードフレームの製造方法
JPH01128456A (ja) 面実装型半導体デバイスおよびリードフレーム
JP2963244B2 (ja) 電子部品用リードフレームの構造
JP2934372B2 (ja) 面実装型半導体装置の製造方法
JP2603814B2 (ja) 半導体装置及びその製造方法
JP2005158778A (ja) リードフレームの製造方法及び半導体装置の製造方法
JP2593365Y2 (ja) 電子部品用リードフレームの構造
JP3758002B2 (ja) 電子部品
JP3054244B2 (ja) 電子部品用リードフレームの構造
JPS6313358A (ja) 半導体装置の製造方法およびその製造において用いるリ−ドフレ−ム
JPS6227752B2 (ja)

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): AE AG AL AM AT AU AZ BA BB BG BR BY BZ CA CH CN CO CR CU CZ DE DK DM DZ EC EE EG ES FI GB GD GE GH GM HR HU ID IL IN IS KE KG KP KR KZ LC LK LR LS LT LU LV MA MD MG MK MN MW MX MZ NI NO NZ OM PG PH PL PT RO RU SC SD SE SG SK SL SY TJ TM TN TR TT TZ UA UG US UZ VC VN YU ZA ZM ZW

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): GH GM KE LS MW MZ SD SL SZ TZ UG ZM ZW AM AZ BY KG KZ MD RU TJ TM AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HU IE IT LU MC NL PT RO SE SI SK TR BF BJ CF CG CI CM GA GN GQ GW ML MR NE SN TD TG

121 Ep: the epo has been informed by wipo that ep was designated in this application
WWE Wipo information: entry into national phase

Ref document number: 20038A13140

Country of ref document: CN

ENP Entry into the national phase

Ref document number: 2006141672

Country of ref document: US

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 1020057006634

Country of ref document: KR

Ref document number: 10531355

Country of ref document: US

WWP Wipo information: published in national office

Ref document number: 1020057006634

Country of ref document: KR

122 Ep: pct application non-entry in european phase
WWP Wipo information: published in national office

Ref document number: 10531355

Country of ref document: US